杭州电子科技大学考研专业课历年真题试卷_数字电路2001,2003—2008,2010--2014真题

合集下载

杭州电子科技大学数字电路2003--2016年考研真题

杭州电子科技大学数字电路2003--2016年考研真题
4、画出101序列检测器的最简状态图和最简状态转换表,凡收到输入序列101时,输出就为1,其中101序列可以重叠检测,即
输入序列X1:010101101
输出序列X2:000101001
最近这几年杭电的数字电路每年的题型都不一样,所以不要指望会碰到以前的原题。参考往年的试题你要知道要考哪些东西这时最重要的,存储器、数模转换,可编程逻辑等等,全考。这几年的数电题都不是太难。2011年的数电有130分的题都算是简单的,两个小时就能搞定。最后一个15分的大题特难,看不懂。
5、写出图所示电路的驱动方程、输出方程和状态方程、画出状态转换图,判断电路逻辑功能,最后检查电路能否自启动。
4、设计题
1、用或非门设计一个1位全加器电路。
2、用8选1的MUX实现下列函数:
要求A2A1A0=WXY
3、用4位二进制计数器74LS161接成48进制计数器,标出输入、输出端。可以附加必要的门电路。
A
B
C
L
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
1
1
0
1
1
1
1
0
X
1
1
1
X
4.设 ,则反函数为 =______________对偶函数为 =____________
5.某或非门低电平输入电流为1mA,高电平输入电流为10μA,最大灌电流为12mA,最大拉电流为450μA,则其扇出系数为______________
2007年杭州电子科技大学数字电路考研试题
1、填空题
1.(36)10=()2=()8421BCD

杭电研究生数电考点

杭电研究生数电考点

2001年《数字电路》试题考点一览一、1.各种编码特点2.对进制知识点的考查3.逻辑表达式表示方法,最大项、最小项特点4.利用卡诺图消去变量5.正负逻辑的等效问题6.各种门电路的特性包括oc门特性7.对关联记号的考查8.各种触发器的特性9.各种存储器的特性及区别10.各种ADC性能比较二、1. 码制转换2. 数字电路中晶体管工作状态3. TTL阈值电平4. 优先编码器的特性5. 奇/偶发生器6. 555定时器的用途7. 数字电路的类型(组合,时序)8. 异步的含义9. 各种可编程逻辑器件的特性10. DAC分辨率三、1. 公式法、卡诺图法化简函数2. 据逻辑图写真值表3. 含触发器电路的输出波形绘制四、1. RAM扩展绘图2. 数码管、译码器的考查3. 利用移位寄存器构成计数器杭州电子科技大学2003年《数字电路》试题考点一览一、1.各种数制间的转换2.反函数,反演律3.实现逻辑函数所用何种门电路及其数量4.基本触发器的禁止状态5.GAL特点6.单稳态触发器的用途7.描述逻辑函数的形式及其唯一性8. TTL门电路和CMOS门电路中多余输入端处理问题9.双积分ADC输出取决的参量10.由n个触发器构成分频器功能及特点二、利用卡诺图法,判别两函数之间的逻辑关系三、用PLA实现运算电路四、由逻辑图写出表达式五、利用两个全加器构成8421BCD码加法电路六、含JK-FF、D-FF、RS-FF电路输出波形的绘制七、时序电路,由输入写出输出。

(74LS194、74LS161)八、利用74LS161及门电路设计M=32的分频器杭州电子科技大学2004《数字电路》试题考点一览一、1.补码的求解2.NPN型三极管可靠截止条件3.OC门特征4.与非门基本触发器禁止输入状态5.GAL特点6.555用途7.异或运算8.RAM扩展后的地址线数9.双积分ADC特性10.计数器的计数状态11.权电阻DAC中RLSB、RMSB比值12.表达式为1时输入的状态值13.扇出系数的计算14.对偶率15.环行(扭环行)计数器特点二、圈1圈0法化简函数圈1法化简可得函数的最简与或式;圈0法可得与或非式并可化成最简或与式三、CMOS电路读图,列真值表分析功能。

电子科技大学《数字电路》真题2010年

电子科技大学《数字电路》真题2010年

电子科技大学《数字电路》真题2010年(总分:140.00,做题时间:90分钟)一、{{B}}选择题{{/B}}(总题数:10,分数:20.00)1.两个二进制数进行算术运算,下面______说法是不正确的。

• A.两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出• B.两个最高位不同的补码进行相加运算,肯定不会产生溢出• C.两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出• D.两个补码的减法运算可以用加法器来实现(分数:2.00)A.B.C. √D.解析:2.以下描述一个逻辑函数的方法中______只能唯一表示。

• A.表达式• B.逻辑图• C.真值表• D.波形图(分数:2.00)A.B.C. √D.解析:3.在不影响逻辑功能的情况下,CMOS与非门的多余输入端可______。

• A.接高电平• B.接低电平• C.悬空• D.通过电阻接地(分数:2.00)A. √B.C.D.解析:4.欲产生序列信号11010111,则至少需要______级触发器。

• A.2• B.3• C.4• D.5(分数:2.00)A.B. √C.D.解析:5.一个8位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为______。

• A.11001111• B.11110100• C.11110010• D.11110011(分数:2.00)A.B. √C.D.解析:6.为构成4096×16的RAM区,共需1024×4位的RAM芯片______片。

• A.64• B.8• C.16• D.32(分数:2.00)A.B.C. √D.解析:7.逻辑函数F1=∑A,B,C,D(2,3,5,8,11,13)和F2=∏A,B,C,D(2,4,7,10,12,13)之间满足______关系。

• A.对偶• B.相等• C.香农展开• D.反演(分数:2.00)A. √B.C.D.解析:8.移位寄存器由8级触发器组成,用它构成的扭环形计数器具有______种有效状态;用它构成的环形计数器具有______种有效状态,构成线性反馈移位寄存器具有______种有效状态。

杭州电子科技大学电子信息学院《844数字电路》历年考研真题汇编

杭州电子科技大学电子信息学院《844数字电路》历年考研真题汇编

目 录2015年杭州电子科技大学数字电路考研真题2014年杭州电子科技大学数字电路考研真题2013年杭州电子科技大学数字电路考研真题2012年杭州电子科技大学数字电路考研真题2011年杭州电子科技大学数字电路考研真题2010年杭州电子科技大学数字电路考研真题2009年杭州电子科技大学数字电路考研真题2008年杭州电子科技大学数字电路考研真题2007年杭州电子科技大学数字电路考研试题2006年杭州电子科技大学数字电路考研真题2005年杭州电子科技大学数字电路考研真题2015年杭州电子科技大学数字电路考研真题杭州电子科技大学2015年攻读硕士学位研究生招生考试《数字电路》试题(试题共 四 大题,共8页,总分150分)姓名 报考专业 准考证号【所有答案必须写在答题纸上,撤在试卷或草稿纸上无效!】,、单.项选择题(本大题共10小题.每小题3分,木大题丹30分)F=0B.D.C=I,D=OC. 0P. I1. 今年双II 淘宝网上销包额达S71亿元,这个数转换成二进制时位数有()位.A. 36B. 37C. 38D. 392. 下列各进制数中,值最大的是( ).A. [00110101]zB. [3AJ16C. [56]ioD. [0101011UM21HU)3. 己知F=ABC+CD.选出A. A"0, BC= iC. BC=l,D=l41=(A. AB. A'5. 逻辑函数F(4B,C) =尸田,48的娘小项表达式为<).A. F(A l B ;C) = En(0,2(4,7)B. F(A,B.C) = Im(l,5,6, 7) .C. FU f 0,0 = £»(0,2,3,4)D. F(A, B,C) = Em(2. 4.6,7)6. 以卜-没有商品的器件是().A,编码器 B,译码器C.敖据选择器D,数据分配器7. J=K=1的J-K 触发器时钟输入频率为10Hz ,则Q 输出是( ).A.保持原电平B. 20Hz 方波C. 10Hz 方波D.5Hz 方波那I 也花X 页8.S-R基本触发器出现不确定输出表示此时输入SR为().A.11-10的IIB.11-00的00C.00-11的II0.00-10的009.如图所示电路中.只有()不能实现Q o+1-2".二、分折题(本大题共6小题”每小魅9分,本大题共54分)1.将表达式F化为或非-或非形式:F(A.B,C,D)/1C+5£>+ABCD(A+5)2,由位全加器和四选数据选择器构成的组合电路如下图所示.分析读电路,清用给定卡诺图化筒输出函数F金蛾筒与或式.3.数字避辑电路及CLK.A、B,C的电压波形如F图所示,忒舄出Q的表达式,圆出Q的输出电压波形,设触发器的初始态为“0”,LL不号虑器件的传输延退时间。

电子科技大学2013考研专业课入学复试资料大全

电子科技大学2013考研专业课入学复试资料大全

∙出版社:机械工业出版社;∙作者:林生、葛红等译∙原价:75.00∙本店促销价:RBM30元/本(数量有限,售完为止)购买全套资料如果还需要教材,请另外留言注明加购,全套资料不含教材!2.《数字逻辑设计及应用》∙出版社:清华大学出版社∙作者:姜书艳林水生等∙原价:29.00本店促销价:RBM12元/本(二手,数量有限,售完为止)购买全套资料如果还需要教材,请另外留言注明加购,全套资料不含教材![全套资料构成]序列一:数字逻辑设计(科大内部资料)全程导学资料简介:本资料作为指定教材同步辅导,由电子科大数字逻辑课程组编写。

内容包括各章知识要点、典型例题解析、同步练习题及解答,建议作为第一阶段基础复习使用。

序列二:数字逻辑设计及应用本科教学课件内容简介:本科课件是科大教研中心授课的重点教案,里面包含了本科教学的内容及要求;本科教学的重点难点以及解决办法;本科教学的重点作业习题。

第一轮复习参考本科课堂讲义,就相当于与本校学生一样听了该校老师讲授的课程,众所周知,考研专业课之所以对本校学生有很大优势,其中最重要方面考研专业课的出题的重点难点和本科要求差不多。

所以本科讲义对外校考研把握科大最新出题动向和最新大纲要求具有重要参考价值。

所以第一轮复习我们建议看教材的同时结合本科讲义,当然也要认真做本科教学老师布置的作业。

这样专业课基础知识更牢,对后继阶段复习帮助很大。

建议第一阶段基础复习使用。

序列三:数字设计原理与实践第四版(习题答案+复习总结)内容简介:关于本科教学老师布置的作业一定要认真完成,这些作业题体现了这门课程的重点难点疑点,这些题目都很典型,和代表性,对巩固教材知识和提高自己解题能力都很有帮助,这些题目有时也会出现在真题的原题中。

建议第一阶段基础复习使用。

序列四:数字逻辑电路本科期末考题合集(6套试卷附答案)资料简介:期末试题难度要低于考研试题,多少重点难点差不多,有时考研真题也会出自于往届期末题库里面,所以期末题库含金量还是很高,可以在专业课第一轮基础复习后检验自己复习效果。

数字电路考研试题及答案

数字电路考研试题及答案

数字电路考研试题及答案一、选择题(每题2分,共10分)1. 在数字电路中,以下哪个选项不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器的输出Q在时钟脉冲的上升沿从0变为1时,输出Q的状态会如何变化?A. 保持不变B. 翻转C. 变为0D. 变为1答案:B3. 在数字电路设计中,以下哪个选项不是常用的编码方式?A. 二进制编码B. 格雷码C. BCD码D. 十进制编码答案:D4. 以下哪个选项不是数字电路中常用的存储元件?A. 触发器B. 寄存器C. 计数器D. 运算放大器答案:D5. 在数字电路中,同步电路与异步电路的主要区别是什么?A. 同步电路使用时钟信号,异步电路不使用B. 同步电路不使用时钟信号,异步电路使用C. 同步电路速度更快D. 异步电路速度更快答案:A二、填空题(每题2分,共10分)1. 一个4位二进制计数器可以表示的最大十进制数是______。

答案:152. 如果一个逻辑门的输入端悬空,其逻辑状态通常被视为______。

答案:高电平3. 在数字电路中,一个D触发器的D输入端表示数据输入,那么Q端表示______。

答案:数据输出4. 一个8位移位寄存器可以存储的二进制数的最大位数是______。

答案:85. 在数字电路中,一个简单的同步计数器的计数范围是从0计数到______。

答案:2^n - 1(其中n是计数器的位数)三、简答题(每题10分,共20分)1. 请简述数字电路与模拟电路的主要区别。

答案:数字电路主要处理离散的数字信号,具有确定的高低电平状态,而模拟电路处理连续变化的信号,信号值可以在一个范围内连续变化。

数字电路使用二进制编码,而模拟电路不需要编码。

数字电路抗干扰能力强,易于集成,而模拟电路则相反。

2. 解释什么是时序逻辑电路,并给出一个实际应用的例子。

答案:时序逻辑电路是一种数字电路,其输出不仅取决于当前的输入,还取决于电路的当前状态。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档