2012北邮数字逻辑期中试题-评分及答案
2012北邮数字逻辑期中试题-评分及答案
北京邮电大学《数字电路与逻辑设计》期中考试试题 2012.3.24班级 姓名 班内序号注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题1分,共20分)判断(填√或×)、选择(单项选择)题 (请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。
) 1.组合逻辑电路中不存在记忆单元。
( √ )2.晶体管的饱和越深,其对灌电流负载的驱动能力越强,但工作速度越慢。
( √ )3.TTL 门的某输入端通过100K Ω电阻接电源端时,可认为该输入是逻辑“1”。
( √ )4.为了增加驱动能力,相同输入时的相同逻辑门输出可以互连在一起使用。
( √ )5.当两个或两个以上输入信号同时变化,变化前后输出相同,而在输入信号变化时可能出现输出瞬间逻辑错误,称为静态逻辑冒险。
( × ) 6.正逻辑的或非门,对应负逻辑的与非门。
( √ )7.TTL 与非门的关门电平V OFF 越接近阈值电压V T ,其噪声容限越大。
( √ ) 8.当i j ≠时,必有两个最大项之积0i j M M ⋅=。
( × )9. 用最简与或式表示一个函数时,其表达式可能不是唯一的。
( √ ) 10.反相器的拉电流负载电阻过小时,主要对输出的高电平产生影响。
( √ ) 11.逻辑项ABCD 的相邻项有: C 。
A.ABCDB.BCD AC.ABC D ⋅D. C A B D ⋅ 12.判断下列两个函数式中,是否存在逻辑冒险。
B 。
1(,,)Y A B C A =+ 2(,,)Y A B C =+A.不存在,存在B. 不存在,不存在C.存在,不存在D. 存在,存在 13.通过适当连接和控制,可以实现数据双向传输的门电路是 D 。
A. 集电极开路输出的TTL 门电路; B. 互补式输出的TTL 门电路; C. ECL 门电路; D. 三态输出的门电路。
北邮数字逻辑期中试题及参考答案全新
北京邮电大学《数字电路与逻辑设计》期中考试试题 2015.4.11班级姓名班内序号题号一二三四五六七八总成绩分数20 12 10 10 10 20 10 8得分注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题1分,共20分)判断(填√或×)、单项选择题(请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。
)1.ECL逻辑门与TTL门相比,主要优点是抗干扰能力强。
(╳)2.CMOS门电路在使用时允许输入端悬空,并且悬空的输入端相当于输入逻辑“1”。
( ╳ )3.若对4位二进制码(B3B2B1B)进行奇校验编码,则校验位C= B3⊕B2⊕B1⊕B⊕1。
(√)4.根据表1-1,用CMOS4000系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电平匹配不存在问题(√)5. 根据表1-1,用CMOS4000系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电流驱动能力不存在问题(╳)表1-1常用的TTL和CMOS门的典型参数6.当i j ≠时,必有两个最小项之和+0i j m m =。
(╳)7. CMOS 门电路的静态功耗很低,但在输入信号动态转换时会有较大的电流,工作频率越高,静态功耗越大。
(╳) 8. 逻辑函数的表达式是不唯一的,但其标准的最小项之和的表达式是唯一的。
(√)9.用数据分配器加上门电路可以实现任意的逻辑函数。
( √ )10.格雷BCD 码具有单位距离特性(任意两个相邻的编码之间仅有一位不同)且是无权代码。
(√) 11.关于函数F A C BCD AB C =++g ,下列说法中正确的有 B 。
A. 不存在冒险;B. 存在静态逻辑冒险,需要加冗余项ABD 和ACD 进行消除;C. 存在静态功能冒险,需要加冗余项ABD 和ACD 进行消除;D. 当输入ABCD 从 0001→0100变化时存在静态逻辑冒险。
资料:2012半期考试题
电子科技大学二零壹壹年至二零一贰学年第二学期“数字逻辑设计及应用”课程考题库(半期)(120分钟) 考试日期 2012年4月22日一 二 三 四 五 六 七 八 九 十 总分 评卷教师I. To fill the answers in the “( )” (2’ X 20=40) 1. [42.25 ]10 = ( )16 = ( )8 .2. The binary two ’s complement is (1011), then its corresponding 8-bit two ’s complement is ( ), and 8-bit one ’s complement is ( ), and 8-bit signed-magnitude is ( ).3. The 8421-BCD code is (10011000)8421-BCD ,then its corresponding decimal number is ( ).4. The binary number code is (10101011)2, then its corresponding Gray code is ( ).5. If F = ∏ABC (1,3,5),then its dual expression is =DF ∑ABC (), and the complement expressionof the function F is F ’=∑ABC ( )。
6. The range of 8-bit two ’s complement is ( ), and the range of 8-bit unsigned binary number is ( ).7. If there are 2012 different states, we need at least ( ) bits binary code to represent them.8. For the two ’s complement addition and subtraction operation, if [ A ] two’s -complement =11011011, and [ B] two’s -complement =10011111 , calculate [-A-B ] two’s -complement , [A-B ] two’s -complement , and indicate whether or not overflow occurs.[-A-B ] two’s -complement = [ ], overflow: [ ] [A-B ] two’s -complement = [ ], overflow: [ ]9. The maximum LOW-state output current I OLmax for an HC-series CMOS gate driving CMOS inputs is 0.02mA, the maximum HIGH-state output current I OHmax is -0.02mA, and the maximum input current I Imax for an HC-series CMOS input in any states is A μ1±, the DC fanout at HIGH-state is ( ).10. The unused CMOS NAND gate inputs should be tied to logic ( ).11. The following logic diagram Fig.1 implements a function of 3-variable with a 74x138. The logic function can be expressed as F (A,B,C) =∏A,B,C ( ).Fig.112. The CMOS circuit is shown in Fig.2. Write the function of the circuit. ( )Fig.2II. There is only one correct answer in the following questions.(3’ X 10=30)1. What is the correct 2’s -complement representation of the decimal number -325?( ) A) 1010111011 B) 1101000101 C) 1011010011 D) 10101001102. A 20-to-1 multiplexer need ( ) selection control inputs at least.A) 4B) 5C) 6D) 203. In the 8-radix number system, the result of operation 721/20 is: ( )A) 36.05B) 35.04C) 35.05D) 36.044. What is the duality logic function of the logic function: F = ∑ABC (0,3,5,7)( )A),,(1,2,4,6)A B C ∑ B),,(0,2,4,7)A B C ∑ C),,(0,2,4,7)A B C ∏D),,(1,2,4,6)A B C ∏5. The inputs waveform A,B,C and output waveform F of a combinational circuit are shown as Fig.3. The canonical product-of-sums expression of this circuit is ( )A) (),,2,3,5,7A B C∑B)(),,0,2,4,6A B C∑C) ,,(1,2,4,7)A B C ∏ D),,(0,3,5,6)A B C ∏Fig.36. For each of the following logic expressions, ( ) is the hazard-free circuit.A) F=A’·B + A·C + B’·C B ) F=A’·B + A·C + B·C C) F=(A+B)·(B’+C)·(C+D) D) F=(A+B’)·(B+C)·(C’+D) 7. For the logic function )''()''(),,,(C B D C AB D C B A F '++=, the corresponding minimal sum is ( ).A) A’+B+C’D’ B ) (A’+B+C’)(A’+B+D’) C) A’+B+B’C’D’ D ) A’+B+AC’D’8. The INVERTER and AND-OR-INVERTER circuits are shown as Fig.4 (a), (b) respectively, which conclusion below is correct? ( )A) The delay between input and output of (a) circuit is much less than (b) circuit. B) The delay between input and output of (a) circuit is much greater than (b) circuit. C) The delay between input and output of (a) circuit is about same as (b) circuit. D) The delay relationship between circuit (a) and (b) is uncertainty.Fig.4 (a)Fig.4 (b)9. The circuit shown in Fig.5 realize a logic functin F about input variable W, X, Y . Then, the Fis:( )A) F=,,,(0,1,3,7,9,13,14)w x y z ∑B) F=,,,(0,2,5,7,9,13,14)w x y z ∑C) F=,,,(0,1,3,7,8,12,15)w x y z ∑D) F=,,,(1,2,5,7,9,12,15)w x y zFig.510. Which of the following statements are NOT correct about logic function? ( )A) There are multi-expressions of a logic function ’s minimal sum. B) The canonical sum of a circuit is a sum of minterms.C) Any logic function can be expressed using a sum of minterms or a product of maxterms. D) A sum of prime implicants must be the logic function ’s minimal sum. III. Combinational Circuit Analysis And Design: [30’]1.Write the truth table and the logic function performed by the CMOS circuit in Figure 6. (7’)Fig.62.Simplify the following logic function into the minimal sum expression using Karnaugh map.F(A,B,C,D)= ∑m(0,1,2,4,5,9)+ ∑d(7,8,10,11,12,13) (8’)3.Analyze the following circuit in Fig.7, write the logic expression F(A,B,C).(7’)S A B Z 0 0 0 0 0 10 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 112-to-4decoder Y0Y1Y2Y3G I0I1Y0Y1Y2Y3GI0I1EN A B C D0D1D2D3D4D5D6D7Y AB CFC B AMUXFig.74. Design a code converter circuit that maps 4-bit 2421 cord word to 4-bit 8421 cord word. (8’)(a) Use NAND gates.(b) Use one 74x157 multiplexer and some gates00000001001000110100010101100111100010010000000100100011010010111100110111101111123456789BCD(8421)242100000001001000110100010101100111100010010000000100100011010010111100110111101111D 3D 2D 1D 0I 3I 2I 1I 0Truth Table for a 74x157G_L S 1Y 2Y 3Y 4Y 1 X 0 00 10 0 0 0 1A 2A 3A 4A 1B 2B 3B 4BTruth table:。
05—06学年《数字逻辑与数字系统》期末考试试题
北京邮电大学2005——2006学年第一学期 《数字逻辑与数字系统》期末考试试题(B )一、选择题(每小题1分,共10分。
) . 逻辑函数 B B A DEG B B A F +++= 的最简式为( )。
A.B F = B.F=B C.F=0 D.F=1 . 逻辑函数F (ABC )=A ⊙C 的最小项标准式为( )。
A.F=∑(0,3) B. C A C A F += C.F=m 0+m 2+m 5+m 7 D. F=∑(0,1,6,7) .八进制数(573.4)8的十六进制数是( )。
A.(17C.4)16 B.(16B.4)16 C. (17B.8)16 D. (17B.5)16 . 在下列电路中,不是组合逻辑电路的是( )。
A. 编码器 B. 锁存器 C. 全加器 D. 比较器 . 八路数据分配器,其数据输入端有( )个。
A. 1 B. 2 C. 3 D.86.n 个触发器构成的扭环计数器中,无效状态有( )个。
A.nB.2nC.2n-1D. 2n -2n7.构成数字系统必不可少的逻辑执行部件为( )。
A. 控制器B. 计数器C. 基本子系统D. 逻辑门8.电路如图1所示,其中完成A Q Q n 1n +=+电路是( )。
9. 使用256×4位EPROM 芯片构成2K ×32位存储器,共需EPROM 芯片( )片。
A.64B.32C.48D.1610.在ispLSI1032中,巨块是( )。
A.逻辑宏单元B.输出布线C.时钟设置网络D.GLB 及其对应的ORP ,IOC 等的总称二、填空题(每小题2分,共20分)1. 用卡诺图判断函数AC BC AB F ++=和C A C B B A G ++=之间的逻辑关系是______________________。
2. 一个逻辑函数如果有n 个变量,则有__________个最小项。
任何一个逻辑函数可以化成一组________________之和表达式。
院校资料-北京邮电大学 数字逻辑期末模拟试题1 -2
北京邮电大学数字逻辑期末模拟试题1 -2本科试题(一)一、选择题(每小题2分,共20分。
)1.,A 、B 、C 取何值时,F =1()。
A.011B.100C.101D.000 2.下列三个数对应的十进制数最大的是()。
A. (30)8B. (10110)2C. (00101000)8421D.27 3.图1所示电路中描述错误的是()。
A .状态变化发生在CP 脉冲下降沿B .C .D.CP 脉冲下降沿输出状态翻转4.二进制加法器自身()。
A .只能做二进制数加运算B .只能做8421BCD 码加运算C .A 和B 均可D. 只能做补码加法运算5.用方程式表示时序电路的逻辑功能,需()。
A .一个方程B .二个方程C .三个方程D. 四个方程6.五个D 触发器构成的扭环计数器,计数器的模是()。
A .10B .25C .5D .25 7.八路数据选择器如图2所示,该电路所实现的逻辑函数是()。
A. B.C. D. 8.判断以下三组VHDL 语言描述中()意义相同。
A. z <= not X and not Y ;和z <= not (X or Y);B. z <= not (X or Y);和z <= not X or not Y ;C. z <= not X and Y ;和z <= not (X and Y);D. z <= not X and not Y ;和z <= not (X and Y);9. 多路选择器构成的数据总线是()。
A. 双向的B. 单向的C. A 和B 都对D.多路的10.断电之后,能够将存储内容保存下来的存储器是()。
A .只读存储器ROM ;B .随机存取存储器RAM ;C .动态存取存储器DRAM D. SDRAM二、简答题(每小题5分,共15分)1、化简(5分)2、分析如图3所示的逻辑电路图,写出输出逻辑函数表达式。
(5分)。
3、画出01011序列检测器的状态转移图,X 为序列输入,Z 为检测输出。
(完整word版)《数字逻辑》(第二版)习题答案(可编辑修改word版)
第一章1.什么是模拟信号?什么是数字信号?试举出实例。
模拟信号 -------指在时间上和数值上均作连续变化的信号。
例如,温度、压力、交流电压等信号。
数字信号------- 指信号的变化在时间上和数值上都是断续的,阶跃式的,或者说是离散的,这类信号有时又称为离散信号。
例如,在数字系统中的脉冲信号、开关状态等。
2.数字逻辑电路具有哪些主要特点?数字逻辑电路具有如下主要特点:●电路的基本工作信号是二值信号。
●电路中的半导体器件一般都工作在开、关状态。
●电路结构简单、功耗低、便于集成制造和系列化生产。
产品价格低廉、使用方便、通用性好。
●由数字逻辑电路构成的数字系统工作速度快、精度高、功能强、可靠性好。
3.数字逻辑电路按功能可分为哪两种类型?主要区别是什么?根据数字逻辑电路有无记忆功能,可分为组合逻辑电路和时序逻辑电路两类。
组合逻辑电路:电路在任意时刻产生的稳定输出值仅取决于该时刻电路输入值的组合,而与电路过去的输入值无关。
组合逻辑电路又可根据输出端个数的多少进一步分为单输出和多输出组合逻辑电路。
时序逻辑电路:电路在任意时刻产生的稳定输出值不仅与该时刻电路的输入值有关,而且与电路过去的输入值有关。
时序逻辑电路又可根据电路中有无统一的定时信号进一步分为同步时序逻辑电路和异步时序逻辑电路。
4.最简电路是否一定最佳?为什么?一个最简的方案并不等于一个最佳的方案。
最佳方案应满足全面的性能指标和实际应用要求。
所以,在求出一个实现预定功能的最简电路之后,往往要根据实际情况进行相应调整。
5.把下列不同进制数写成按权展开形式。
(1) (4517.239)10(3) (325.744)8(2) (10110.0101)2(4) (785.4AF)16解答(1)(4517.239)10 = 4×103+5×102+1×101+7×100+2×10-1+3×10-2+9×10-3(2)(10110.0101)2= 1×24+1×22+1×21+1×2-2+1×2-4(3)(325.744)8= 3×82+2×81+5×80+7×8-1+4×8-2+4×8-3 (4) (785.4AF)16= 7×162+8×161+5×160+4×16-1+10×16-2+15×16-36.将下列二进制数转换成十进制数、八进制数和十六进制数。
北邮数电考试题及答案
北邮数电考试题及答案一、单项选择题(每题2分,共10题)1. 在数字电路中,逻辑“与”运算的输出为高电平的条件是:A. 所有输入均为高电平B. 至少一个输入为低电平C. 所有输入均为低电平D. 至少一个输入为高电平答案:A2. 下列哪个逻辑门可以实现非门的功能?A. 与门B. 或门C. 异或门D. 非门答案:D3. 一个D触发器在时钟信号上升沿时,其输出状态会:A. 保持不变B. 翻转C. 变为高电平D. 变为低电平答案:B4. 在数字电路中,使用二进制编码可以表示的最大十进制数是:A. 1B. 2C. 3D. 45. 一个4位二进制计数器在计数到15后,下一个状态是:A. 0000B. 0001C. 0010D. 0011答案:A6. 逻辑函数Y=AB+CD的最小项表达式是:A. m0+m1+m2+m3B. m0+m2+m4+m6C. m0+m1+m3+m7D. m0+m4+m5+m7答案:B7. 在数字电路中,三态门可以输出的状态有:A. 高电平、低电平B. 高电平、低电平、高阻态C. 低电平、高阻态D. 只有高阻态答案:B8. 一个8位寄存器可以存储的最大十进制数是:A. 255B. 256C. 511D. 512答案:C9. 逻辑函数Y=(A+B)(A+C)的布尔代数化简结果是:B. A+B+CC. A+B+BCD. A+B+C+BC答案:A10. 在数字电路中,一个3线到8线译码器可以译码的最小二进制数是:A. 000B. 001C. 010D. 011答案:B二、填空题(每题2分,共5题)1. 在数字电路中,一个2进制到4线优先编码器的输出是________位二进制数。
答案:22. 如果一个触发器的当前状态是Q=0,并且接收到一个时钟脉冲,那么在下一个时钟周期,触发器的状态将是________。
答案:13. 一个5位二进制计数器可以计数的最大值是________。
答案:314. 逻辑函数Y=AB+CD的对偶式是________。
北邮数电考试题及答案
北邮数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 4答案:A3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 电路中没有存储元件D. 电路的输出对输入的响应是瞬时的答案:B4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 255D. 256答案:B5. 在数字电路中,以下哪个器件不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大器答案:D6. 一个3线-8线译码器可以译码的输入信号个数是()。
A. 3B. 4C. 5D. 6答案:B7. 一个D触发器的输出Q与输入D的关系是()。
A. Q = DB. Q = D'C. Q = ¬DD. Q = ¬D'答案:A8. 一个JK触发器在J=0,K=1时的状态是()。
A. 保持不变B. 置0C. 置1D. 翻转答案:D9. 以下哪个不是时序逻辑电路的特点?()A. 电路的输出不仅依赖于当前的输入,还依赖于电路的历史状态B. 电路中包含存储元件C. 电路的输出对输入的响应是瞬时的D. 电路的输出与输入之间存在时间延迟答案:C10. 在数字电路中,一个完整的二进制加法器可以处理的位数是()。
A. 1位B. 2位C. 3位D. 4位答案:A二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是________。
答案:·2. 一个4位二进制计数器的计数范围是从________到________。
答案:0000到11113. 一个2线-4线译码器的输出是________进制编码。
答案:二4. 一个JK触发器在J=1,K=1时的状态是________。
北邮数电考试题及答案
北邮数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,与门电路的输出为高电平的条件是()。
A. 所有输入都为高电平B. 至少一个输入为高电平C. 所有输入都为低电平D. 至少一个输入为低电平答案:A2. 下列哪个逻辑门电路可以实现非逻辑功能()。
A. 与门B. 或门C. 异或门D. 非门答案:D3. 在数字电路中,触发器的类型不包括()。
A. RS触发器B. D触发器C. JK触发器D. T触发器答案:D4. 一个4位二进制计数器,其计数范围是()。
A. 0到7B. 0到15C. 0到255D. 0到1023答案:C5. 在数字电路中,若要实现一个3线到8线译码器,需要多少个输入端()。
A. 1B. 2C. 3D. 4答案:C6. 一个8位二进制数,其最大值是()。
A. 255B. 256C. 1023D. 1024答案:A7. 在数字电路中,若要实现一个4线到16线译码器,需要多少个输入端()。
B. 2C. 3D. 4答案:D8. 一个3位二进制计数器,其计数范围是()。
A. 0到7B. 0到15C. 0到255D. 0到1023答案:A9. 在数字电路中,若要实现一个2线到4线译码器,需要多少个输入端()。
A. 1C. 3D. 4答案:B10. 一个16位二进制数,其最大值是()。
A. 65535B. 65536C. 1023D. 1024答案:A二、填空题(每题2分,共20分)11. 在数字电路中,一个2进制计数器的计数范围是0到 _ 。
答案:312. 一个4位二进制计数器,其计数范围是0到 _ 。
答案:1513. 在数字电路中,一个3线到8线译码器有 _ 个输入端。
答案:314. 一个8位二进制数,其最大值是 _ 。
答案:25515. 在数字电路中,一个2线到4线译码器有 _ 个输入端。
答案:216. 一个3位二进制计数器,其计数范围是0到 _ 。
答案:717. 在数字电路中,一个4线到16线译码器有 _ 个输入端。
《数字逻辑》总复习测试题参考答案
目录
• 测试题答案概述 • 选择题答案解析 • 填空题答案解析 • 简答题答案解析 • 计算题答案解析
01
测试题答案概述
测试题答案的解析
测试题1答案解析
这道题考查了基本逻辑门的功能和特点,通 过分析题目中的逻辑表达式,可以确定使用
的逻辑门类型和输入输出关系。
测试题2答案解析
解析:此题考查了触发器的功能,C选项代表了边沿触发器的特性,即在时钟信号的上升沿或下降沿时,触发器 会进行状态更新。
03
填空题答案解析填空题一答案及解析来自答案1010解析
根据二进制数的定义,二进制数由0和1组成,逢2进1。因此,将十进制数10转换为二进制数得到1010。
填空题二答案及解析
答案:8
测试题答案的注意事项
注意单位的统一
在解题过程中,需要注意单位的一致性,避免出现单位混淆或单位 错误的情况。
考虑边界条件
在分析逻辑电路或可编程逻辑器件的应用时,需要考虑各种边界条 件和极端情况,以确保电路的可靠性和稳定性。
重视细节
在解题过程中,需要注意细节问题,如符号的规范使用、电路连接方 式的正确性等,这些细节问题可能会影响最终结果的正确性。
05
计算题答案解析
计算题一答案及解析
答案
11010010
解析
根据二进制加法规则,1010+101=1101,然后后缀一个 0,得到11010010。
计算题二答案及解析
答案:3
解析:根据逻辑或运算规则,当两个输入信 号中至少有一个为高电平时,输出信号为高 电平。因此,A、B、C中至少有一个为高电
02
选择题答案解析
选择题一答案及解析
数字逻辑考试题和答案
数字逻辑考试题和答案一、单项选择题(每题2分,共20分)1. 在数字逻辑中,下列哪个符号表示“与”操作?A. ∨B. ∧C. ¬D. →答案:B2. 一个4位二进制计数器可以计数的最大值是多少?A. 15B. 16C. 7D. 8答案:B3. 在布尔代数中,以下哪个表达式是正确的?A. A + A = AB. A * A = AC. A + 0 = 1D. A * 1 = 0答案:B4. 一个D触发器的输出Q在时钟信号上升沿时的状态取决于哪个输入?A. DB. QC. Q'D. D'答案:A5. 以下哪个不是组合逻辑电路的特点?A. 输出仅取决于当前输入B. 输出与输入之间存在时间延迟C. 没有记忆功能D. 输出在输入变化后立即变化答案:B6. 在数字电路中,一个3线到8线解码器有多少个输入线?A. 2B. 3C. 4D. 5答案:B7. 一个异或门的输出为高电平的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为高电平D. 两个输入都为高电平答案:B8. 以下哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. T触发器E. F触发器答案:E9. 在数字电路中,一个4位二进制计数器的进位链是如何工作的?A. 从最高位到最低位B. 从最低位到最高位C. 从第二位到第四位D. 从第三位到第一位答案:B10. 以下哪个是同步时序电路的特点?A. 时钟信号控制电路状态的变化B. 输出仅取决于当前输入C. 没有记忆功能D. 输出在输入变化后立即变化答案:A二、填空题(每题2分,共20分)1. 在数字逻辑中,一个______门的输出只有在两个输入都为高电平时才为高电平。
答案:与(AND)2. 布尔代数的基本定理之一是______定理,它表明任何变量与其补数的逻辑或运算结果总是为真。
答案:补数(Complement)3. 在数字电路中,一个______触发器可以存储一位二进制信息。
数字逻辑考试题目和答案
数字逻辑考试题目和答案一、单项选择题(每题2分,共20分)1. 在数字逻辑中,与非门的逻辑功能可以用哪种逻辑门来实现?A. 与门B. 或门C. 非门D. 异或门答案:C2. 一个触发器可以存储的二进制信息量是多少?A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以依赖于当前和过去的输入C. 没有记忆功能D. 电路中不包含触发器答案:B4. 在数字电路中,一个D触发器的Q端输出与D输入端的关系是什么?A. Q = DB. Q = ¬DC. Q = D'D. Q = ¬D'答案:A5. 一个4位二进制计数器可以计数的最大值是多少?A. 15B. 16C. 255D. 256答案:B6. 一个3线到8线解码器的输入线数和输出线数分别是多少?A. 3, 8B. 8, 3C. 3, 3D. 8, 8答案:A7. 以下哪个不是数字逻辑中的布尔代数基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 异或(XOR)答案:D8. 一个完整的二进制加法器可以处理的最大位数是多少?A. 1位B. 2位C. 3位D. 4位答案:B9. 一个JK触发器在J=0,K=1时的输出状态是什么?A. 保持不变B. 置0C. 置1D. 翻转答案:D10. 在数字电路中,一个同步计数器与异步计数器的主要区别是什么?A. 同步计数器使用触发器B. 异步计数器使用触发器C. 同步计数器的时钟信号是同步的D. 异步计数器的时钟信号是异步的答案:C二、填空题(每题2分,共20分)1. 在数字逻辑中,一个3输入的与门可以表示为________。
答案:A∧B∧C2. 一个D触发器的输出Q与输入D的关系是________。
答案:Q = D3. 一个4位二进制计数器的计数范围是从________到________。
答案:0到154. 在数字电路中,一个2线到4线解码器的输出线数是________。
北邮数字逻辑期中试题与参考答案
邮电大学《数字电路与逻辑设计》期中考试试题2015411注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题1分,共20分)判断(填"或X)、单项选择题(请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。
)1. ECL逻辑门与TTL门相比,主要优点是抗干扰能力强。
(X )2. CMOS1电路在使用时允许输入端悬空,并且悬空的输入端相当于输入逻辑“ 1”。
(X )3. 若对4位二进制码(BsRBB)进行奇校验编码,则校验位C=B3 B2 B1 B o 10(V )4. 根据表1-1,用CMOS400系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电平匹配不存在问题(V )5. 根据表1-1,用CMOS400系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电流驱动能力不存在问题(X )表1-1常用的TTL和CMOST的典型参数6.当i j时,必有两个最小项之和rni j+m j 0。
7. CMOS门电路的静态功耗很低,但在输入信号动态转换时会有较大的电流,工作频率越高,静态功耗越大。
(X)8. 逻辑函数的表达式是不唯一的,但其标准的最小项之和的表达式是唯一的(V)9. 用数据分配器加上门电路可以实现任意的逻辑函数。
(V )10. 格雷BCD码具有单位距离特性(任意两个相邻的编码之间仅有一位不同)且是无权代码。
(V)11. 关于函数F TC BCD ABgC,下列说法中正确的有 B 。
A. 不存在冒险;B. 存在静态逻辑冒险,需要加冗余项A BD和ACD进行消除;C. 存在静态功能冒险,需要加冗余项A BD和ACD进行消除;D. 当输入ABCD从0001 —0100变化时存在静态逻辑冒险。
12. 逻辑函数F=Ae B和G=A O B满足关系D 。
A. F GB. F G 0C. FgG 1D. F Ge 013.若逻辑函数F(A,B,C)m(1,2,3,6), G(A, B,C) m(0,2,3,4,5,7),贝UF ?G A 。
数字逻辑2012试卷A
共 3 页16.对于D 触发器,若现态0=n Q ,要使次态11=+n Q,则输入D= 。
17.已知信息码为2)0010110(,按奇校验约定发送时,校验位的值是 。
二、单项选择题(每小题1分,共15分)1.n 个变量可以构成______最小项。
( ) (A )n (B )n 2 (C )12-n (D )n 22.数字系统中,采用______可以将减法运算转化为加法运算。
( ) (A )原码 (B )ASCII 码 (C )BCD 码 (D )补码3.下列逻辑函数中,与F=(A+B)(A+C)等价的是 。
( )(A ) F=AB (B) F=A+B (C) F=A+BC (D) F=B+C4.摩根定理B A + = 。
( )(A) AB (B )AB (C) B A + (D) B A ∙5.设D C B A F +=,则它的反函数为_____。
( ) (A) A D C B F ++= (B) ))((D C B A F ++= (C) ))((D C B A F ++=6.逻辑函数)(B A A F ⊕⊕=的值是_____。
( )(A )B (B )A (C )B A ⊕ (D )B A +7.一个四位二进制减法计数器的起始值为1001,经过3个脉冲之后的值为___。
( )(A )1100 (B )0110 (C )1101 (D )01118.一个4位移位寄存器,现态为0111,经右移1位后,其次态为_____。
( ) (A )0011或1011 (B )1101或1110 (C )1011或1110 (D )0011或1111 9.在下列逻辑部件中,属于组合逻辑电路的是 。
( )(A)计数器 (B )寄存器 (C )数据分配器 (D )触发器第 2 页 共 3 页___时,将出现竞争冒险现象。
( )1=A ,0=C (D )0=A ,0=B 。
( )C B ∙∙ (D) C B A ++触发器的逻辑功能。
北邮数字逻辑期中试题及参考材料规范标准答案
北京邮电大学《数字电路与逻辑设计》期中考试试题2015.4.11班级姓名班内序号注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题1分,共20分)判断(填√或×)、单项选择题(请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。
)1.ECL逻辑门与TTL门相比,主要优点是抗干扰能力强。
(╳)2.CMOS门电路在使用时允许输入端悬空,并且悬空的输入端相当于输入逻辑“1”。
( ╳)3.若对4位二进制码(B3B2B1B0)进行奇校验编码,则校验位C= B3⊕B2⊕B1⊕B0⊕1。
(√)4.根据表1-1,用CMOS4000系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电平匹配不存在问题(√)5. 根据表1-1,用CMOS4000系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电流驱动能力不存在问题(╳)表1-1常用的TTL和CMOS门的典型参数6.当i j≠时,必有两个最小项之和+0m m=。
(╳)i j7. CMOS门电路的静态功耗很低,但在输入信号动态转换时会有较大的电流,工作频率越高,静态功耗越大。
(╳)8. 逻辑函数的表达式是不唯一的,但其标准的最小项之和的表达式是唯一的。
(√)9.用数据分配器加上门电路可以实现任意的逻辑函数。
(√)10.格雷BCD码具有单位距离特性(任意两个相邻的编码之间仅有一位不同)且是无权代码。
(√)=++g,下列说法中正确的有 B 。
11.关于函数F A C BCD AB CA. 不存在冒险;B. 存在静态逻辑冒险,需要加冗余项ABD和ACD进行消除;C. 存在静态功能冒险,需要加冗余项ABD和ACD进行消除;D. 当输入ABCD 从 0001→0100变化时存在静态逻辑冒险。
12.逻辑函数F=A ⊕B 和G=A ⊙B 满足关系 D 。
A.F G =B.0F G +=C.1F G =gD.0F G =e13.若逻辑函数∑=)6,3,2,1(),,(m C B A F ,∑=)7,5,4,3,2,0(),,(m C B A G ,则=•G F A 。
北邮数字逻辑期中试题与参考答案
邮电大学《数字电路与逻辑设计》期中考试试题2015411注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题1分,共20分)判断(填"或X)、单项选择题(请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。
)1. ECL逻辑门与TTL门相比,主要优点是抗干扰能力强。
(X )2. CMOS1电路在使用时允许输入端悬空,并且悬空的输入端相当于输入逻辑“ 1”。
(X )3. 若对4位二进制码(BsRBB)进行奇校验编码,则校验位C=B3 B2 B1 B o 10(V )4. 根据表1-1,用CMOS400系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电平匹配不存在问题(V )5. 根据表1-1,用CMOS400系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电流驱动能力不存在问题(X )表1-1常用的TTL和CMOST的典型参数6.当i j时,必有两个最小项之和rni j+m j 0。
7. CMOS门电路的静态功耗很低,但在输入信号动态转换时会有较大的电流,工作频率越高,静态功耗越大。
(X)8. 逻辑函数的表达式是不唯一的,但其标准的最小项之和的表达式是唯一的(V)9. 用数据分配器加上门电路可以实现任意的逻辑函数。
(V )10. 格雷BCD码具有单位距离特性(任意两个相邻的编码之间仅有一位不同)且是无权代码。
(V)11. 关于函数F TC BCD ABgC,下列说法中正确的有 B 。
A. 不存在冒险;B. 存在静态逻辑冒险,需要加冗余项A BD和ACD进行消除;C. 存在静态功能冒险,需要加冗余项A BD和ACD进行消除;D. 当输入ABCD从0001 —0100变化时存在静态逻辑冒险。
12. 逻辑函数F=Ae B和G=A O B满足关系D 。
A. F GB. F G 0C. FgG 1D. F Ge 013.若逻辑函数F(A,B,C)m(1,2,3,6), G(A, B,C) m(0,2,3,4,5,7),贝UF ?G A 。
北邮数电考试题及答案
7. 格雷码编码是一种________编码方式。
答案:反射
8. 在数字电路中,逻辑“非”操作的符号是________。
答案:'
9. 一个5位的A/D转换器可以区分________种不同的模拟电压级别。
答案:32
10. 在数字电路中,逻辑“异或”操作的符号是________。
答案:⊕
三、简答题(每题10分,共30分)
北邮数电考试题及答案
一、单项选择题(每题2分,共20分)
1. 在数字电路中,以下哪个器件不是基本的逻辑门?
A. 与门
B. 或门
C. 非门
D. 三极管
答案:D
2. 二进制数1011转换为十进制数是多少?
A. 8
B. 9
C. 10
D. 11
答案:D
3. 以下哪个不是触发器的类型?
A. SR触发器
B. JK触发器
B. 格雷码编码
C. ASCII编码
D. 模拟编码
答案:D
7. 一个8位的A/D转换器可以区分多少种不同的模拟电压级别?
A. 256
B. 512
C. 1024
D. 2048
答案:A
8. 在数字电路中,以下哪个器件用于实现数据的逻辑运算?
A. 电阻
B. 运算放大器
C. 逻辑门
D. 触发器
答案:C
9. 以下哪个不是数字电路中的触发器?
C. D触发器
D. NAND触发器
答案:D
4. 一个4位二进制计数器可以计数的最大值是多少?
A. 15
B. 16
C. 32
D. 64
答案:B
5. 在数字电路中,以下哪个器件用于实现数据的存储?
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2012北邮数字逻辑期中试题-评分及答案北京邮电大学《数字电路与逻辑设计》期中考试试题 2012.3.24班级姓名班内序号题号一二三四五六七八九总成绩分数20 10 10 10 10 10 10 10 10注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题1分,共20分)判断(填√或×)、选择(单项选择)题(请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。
)1.组合逻辑电路中不存在记忆单元。
(√)2.晶体管的饱和越深,其对灌电流负载的驱动能力越强,但工作速度越慢。
( √ )3.TTL门的某输入端通过100KΩ电阻接电源端时,可认为该输入是逻辑“1”。
(√)4.为了增加驱动能力,相同输入时的相同逻辑门输出可以互连在一起使用。
23(√ )5.当两个或两个以上输入信号同时变化,变化前后输出相同,而在输入信号变化时可能出现输出瞬间逻辑错误,称为静态逻辑冒险。
( × )6.正逻辑的或非门,对应负逻辑的与非门。
(√ )7.TTL 与非门的关门电平V OFF 越接近阈值电压V T ,其噪声容限越大。
( √ )8.当i j≠时,必有两个最大项之积0ij MM ⋅=。
(× )9. 用最简与或式表示一个函数时,其表达式可能不是唯一的。
(√ )10.反相器的拉电流负载电阻过小时,主要对输出的高电平产生影响。
(√ )11.逻辑项ABCD 的相邻项有: C 。
A.ABCDB.BCD AC.ABC D ⋅D. C A B D ⋅ 12.判断下列两个函数式中,是否存在逻辑冒险。
B 。
1(,,)Y A B C A BC =+ 2(,,)Y A B C ABC ABC =+A.不存在,存在B. 不存在,不存在C.存在,不存在D. 存在,存在13.通过适当连接和控制,可以实现数据双向传输的门电路是 D 。
A. 集电极开路输出的TTL 门电路; B. 互补式输出的TTL 门电路; C. ECL 门电路; D. 三态输出的门电路。
14.若某TTL 门电路的输出端最大灌电流负载能力为16mA ,最大拉电流负载能力为-12mA(流出输出端)。
其输入端低电平的输入最大电流为-1mA(流出输入端),输入端高电平时的输入最大电流为0.1mA(流入输入端),该门电路的扇出系数为: A 。
A . 16 B. 120 C. 12 D. 160 15.图1.1中电路为TTL 电路。
不能实现对应逻辑功能的电路有 A 。
&AA1≥AA1=AAAB图1.1416.逻辑函数为m F(A,B,C,D)(1,3,4,5,6,8,9,12,14)=∑,判断当输入变量ABCD 分别从:0000→0110及 0110→1100时是否存在冒险: D 。
A.不存在,存在B.存在,存在C.存在,不存在D.不存在,不存在17.根据反演规则,函数F A[B (CD EG)]=++的反函数F = A 。
A. A B(C D)(E G) +++B. A B C DE G +++C. A B(C D)(E G) +++18.函数F(A,B,C)A B =e 的标准最小项表达式为: C 。
A. ∑m(2,3,4,5),B. ∑m(2,3,6,7),C. ∑m(0,1,6,7),D. ∑m(0,1,4,5) 19.函数F AC ABCD ABC CD ABD =++++的最简与或式为: B 。
A. ()()()F A B C A D C D =++++ B. F AC CD =+C. F ABC AD CD =++20.ECL 逻辑门与TTL 门相比,主要优点有: C 。
A. 抗干扰能力强 B.功耗低 C. 工作速率快 1 2 345678910√ √ √ √ × √ √ × √ √11 12 13 14 15 16 17 18 19 20 C B D A A D A C B C 二、(共10分)某器件的内部电路简图如图2.1所示。
(1),说明当输入端C 分别0和1时,电路的输出F 与输入A 、B 的逻辑关系。
(2),画出该器件的符号。
1R 2R 3R 4R 1T 2T 3T 4T 5T DG A B CCCV F1图2.1答案: (1),当C=1时,F=高阻(3分) 当C=0时,F AB =(3分)5(2),&CFAB (4分)三、(10分)逻辑电路如图3.1所示。
(1)按照图示电路写出F 的原始表达式;(2)将表达式简化为与或式,并填入图3.2的卡诺图;(3)写出用与或非门实现该函数的最简表达式;(4)在图3.3中标明输入信号(未用输入端不许悬空)。
AC A B C FA D&&&&&&ABCD00011110101101001≥&&&&F图3.1 图3.2 图3.3答案: (1)F ABC B ABD ACD D ABD =⋅⋅⋅⋅⋅(2分) (2)F AB B C D AD B C D =+⋅⋅++⋅⋅(2分)6ABCD 0001111010110100111111112分)(3)F B D AC ABD=⋅++(2分)(4)1≥&&&&FA B D D B A C112分)四、(10分)图 4.1中,已知OC 门的输出晶体管管截止时的漏电流为I OH =200μA ,导通时允许的最大负载电流为I OL(max)=10mA (输出电压不大于0.5V 时);负载门(与门及或门)的低电平(0.5V 时)输入电流为I IL =-1mA ,高电平(3V 时)输入电流为I IH =50μA ,V cc =5V ,要求OC 门的输出高电平V OH ≥3.0V ,输出低电平V OL ≤0.5V 。
求R 的范围。
&&1≥ABC D1F 2F RCC V图4.17答案:输出高电平:5350.20.2R K -≤=Ω+ (5分)输出低电平:50.5643103R mA-≥=Ω- (5分)五.(10分)用8选1数据选择器设计一个函数发生电路,实现(,,,)(1,3,5,7,8,9,10,11)M F A B C D =∏。
8选1数据选择器的输出逻辑函数式为: 021*********()()()W D A A A D A A A D A A A =⋅⋅+⋅+32104210()()D A A A D A A A ++⋅521062107210()()()D A A A D A A A D A A A +++ (1),将函数F 填入卡诺图(图5.1),按照图5.2的地址要求圈出8个子图。
(2),在片脚图(图5.2)中标明D 0-D 7的输入信号。
ABCD 0001111010110100D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7A 2A 1A 0W F数据选择器A B C5.2图5.18A B C D 00 01 11 10000111101 1 1 00 0 1 00 0 1 01 1 1 0D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7A 2A 1A 0W F数据选择器A B C0011函数填入及子图正确2分 数据端正确,各1分,共8分六、(10分) 74LS155是地址端公用的双数据分配器,功能表如表6-1所示,请附加最少的门实现如下两输出函数(在给出的图6.1上完成设计,A 为高位;)。
1(,,)F A B C A B C A B C B C =⋅⋅+⋅⋅+⋅2(,,)(0123567)m F A B C =∑,,,,,, 表6-1 74LS155功能表1ST A 1A 01F 11F 01F 21F 301111111111111111111100001111ϕϕ1D 1D 1D 1D2ST A 1A 02F 12F 02F 22F 310000111111111111111100001111ϕϕ2D 2D 2D 2D1F 11F 01F 21F 32F 12F 02F 22F 3A 1A 01ST2ST 1D 2DB C6.191F 11F 01F 21F 32F 12F 02F 22F 3A 1A 01ST2ST 1D 2DAB C&1F 2F 3分,F2,3分,F1,4分七、(10分)试用两片4位数码比较器74LS85组成三个数的判断电路。
要求能够判别三个4位二进制数()0123a a a a A 、()0123b b b b B 、()0123c c c c C 相等(输出F 1=0,F 2=1)及A 最大(输出F 1=1,F 2=0)。
在图7.1上完成设计,可附加与门。
(芯片74LS85的3个输出端,分别表示在A>B 时Y A>B =1;A=B 时Y A=B =1;A<B 时Y A<B =1)。
A >BA <BA =BA 0A 1A 2A 3B 0B 1B 2B 3Y A>B Y A=B Y A<B74LS851A >B A <BA =BA 0A 1A 2A 3B 0B 1B 2B 3Y A>B Y A=B Y A<B74LS851答案:评分:3个输入各2分,2个输出各2分10A>B A<BA=B A 0A 1A 2A 3B 0B 1B 2B 3Y A>B Y A=B Y A<B74LS851F 1F 201230123b b b b A>BA<BA=B A 0A 1A 2A 3B 0B 1B 2B 3Y A>B Y A=B Y A<B74LS851&&八、(10分)用或非门实现函数,,,)FA B C D AC A BD A CD =+⋅+(,要求没有逻辑冒险。
(1),将函数填入图8.1的卡诺图;(2),画出逻辑电路。
ABCD 0001111010110100 图8.1答案:6分+4分AB 00 01 11 10000111100 0 1 11 0 1 11 0 0 01 1 0 0CD A B A C C D F1≥1≥1≥1≥1≥1≥A D A C B B C D九、应用问题简答:已知供电电压为5V的74S系列器件的I OH=-1mA,I OL=20mA,74LS系列器件的I OH=-0.4mA,I OL=8mA。
&RLED &RLED5V+&J继电器5VD&J继电器D()d()c()b()a图9.11.现需驱动一个发光二极管(正向压降为 1.5V),要求发光时的电流I LED=10mA。