数电实验实验报告
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路实验报告
实验一组合逻辑电路分析
一.试验用集成电路引脚图
74LS00集成电路 74LS20集成电路 四2输入与非门双4输入与非门 二.实验容 1.实验一
X1
2.5 V
A B
C
D
U1A 74LS00N
U2A
U3A 74LS00N
逻辑指示灯:灯亮表示“1”,灯灭表示“0”
ABCD 按逻辑开关,“1”表示高电平,“0”表示低电平
自拟表格并记录: A B C D Y A B C D Y 0
1
2.实验二
密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开。否则,报警信号为“1”,则接通警铃。试分析密码锁的密码ABCD 是什么?
A
B
C
D
ABCD 接逻辑电平开关。
最简表达式为:X1=AB ’C ’D 密码为: 1001 表格为:
三.实验体会:
1.分析组合逻辑电路时,可以通过逻辑表达式,电路图和真值表之间的相互转换来到达实验所要求的目的。
2.这次试验比较简单,熟悉了一些简单的组合逻辑电路和芯片,和使用仿真软件来设计和构造逻辑电路来求解。
实验二组合逻辑实验(一)半加器和全加器一.实验目的
1.熟悉用门电路设计组合电路的原理和方法步骤
二.预习容
1.复习用门电路设计组合逻辑电路的原理和方法步骤。
2.复习二进制数的运算。
3.用“与非门”设计半加器的逻辑图。
4.完成用“异或门”、“与或非”门、“与非”门设计全加器的逻辑图。
5.完成用“异或”门设计的3变量判奇电路的原理图。
三.元件参考
依次为74LS283、74LS00、74LS51、74LS136
其中74LS51:Y=(AB+CD)’,74LS136:Y=A⊕B(OC门)
四.实验容
1.用与非门组成半加器,用或非门、与或非门、与非门组成全加器(电路自拟)
U1 NOR2NOR2
U3
NOR2
U4
NOR2
U5
NOR2
S
C 半加器