数字逻辑课程作业答案
数字逻辑课程三套作业及答案
数字逻辑课程作业_A一、单选题。
1.(4分)如图x1-229(D)。
A. (A)B. (B)C. (C)D. (D)知识点:第五章解析第五章译码器2.(4分)如图x1-82(C)。
A. (A)B. (B)C. (C)D. (D)知识点:第二章解析第二章其他复合逻辑运算及描述3.(4分)N个触发器可以构成最大计数长度(进制数)为(D)的计数器。
A. NB. 2NC. N2次方D. 2N次方知识点:第九章解析第九章计数器4.(4分)n个触发器构成的扭环型计数器中,无效状态有(D)个。
A. A. nB.C. C.2n-1D. D.2n-2n知识点:第九章解析第九章集成计数器5.(4分)如图x1-293(A)。
A. (A)B. (B)C. (C)D. (D)知识点:第十一章解析第十一章数字系统概述6.(4分)如图x1-317(D)。
A. (A)B. (B)C. (C)D. (D)知识点:第二章解析第二章其他复合逻辑运算及描述7.(4分)EPROM是指(C)。
A. A、随机读写存储器B. B、只读存储器C. C、光可擦除电可编程只读存储器D. D、电可擦可编程只读存储器知识点:第十章解析第十章只读存储器8.(4分)如图x1-407(B)。
A. (A)B. (B)C. (C)D. (D)知识点:第十一章解析第十一章数字系统概述9.(4分)为实现将JK触发器转换为D触发器,应使(A)。
A. J=D,K=D非B. B. K=D,J=D非C. =K=DD. =K=D非知识点:第六章解析第六章各种触发器的比较10.(4分)一位8421BCD码计数器至少需要(B)个触发器。
A. 3B.C.D.知识点:第九章解析第九章计数器11.(4分)为把50Hz的正弦波变成周期性矩形波,应当选用(A)。
A. A、施密特触发器B. B、单稳态电路C. C、多谐振荡器D. D、译码器知识点:第六章解析第六章集成触发器12.(4分)下列描述不正确的是(A)。
数字逻辑第四版课后练习题含答案
数字逻辑第四版课后练习题含答案1. 第一章1.1 课后习题1. 将十进制数22转换为二进制数。
答:22 = 101102. 将二进制数1101.11转换为十进制数。
答:1101.11 = 1 x 2^3 + 1 x 2^2 + 0 x 2^1 + 1 x 2^0 + 1 x 2^(-1) + 1 x 2^(-2) = 13.753. 将二进制数1101.01101转换为十进制数。
答:1101.01101 = 1 x 2^3 + 1 x 2^2 + 0 x 2^1 + 1 x 2^0 + 0 x 2^(-1)+ 1 x 2^(-2) + 1 x 2^(-4) + 0 x 2^(-5) + 1 x 2^(-6) = 13.406251.2 实验习题1. 合成与门电路设计一个合成与门电路,使得它的输入A,B和C,只有当A=B=C=1时输出为1,其他情况输出为0。
答:下面是一个合成与门电路的示意图。
合成与门电路示意图其中,S1和S2是两个开关,当它们都被打开时,电路才会输出1。
2. 第二章2.1 课后习题1. 将十进制数168转换为八进制数和二进制数。
答:168 = 2 x 8^3 + 1 x 8^2 + 0 x 8^1 + 0 x 8^0 = 250(八进制)。
168 = 10101000(二进制)。
2. 将八进制数237转换为十进制数和二进制数。
答:237 = 2 x 8^2 + 3 x 8^1 + 7 x 8^0 = 159(十进制)。
237 = 010111111(二进制)。
2.2 实验习题1. 全加器电路设计一个全加器电路,它有三个输入A,B和C_in,两个输出S和C_out。
答:下面是一个全加器电路的示意图。
C_in|/ \\/ \\/ \\/ \\/ \\A|________ \\| | AND Gate______| |B|__| XOR |_| S\\\\ /\\ /\\ /\\ /| | OR Gate| ||_| C_out其中,AND Gate表示与门,XOR Gate表示异或门,OR Gate表示或门。
数字逻辑课本习题答案
习 题 五1. 简述时序逻辑电路与组合逻辑电路的主要区别。
解答组合逻辑电路:若逻辑电路在任何时刻产生的稳定输出值仅仅取决于该时刻各输入值的组合,而与过去的输入值无关,则称为组合逻辑电路。
组合电路具有如下特征:②信号是单向传输的,不存在任何反馈回路。
时序逻辑电路:若逻辑电路在任何时刻产生的稳定输出信号不仅与电路该时刻的输入信号有关,还与电路过去的输入信号有关,则称为时序逻辑电路。
时序逻辑○1○2 电路中包含反馈回路,通过反馈使电路功能与“时序”○3 电路的输出由电路当时的输入和状态(过去的输入)共同决定。
2. 作出与表1所示状态表对应的状态图。
表 1解答根据表1所示状态表可作出对应的状态图如图1所示。
图13.已知状态图如图2所示,输入序列为x=11010010,设初始状态为A,求状态和输出响应序列。
图 2解答状态响应序列:A A B C B B C B输出响应序列:0 0 0 0 1 0 0 14. 分析图3所示逻辑电路。
假定电路初始状态为“00”,说明该电路逻辑功能。
图 3 解答○1根据电路图可写出输出函数和激励函数表达式为 xK x,J ,x K ,xy J y xy Z 1111212=====○2 根据输出函数、激励函数表达式和JK 触发器功能表可作出状态表如表2所示,状态图如图4所示。
表2图4○3由状态图可知,该电路为“111…”序列检测器。
5. 分析图5所示同步时序逻辑电路,说明该电路功能。
图5解答○1根据电路图可写出输出函数和激励函数表达式为 )(D ,x y x D y y x Z 21112121212y x y y y y y x ⊕=+=+=○2 根据输出函数、激励函数表达式和D 触发器功能表可作出状态表如表3所示,状态图如图6所示。
表3图6○3由状态图可知,该电路是一个三进制可逆计数器(又称模3可逆计数器),当x=0时实现加1计数,当x=1时实现减1计数。
6.分析图7所示逻辑电路,说明该电路功能。
数字逻辑课后习题答案
第一章开关理论基础1.将下列十进制数化为二进制数和八进制数十进制二进制八进制491100016153110101651271111111177635100111101111737.493111.11117.7479.4310011001.0110111231.3342.将下列二进制数转换成十进制数和八进制数二进制十进制八进制1010101211110161751011100921340.100110.593750.4610111147570110113153.将下列十进制数转换成8421BCD码1997=000110011001011165.312=01100101.0011000100103.1416=0011.00010100000101100.9475=0.10010100011101014.列出真值表,写出X的真值表达式A B C X00000010010001111000101111011111X=A BC+A B C+AB C+ABC5.求下列函数的值当A,B,C为0,1,0时:A B+BC=1(A+B+C)(A+B+C)=1(A B+A C)B=1当A,B,C为1,1,0时:A B+BC=0(A+B+C)(A+B+C)=1(A B+A C)B=1当A,B,C为1,0,1时:A B+BC=0(A+B+C)(A+B+C)=1(A B+A C)B=06.用真值表证明下列恒等式(1)(A⊕B)⊕C=A⊕(B⊕C)A B C(A⊕B)⊕C A⊕(B⊕C)0000000111010110110010011101001100011111所以由真值表得证。
(2)A⊕B⊕C=A⊕B⊕CA B C A⊕B⊕C A⊕B⊕C00011001000100001111100001011111011111007.证明下列等式(1)A+A B=A+B 证明:左边=A+A B=A(B+B )+A B =AB+A B +A B =AB+A B +AB+A B =A+B =右边(2)ABC+A B C+AB C =AB+AC 证明:左边=ABC+A B C+AB C=ABC+A B C+AB C +ABC =AC(B+B )+AB(C+C )=AB+AC =右边(3)E D C CD A C B A A )(++++=A+CD+E证明:左边=ED C CD A C B A A )(++++=A+CD+A B C +CDE =A+CD+CD E =A+CD+E =右边(4)C B A C B A B A ++=CB C A B A ++证明:左边=CB AC B A B A ++=C B A C AB C B A B A +++)(=C B C A B A ++=右边8.用布尔代数化简下列各逻辑函数表达式(1)F=A+ABC+A C B +CB+C B =A+BC+C B (2)F=(A+B+C )(A+B+C)=(A+B)+C C =A+B (3)F=ABC D +ABD+BC D +ABCD+B C =AB+BC+BD (4)F=C AB C B BC A AC +++=BC(5)F=)()()()(B A B A B A B A ++++=B A 9.将下列函数展开为最小项表达式(1)F(A,B,C)=Σ(1,4,5,6,7)(2)F(A,B,C,D)=Σ(4,5,6,7,9,12,14)10.用卡诺图化简下列各式(1)CAB C B BC A AC F +++=0 ABC00 01 11 1011111化简得F=C(2)CB A D A B A DC AB CD B A F++++=111111AB CD 00 01 11 1000011110化简得F=DA B A +(3)F(A,B,C,D)=∑m (0,1,2,5,6,7,8,9,13,14)1111111111ABCD 00 01 11 1000011110化简得F=DBC D C A BC A C B D C ++++(4)F(A,B,C,D)=∑m (0,13,14,15)+∑ϕ(1,2,3,9,10,11)Φ1ΦΦ1ΦΦ1Φ1AB CD 00 01 11 1000011110化简得F=ACAD B A ++11.利用与非门实现下列函数,并画出逻辑图。
数字逻辑课程三套作业及答案资料
数字逻辑课程作业A、单选题。
1.(4 分)如图xl-229某一译码器的输出端共有臼种不的组颌U其输入端備几个输入线? (A)3;(B J4;(0)5; 1D16A.(A)B.(B)C.(C)D.(D)知识点:第五章解析第五章译码器2.(4 分)如图xl-82F图所示河一逻辑电路,八"是输入端,F是输出端,则其输出与输入关系式是,{AiiA+B}iC+ DiE; .B^A+B+C+p-FE); iC) (A +云)QO+童);(D)AB[CD+Ei(C )A.(A)B.(B)C.(C)D.(D)知识点:第二章解析第二章其他复合逻辑运算及描述3.(4分)N个触发器可以构成最大计数长度(进制数)为(A.NB.2NC.N2次方D.2N次方知识点:第九章解析第九章计数器4.(4分)n个触发器构成的扭环型计数器中,无效状态有(B. B.2nC.C. 2n —1D. D . 2n-2n知识点:第九章解析第九章集成计数器5.(4 分)如图X1-293D )的计数器。
D )个。
在数字系统中其信号系仅貝E与即高电位与低电位两种: 迢】依电压犬小不等而定;依电流大小不等而定;①〕看需要而定A.(A)B.(B)C.(C)D.(D)知识点:第十一章解析第十一章数字系统概述6.(4 分)如图X1-317和项#只式的基本架构矢何?| A A'A ND—MAXD • IB i A XD—OR;(Q AND ―A.(A)B.(B)C.(C)D.(D)知识点:第二章解析第二章其他复合逻辑运算及描述7.(4 分)EPROM 是指( C )A.A、随机读写存储器B. B、只读存储器C.C、光可擦除电可编程只读存储器R? (DiO罠一AND(D )D.D、电可擦可编程只读存储器知识点:第十章解析第十章只读存储器8.(4 分)如图xl-407属于近似的不连续表示法丸?〔A]模拟表示法;|空数字表示法;1匚凰寸数表示法;|=>线性系统)°A.(A)B.(B)C.(C)D.(D)知识点:第十一章解析第十一章数字系统概述9.(4分)为实现将JK触发器转换为D触发器,应使( A )A.J=D,K=D 非B. B. K=D,J=D 非C. C.J=K=DD. D.J=K=D 非知识点:第六章解析第六章各种触发器的比较10.(4分)一位8421BCD码计数器至少需要(B )个触发器。
数字逻辑题目及其答案和解析(1)一共60道题
第一部分:1.在二进制系统中,下列哪种运算符表示逻辑与操作?A) amp;B) |C) ^D) ~解析:正确答案是 A。
在二进制系统中,amp; 表示逻辑与操作,它仅在两个位都为1时返回1。
2.在数字逻辑中,Karnaugh 地图通常用于简化哪种类型的逻辑表达式?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是B。
Karnaugh 地图通常用于简化或门的逻辑表达式,以减少门电路的复杂性。
3.一个全加器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 C。
一个全加器有三个输入:两个加数位和一个进位位。
4.下列哪种逻辑门可以实现 NOT 操作?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 D。
与非门可以实现 NOT 操作,当且仅当输入为0时输出为1,输入为1时输出为0。
5.在数字逻辑中,Mux 是指什么?A) 多路复用器B) 解码器C) 编码器D) 多路分配器解析:正确答案是 A。
Mux 是指多路复用器,它可以选择输入中的一个,并将其发送到输出。
6.在二进制加法中,下列哪个条件表示进位?A) 0 + 0B) 0 + 1C) 1 + 0D) 1 + 1解析:正确答案是 D。
在二进制加法中,当两个位都为1时,会产生进位。
7.在数字逻辑中,一个 JK 触发器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 B。
一个 JK 触发器有两个输入:J 和 K。
8.下列哪种逻辑门具有两个输入,且输出为两个输入的逻辑与?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 A。
与门具有两个输入,只有当两个输入都为1时,输出才为1。
9.在数字逻辑中,下列哪种元件可用于存储单个位?A) 寄存器B) 计数器C) 锁存器D) 可编程逻辑门阵列解析:正确答案是 C。
锁存器可用于存储单个位,它可以保持输入信号的状态。
10.一个带有三个输入的逻辑门,每个输入可以是0或1,一共有多少种可能的输入组合?A) 3B) 6C) 8D) 12解析:正确答案是 C。
(完整word版)《数字逻辑》(第二版)习题答案
第一章1。
什么是模拟信号?什么是数字信号?试举出实例。
模拟信号—----指在时间上和数值上均作连续变化的信号。
例如,温度、压力、交流电压等信号.数字信号--—--指信号的变化在时间上和数值上都是断续的,阶跃式的,或者说是离散的,这类信号有时又称为离散信号。
例如,在数字系统中的脉冲信号、开关状态等。
2. 数字逻辑电路具有哪些主要特点?数字逻辑电路具有如下主要特点:●电路的基本工作信号是二值信号。
●电路中的半导体器件一般都工作在开、关状态.●电路结构简单、功耗低、便于集成制造和系列化生产。
产品价格低廉、使用方便、通用性好。
●由数字逻辑电路构成的数字系统工作速度快、精度高、功能强、可靠性好。
3。
数字逻辑电路按功能可分为哪两种类型?主要区别是什么?根据数字逻辑电路有无记忆功能,可分为组合逻辑电路和时序逻辑电路两类。
组合逻辑电路:电路在任意时刻产生的稳定输出值仅取决于该时刻电路输入值的组合,而与电路过去的输入值无关。
组合逻辑电路又可根据输出端个数的多少进一步分为单输出和多输出组合逻辑电路。
时序逻辑电路:电路在任意时刻产生的稳定输出值不仅与该时刻电路的输入值有关,而且与电路过去的输入值有关。
时序逻辑电路又可根据电路中有无统一的定时信号进一步分为同步时序逻辑电路和异步时序逻辑电路。
4. 最简电路是否一定最佳?为什么?一个最简的方案并不等于一个最佳的方案。
最佳方案应满足全面的性能指标和实际应用调整。
5。
把下列不同进制数写成按权展开形式。
(1) (4517.239)10(3) (325.744)8(2)(10110.0101)2(4) (785.4AF)16解答(1)(4517。
239)10 = 4×103+5×102+1×101+7×100+2×10—1+3×10—2+9×10—3(2)(10110.0101)2= 1×24+1×22+1×21+1×2-2+1×2-4(3)(325.744)8 = 3×82+2×81+5×80+7×8-1+4×8-2+4×8—3(4) (785。
数字逻辑试题及答案
数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是:A. ∨B. ∧C. ⊕D. ⊗答案:B2. 下列哪个不是布尔代数的基本运算?A. 与B. 或C. 非D. 模答案:D3. 一个逻辑门的输出为高电平,当且仅当:A. 所有输入都是高电平B. 至少有一个输入是高电平C. 所有输入都是低电平D. 至少有一个输入是低电平答案:A4. 一个异或门的输出为高电平时,输入的状态是:A. 两个输入相同B. 两个输入不同C. 只有一个输入为高电平D. 只有一个输入为低电平答案:B5. 一个D触发器的输出在时钟信号的上升沿时:A. 保持不变B. 翻转C. 变为高电平D. 变为低电平答案:A6. 逻辑函数Y = A + B'C 的最小项表达式是:A. m(0,1,2,3,4,7)B. m(1,2,3,5,6,7)C. m(0,1,2,3,5,6)D. m(0,1,2,3,4,5,6,7)答案:A7. 一个4位二进制计数器在计数过程中,从0000到1111的计数顺序是:A. 0000, 0001, 0010, ..., 1111B. 1111, 1101, 1100, ..., 0000C. 1111, 1110, 1101, ..., 0000D. 0000, 1111, 1110, ..., 0001答案:A8. 在数字电路中,一个三态门的输出状态可以是:A. 只有高电平B. 只有低电平C. 高电平、低电平或高阻态D. 高电平或低电平答案:C9. 一个寄存器可以存储的二进制数的最大位数是:A. 8位B. 16位C. 32位D. 64位答案:C10. 下列哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:A二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“或”运算的符号是______。
答案:∨2. 一个逻辑门的输出为低电平,当且仅当所有输入都是______电平。
(完整版)数字逻辑课后习题答案
习题五5.1 分析图5.35所示的脉冲异步时序电路。
解:各触发器的激励方程和时钟方程为:;;1K J 11==1K ,Q J 232==1K ,Q Q J 3323==;CP CP 1=132Q CP CP == ∴各触发器的状态方程为:(CP 的下降沿触发);11n 1Q Q =+ (Q 1的下降沿触发);321n 2Q Q Q =+ (Q 1的下降沿触发)321n 3Q Q Q =+该电路是一能自启动的六进制计数器。
5.2 已知某脉冲异步时序电路的状态表如表5.29所示,试用D 触发器和适当的逻辑门实现该状态表描述的逻辑功能。
解:表5.29所示为最小化状态表。
根据状态分配原则,无“列”相邻(行相邻在脉冲异步时序电路中不适用。
),在“输出” 相邻中,应给AD 、AC 分配相邻代码。
取A 为逻辑0,如下卡诺图所示,状态赋值为:A=00,B=11;C=01;D=10。
于是,二进制状态表如下,根据D 触发器的激励表可画出CP 2、D 2、CP 1、D 1、Z 的卡诺图,得到激励函数和输出函数,以及画出所设计的脉冲异步时序电路。
得激励方程和输出方程:;22x CP =;32212x x Q x D ++=;3221x x Q CP +=;31211x Q x Q D +=。
)Q Q (x Q x Q x Z 2132313+=+=5.3 设计一个脉冲异步时序电路,该电路有三个输入端x 1、x 2和x 3,一个输出端Z 。
仅当输入序列x 1-x 2-x 3出现时,输出Z 产输出脉冲,并且与输入序列的最后一个脉冲重叠。
试作出该电路的原始状态图和状态表。
解:5.4 分析图5.36所示的电平异步时序电路。
解:(一)写出激励函数和输出函数表达式:;1112122y x y y x x Y ++=;1221121y x y x x x Y ++=12y x Z = (二)作状态流程表。
(三) 作时间图。
设输入状态的变化序列为00→01→11→10→00→10→11→01,初始总态为(12x x 12x x ,12y y )=(00,00)。
数字逻辑课后习题答案(科学出版社_第五版)
第一章开关理论基础1.将下列十进制数化为二进制数和八进制数十进制二进制八进制49 110001 6153 110101 65127 1111111 177635 1001111011 11737.493 111.1111 7.7479.43 10011001.0110111 231.3342.将下列二进制数转换成十进制数和八进制数二进制十进制八进制1010 10 12111101 61 751011100 92 1340.10011 0.59375 0.46101111 47 5701101 13 153.将下列十进制数转换成8421BCD码1997=0001 1001 1001 011165.312=0110 0101.0011 0001 00103.1416=0011.0001 0100 0001 01100.9475=0.1001 0100 0111 01014.列出真值表,写出X的真值表达式A B C X0 0 0 00 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1 X=A BC+A B C+AB C+ABC5.求下列函数的值当A,B,C为0,1,0时:A B+BC=1(A+B+C)(A+B+C)=1(A B+A C)B=1当A,B,C为1,1,0时:A B+BC=0(A+B+C)(A+B+C)=1(A B+A C)B=1当A,B,C为1,0,1时:A B+BC=0(A+B+C)(A+B+C)=1(A B+A C)B=06.用真值表证明下列恒等式(1) (A⊕B)⊕C=A⊕(B⊕C)A B C (A⊕B)⊕C A⊕(B⊕C)0 0 0 0 00 0 1 1 10 1 0 1 10 1 1 0 01 0 0 1 11 0 1 0 01 1 0 0 01 1 1 1 1所以由真值表得证。
(2)A⊕B⊕C=A⊕B⊕CA B C A⊕B⊕C A⊕B⊕C0 0 0 1 10 0 1 0 00 1 0 0 00 1 1 1 11 0 0 0 01 0 1 1 11 1 0 1 11 1 1 0 07.证明下列等式(1)A+A B=A+B证明:左边= A+A B=A(B+B)+A B=AB+A B+A B=AB+A B+AB+A B=A+B=右边(2)ABC+A B C+AB C=AB+AC证明:左边= ABC+A B C+AB C= ABC+A B C+AB C+ABC=AC(B+B)+AB(C+C)=AB+AC=右边(3)EDCCDACBAA)(++++=A+CD+E证明:左边=EDCCDACBAA)(++++=A+CD+A B C+CD E=A+CD+CD E=A+CD+E=右边(4)C B A C B A B A ++=CB C A B A ++证明:左边=CB AC B A B A ++=CB AC AB C B A B A +++)(=C B C A B A ++=右边8.用布尔代数化简下列各逻辑函数表达式(1) F=A+ABC+A C B +CB+C B = A+BC+C B(2) F =(A+B+C )(A+B+C) = (A+B)+C C = A+B(3) F =ABC D +ABD+BC D +ABCD+B C = AB+BC+BD(4) F=C AB C B BC A AC +++= BC(5) F=)()()()(B A B A B A B A ++++=BA 9.将下列函数展开为最小项表达式(1) F(A,B,C) = Σ(1,4,5,6,7)(2) F(A,B,C,D) = Σ(4,5,6,7,9,12,14)10.用卡诺图化简下列各式(1)CAB C B BC A AC F +++=0ABC00 01 11 1011111化简得F=C(2)CB A D A B A DC AB CD B A F++++=111111ABCD 00 01 11 1000011110化简得F=DA B A +(3) F(A,B,C,D)=∑m (0,1,2,5,6,7,8,9,13,14)1111111111AB CD 00 01 11 1000011110化简得F=DBC D C A BC A C B D C ++++(4) F(A,B,C,D)=∑m (0,13,14,15)+∑ϕ(1,2,3,9,10,11)Φ1ΦΦ1ΦΦ1Φ1AB CD 00 01 11 1000011110化简得F=ACAD B A ++11.利用与非门实现下列函数,并画出逻辑图。
数字逻辑第一章作业参考答案
第一章数字逻辑基础作业及参考答案P43()1-11已知逻辑函数F AB BC CA ,试用真值表、卡诺图和逻辑图表示该函数。
解:(1)真值表表示如下:1-12用与非门和或非门实现下列函数,并画出逻辑图。
解: (1) F(A,B,C)= AB + BC = AB ?B C(2) F(A,B,C,D) = (A+B)?(C + D)二 A+B + C + D输入输出 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 11100 01 11 10 由卡诺图可得(3)逻辑图表示如下:F 二 A + B C + B C =A?B C ?B CACA BC BCABC AC ? ABC ? BC ABC(A 1C)?(A BC)?(BC) AB C(AB AC AC B C C)?(B C) ABCABC ABC AC ABC AC BC BC C ABC ABCABCACABCACBCBC CABCCAD AD AB AC BD ACE BE DE题 1-12(1) 题 1-12(2)1-14利用公式法化简下列函数为最简与或式。
解(3) F解:(2) FA AC BD BE DE(2)卡诺图表示如下:0 10 111111=A + C + BD + BE解(5) F (A B C D)(A B C D)(A BCD)F' ABCD ABCD ABCD BCD ABCD BCD ABD••• F =(B + C + D)(A+B + D)二 AC + B+ DP441-15利用卡诺图化简下列函数为最简与或式。
解:(3) F = (A +B + C + D)(A+B+C + D)(A +B + C + D)(A + B + C +D) 方法 i : F = (A+B+C + D)(A + B + C + D)(A + B+C + D)(AB AC AD AB B BC BDACCDAD CD D)(ABCD)(AC B AC D)(A B C D)AC ABCACD ABBC BDABC ACACD AD BDCD=AC + AB + BC + B D + AC + AD + BD + CD解(5) F(A, B,C, D) = Rm o ,m 2,m 5,m 6,m 8,m 10m 12,m 14,m 15)-CDAB 、00 01111000 01F(A,B,C,D) CD AD BD ABCABCD001、01 I 1「1「0 111 JF 110I 11 JaV .F = AC + AC + BD+BD +AD1 0 0 1 01 0 1 10 1 1 10 0 1F 的卡诺图00 01 1110F 的卡诺图11 101-16(1)F(A,B,C,D) (m2,m4,m6,m9,m13,m14)解:画出函数F的卡诺图如下:(d0, d1, d3 , d11 , d15)00 XXX1 01 1 0 01 11 0 1 X 1 10 01X经化简可得F (代B,C,D) AD AD ABC1- 16(3) F(A,B,C,D)(m 0,m 13,m 14,m 15)(aa ,d 3,d 9,d 10,dn)解:画出函数F 的卡诺图如下:■ CD AB 、 00 01111000 01 11 101-18 (1) Y AB AC BC Z AB 解:画出函数 Y 、Z 的卡诺图如下:1-18 (2) Y (A B C)(AB CD) 解:Y (AB C)(AB CD) AB1 XXX0 0 0 0 0 111XXX经化简可得F(A,B,C,D) ABAD AC 0 0 1 0 0 0 1 0 1 1 1 1 00 10100 01 11 10的卡诺图11 10 ACBC由卡诺图可知:Y Z1 1 0 1 1 0 0 0AB^CD 00Z AB CDACD BCD ABC CD 0 1Z 的卡诺图00 丫2的卡诺图1-19已知 0 0 1 00 0 1 01 1 1 1 0 0 1 0 0111 10 Z 的卡诺图 A B 、C 、D 是一个十进制数 X 的8421BCD 码,当X 为奇数时,输出 Y 为1,否则Y 为0。
数字逻辑(第二版)毛法尧课后题答案(1-6章)
习题一1.1 把下列不同进制数写成按权展开式:⑴(4517.239)10= 4×103+5×102+1×101+7×100+2×10-1+3×10-2+9×10-3⑵(10110.0101)2=1×24+0×23+1×22+1×21+0×20+0×2-1+1×2-2+0×2-3+1×2-4⑶(325.744)8=3×82+2×81+5×80+7×8-1+4×8-2+4×8-3⑷(785.4AF)16=7×162+8×161+5×160+4×16-1+A×16-2+F×16-31.2 完成下列二进制表达式的运算:1.3 将下列二进制数转换成十进制数、八进制数和十六进制数:⑴(1110101)2=(165)8=(75)16=7×16+5=(117)10⑵(0.110101)2=(0.65)8=(0.D4)16=13×16-1+4×16-2=(0.828125)10⑶(10111.01)2=(27.2)8=(17.4)16=1×16+7+4×16-1=(23.25)101.4 将下列十进制数转换成二进制数、八进制数和十六进制数,精确到小数点后5位:⑴(29)10=(1D)16=(11101)2=(35)8⑵(0.207)10=(0.34FDF)16=(0.001101)2=(0.15176)8⑶(33.333)10=(21.553F7)16=(100001.010101)2=(41.25237)81.5 如何判断一个二进制正整数B=b6b5b4b3b2b1b0能否被(4)10整除?解: 一个二进制正整数被(2)10除时,小数点向左移动一位, 被(4)10除时,小数点向左移动两位,能被整除时,应无余数,故当b1=0和b0=0时, 二进制正整数B=b6b5b4b3b2b1b0能否被(4)10整除.1.6 写出下列各数的原码、反码和补码:⑴0.1011[0.1011]原=0.1011; [0.1011]反=0.1011; [0.1011]补=0.1011⑵0.0000[0.000]原=0.0000; [0.0000]反=0.0000; [0.0000]补=0.0000⑶-10110[-10110]原=110110; [-10110]反=101001; [-10110]补=1010101.7 已知[N]补=1.0110,求[N]原,[N]反和N.解:由[N]补=1.0110得: [N]反=[N]补-1=1.0101, [N]原=1.1010,N=-0.10101.8 用原码、反码和补码完成如下运算:⑴0000101-0011010[0000101-0011010]原=10010101;∴0000101-0011010=-0010101。
(完整word版)《数字逻辑》(第二版)习题答案-第六章
习 题 六1 分析图1所示脉冲异步时序逻辑电路。
(1) 作出状态表和状态图; (2) 说明电路功能。
图1解答(1)该电路是一个Mealy 型脉冲异步时序逻辑电路。
其输出函数和激励函数表达式为211221212Q D x C Q D x Q CQ x Q Z =====(2)电路的状态表如表1所示,状态图如图2所示。
现 态 Q 2 Q 1次态/输出ZX=10 0 0 1 1 0 1 1 01/0 11/0 10/0 00/1图2(3) 由状态图可知,该电路是一个三进制计数器。
电路中有一个多余状态10,且存在“挂起”现象。
2 分析图3所示脉冲异步时序逻辑电路。
(1) 作出状态表和时间图; (2) 说明电路逻辑功能。
图3解答○1 该电路是一个Moore 型脉冲异步时序逻辑电路,其输出即电路状 态。
激励函数表达式为 1321123132233Q C C CP;C 1;K K K 1J ; Q J ; Q Q J =========○2 电路状态表如表2所示,时间图如图4所示。
表2图4○3 由状态表和时间图可知,该电路是一个模6计数器。
3 分析图5所示脉冲异步时序逻辑电路。
(1) 作出状态表和状态图; (2) 说明电路逻辑功能。
图5时 钟CP 现 态 Q 3 Q 2 Q 1 次 态 Q 3(n+1)Q 2(n+1)Q 1(n+1)11111111000 001 010 011 100 101 110 111 001 010 011 100 101 000 111 000解答○1 该电路是一个Moore 型脉冲异步时序逻辑电路,其输出函数和激励函数表达式为322111132212122212x y x R ; x S y x y x x R ; y y x S y y Z +==++===○2该电路的状态表如表3所示,状态图如图6所示。
表3现态 y 2y 1次态y 2(n+1)y 1(n+1)输出 Zx 1 x 2 x 3 0001 11 1001 01 01 0100 11 00 0000 00 10 000 0 0 1图6○3 该电路是一个“x 1—x 2—x 3”序列检测器。
数字逻辑习题(含部分答案)
一、用代数化简法求逻辑函数的最简与—或表达式。
(14分)( 1 )F=AC+BD+AD+AD+AB+BE+DEF=AC+BD+A(D+D)+AB+BE+DEF=AC+A+BD+AB+BE+DEF=A+C+AB+BD+BE+DE(C+C)F=A+C+BD+BE( 2 ) F=A B C+ABCD+ACDF=A C(B+BD)+ACDF=A B C+A CD+ACDF=A B C+CD(A+A)F=A B C+CD二、用卡诺图化简法求出逻辑函数的最简与—或表达式。
(14分)( 1 )F(A,B,C,D)=AC+BC+A B+A CD解:卡诺图如图所示由卡诺图得F(A,B,C,D)=A B+BC+AC( 2 )F(A,B,C,D)=BCD+ABC+ABC D+A CD+AB CD+ABCD解:卡诺图如图所示由卡诺图得F=CD+BD三、组合逻辑电路的设计。
(12分)设计一个四变量“多数表决”组合逻辑电路,求出逻辑函数的最简与—或表达式并并画出逻辑电路图。
解:分别设四变量为A,B,C,D,其真值表如下得F=ABCD+ABCD+ABCD+ABCD+ABCD化简得F=ABC+ABD+ACD+BCD逻辑电路图如下图所示四、组合逻辑电路的分析。
(12分)分析下图所示组合逻辑电路的功能。
要求:写出每个或非门的输出函数,根据F表达式列出真值表,最后分析电路的功能。
解:P1=A+B=A∙B P2=A+P1=A+(A∙B)=A∙(A+B)=A BP3=B+P1=B+(A∙B)=B∙(A+B)=ABP4=C+P2+P3=C+(P2+P3)=C+(A⊕B)=(A⊕B)∙CP5=P2+P3+P4=(A⊕B)+(A⊕B)∙C=(A⊕B)+C=(A⊕B)∙CP6=C+P4=(A⊕B)+C=(A⊕B)∙C综上得F=P5+P6=(A⊕B)∙C∙(A⊕B)∙C=(A⊕B)∙C+(A⊕B)∙C=(A⊕B)⊙C 真值表如下图所示由真值表知仅当A,B,C中0的个数为一个或三个时,F的值才为1,故该电路的功能为检测A,B,C中0的个数为奇书还是偶数。
《数字逻辑》作业参考答案
《数字逻辑》作业参考答案一、单项选择题1.C 2.B 3.D 4.C 5.A 6.D 7.A 8.A二、请根据真值表写出其最小项表达式1.2.三、用与非门实现1.四、用或非门实现1.五、逻辑电路如图所示,请分析出该电路的最简与或表达式,并画出其真值表。
1真值表略 LCABC AB Y ++=2.六、用与非门设计一个举重裁判表决电路。
设举重比赛有3个裁判,一个主裁判和两个副裁判。
杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。
只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。
七、设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,使之在上楼前,用楼下开关打开电灯,上楼后,用楼上开关关灭电灯;或者在下楼前,用楼上开关打开电灯,下楼后,用楼下开关关灭电灯。
八、①试分析下图中用何种触发器,并写出该触发器的特性方程。
②分析该时序逻辑电路的功能。
1.有效循环的6个状态分别是0~5这6个十进制数字的格雷码,并且在时钟脉冲CP 的作用下,这6个状态是按递增规律变化的,即:000→001→011→111→110→100→000→…所以这是一个用格雷码表示的六进制同步加法计数器。
当对第6个脉冲计数时,计数器又重新从000开始计数,并产生输出Y =1。
2.当输入X =0时,在时钟脉冲CP 的作用下,电路的4个状态按递增规律循环变化,即:00→01→10→11→00→…当X =1时,在时钟脉冲CP 的作用下,电路的4个状态按递减规律循环变化,即:00→11→10→01→00→…可见,该电路既具有递增计数功能,又具有递减计数功能,是一个2位二进制同步可逆计数器。
3. 在时钟脉冲CP 的作用下,电路的8个状态按递减规律循环变化,即:000→111→110→101→100→011→010→001→000→…电路具有递减计数功能,是一个3位二进制异步减法计数器4.有效循环的6个状态分别是0~5这6个十进制数字的格雷码,并且在时钟脉冲CP的作用下,这6个状态是按递增规律变化的,即:000→001→011→111→110→100→000→…所以这是一个用格雷码表示的六进制同步加法计数器。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字逻辑课程作业_A交卷时间:2016-05-04 16:55:11一、单选题1.(4分)如图x1-275A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第一章收起解析答案D解析第一章补码2.(4分)以下电路中常用于总线应用的有()A. TSL门门 C. 漏极开路门与非门纠错得分:0知识点:第三章收起解析答案A解析第三章其他类型的TTL与非门电路3.(4分)如果异步二进制计数器的触发器为10个,则计数状态有()种A. A:20B. B:200C. C:1000D. D:1024纠错得分:0知识点:第九章收起解析答案D解析第九章计数器4.(4分)用n个触发器构成的计数器,可得到的最大计数模是()A. (A) nB. (B) 2nC. (C) 2nD. (D)2n-1纠错得分:4知识点:第六章收起解析答案C解析第六章触发器电路结构和工作原理5.(4分)如图x1-109A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第四章收起解析答案C解析第四章组合逻辑电路的分析6.(4分)如图x1-229A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第五章收起解析答案D解析第五章译码器7.(4分)如图x1-218A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第十一章收起解析答案C解析第十一章数字系统概述8.(4分)化简如图h-d-1-22A. AB. BC. CD. D纠错得分:0知识点:第三章收起解析答案A解析第三章逻辑代数基础/逻辑函数的化简9.(4分)如图x1-371A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第十一章收起解析答案C解析第十一章数字系统概述10.(4分)如图x1-165A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第二章收起解析答案D解析第二章逻辑函数表达式的形式和转换方法11.(4分)如图x1-342A. (A)B. (B)C. (C)D. (D)纠错得分:4知识点:第五章收起解析答案C解析第五章数据选择器12.(4分)数字系统工作的特点是具有___ 。
A. A.周期性B. B.一次性C. C.非周期性D. D.随机性纠错得分:0知识点:第十一章收起解析答案A解析第十一章数字系统设计概述13.(4分)如图x1-154A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第五章收起解析答案B解析第五章译码器14.(4分)如图x1-239A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第四章收起解析答案B解析第四章组合逻辑电路分析15.(4分)如图x1-256A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第十一章收起解析答案A解析第十一章数字系统概述二、单选题1.(4分)TTL与非门带同类门的个数为N,其低电平输入电流为,高电平输入电流为1 0mA,最大灌电流为15mA,最大拉电流为400 mA,选择正确答案为( )A. A、N=5B. B、N=10C. C、 N=20D. D、N=40纠错得分:0知识点:第三章收起解析答案B解析第三章TTL与非门电路2.(4分)当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于()A. 组合逻辑电路B. B.时序逻辑电路C. C.存储器D. D.数模转换器纠错得分:0知识点:第十章收起解析答案A解析第十章可编程逻辑阵列3.(4分)为将D触发器转换为T触发器,图d1-8所示电路的虚框内应是_____。
A. A.或非门B. B.与非门C. C.异或门D. D.同或门纠错得分:4知识点:第六章收起解析答案D解析第六章各种触发器的比较4.(4分)如图x1-129A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第二章收起解析答案B解析第二章逻辑函数的化简法5.(4分)如图x1-327A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第一章收起解析答案C解析第一章补码6.(4分)ispLSI器件中,缩写字母CLB是指___。
A. A.全局布线区B. B.通用逻辑块C. C.输出布线区D. D.I/O单元纠错得分:0知识点:第十章收起解析答案B解析第十章可编程逻辑阵列7.(4分)把一个五进制计数器与一个四进制计数器串联可得到()进制计数器A. 4B.C.D.纠错得分:0知识点:第九章收起解析答案D解析第九章计数器8.(4分)只读存储器ROM的功能是()A. A、只能读出存储器的内容,且掉电后仍保持B. B、只能将信息写入存储器C. C、可以随机读出或存入信息D. D、只能读出存储器的内容,且掉电后信息全丢失纠错得分:4知识点:第十章收起解析答案A解析第十章只读存储器9.(4分)如图d1-45A. aB. bC. cD. d纠错得分:0知识点:第四章收起解析答案D解析第四章组合逻辑电路的分析10.(4分)如图x1-16A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第一章收起解析答案D解析第一章数制转换考试成绩数字逻辑课程作业_A交卷时间:2016-05-04 17:00:08一、单选题1.(4分)如图h-d-1-6A. AB. BC. CD. D纠错得分:4知识点:第三章收起解析答案D解析第三章逻辑代数基础/常用的公式和定理2.(4分)请判断以下哪个电路不是时序逻辑电路()A. A、计数器B. B、寄存器C. C、译码器D. D、触发器纠错得分:0知识点:第七章收起解析答案C解析第七章同步时序逻辑电路的结构模型3.(4分)以下电路中常用于总线应用的有()A. TSL门门 C. 漏极开路门与非门纠错得分:4知识点:第三章收起解析答案A解析第三章其他类型的TTL与非门电路4.(4分)如图x1-105A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第十章收起解析答案D解析第十章可编程逻辑阵列5.(4分)ROM不能用于()A. 函数运算表B. B. 存入程序C. 存入采集的动态数据D. D. 字符发生器纠错得分:0知识点:第十章收起解析答案C解析第十章只读存储器6.(4分)时序电路中必须包含____A. 触发器B. 组合逻辑电路C. 移位寄存器D. 译码器纠错得分:0知识点:第六章收起解析答案A解析第六章时序逻辑电路7.(4分)如图x1-119A. (A)B. (B)C. (C)D. (D)纠错得分:4知识点:第十章收起解析答案C解析第十章地址译码方法8.(4分)只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容()A. 全部改变B. 全部为0C. C.不可预料D. D.保持不变纠错得分:0知识点:第十章收起解析答案D解析第十章只读存储器9.A. 202B. 192C. 106D. 92纠错得分:0知识点:第一章收起解析答案A解析第一章数字逻辑基础/不同数制间的转换10.(4分)一个16选一的数据选择器,其地址输入(选择控制输入)端有()个A. 1B.C.D.纠错得分:0知识点:第五章收起解析答案C解析第五章数据选择器11.(4分)表示任意两位无符号十进制数至少需要()二进制数A. A.6B. B.7C. C.8D. D.9纠错得分:0知识点:第一章收起解析答案B解析第一章二进制到十进制的转换12.(4分)如图x1-378A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第十一章收起解析答案A解析第十一章PLA与GAL13.(4分)如图x1-165A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第二章收起解析答案D解析第二章逻辑函数表达式的形式和转换方法14.(4分)如图x1-236A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第五章收起解析答案D解析第五章译码器15.(4分)在ispLSI器件中,GRP是指_____。
A. A.全局布线区B. B.通用逻辑块C. C.输出布线区D. D.输入输出单元纠错得分:0知识点:第十章收起解析答案A解析第十章可编程逻辑阵列二、单选题1.(4分)只读存储器ROM的功能是()A. A、只能读出存储器的内容,且掉电后仍保持B. B、只能将信息写入存储器C. C、可以随机读出或存入信息D. D、只能读出存储器的内容,且掉电后信息全丢失纠错得分:0知识点:第十章收起解析答案A解析第十章只读存储器2.(4分)如图x1-301A. (A)B. (B)C. (C)D. (D)纠错得分:4知识点:第三章收起解析答案C解析第三章MOS集成逻辑门电路3.(4分)如图x1-357A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第五章收起解析答案B解析第五章编码器4.(4分)为把50Hz的正弦波变成周期性矩形波,应当选用( )A. A、施密特触发器B. B、单稳态电路C. C、多谐振荡器D. D、译码器纠错得分:0知识点:第六章收起解析答案A解析第六章集成触发器5.(4分)如图x1-185A. (A)B. (B)C. (C)D. (D)纠错得分:4知识点:第五章收起解析答案A解析第五章译码器6.(4分)如图x1-80A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第四章收起解析答案B解析第四章组合逻辑电路的分析7.(4分)下列描述不正确的是()A. a.EEPROM具有数据长期保存的功能且比EPROM使用方便B. b.集成二—十进制计数器和集成二进制计数器均可方便扩展C. c.将移位寄存器首尾相连可构成环形计数器D. d.上面描述至少有一个不正确纠错得分:0知识点:第九章收起解析答案B解析第九章计数器8.(4分)如图x1-225A. (A)B. (B)C. (C)D. (D)纠错得分:4知识点:第二章收起解析答案A解析第二章真值表化简法9.(4分)如图h-d-1-1A. AB. BC. CD. D纠错得分:0知识点:第五章收起解析答案B解析第五章触发器10.(4分)如图x1-303A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第二章收起解析答案B解析第二章逻辑代数的基本定理数字逻辑课程作业_A交卷时间:2016-05-04 17:16:40一、单选题1.(4分)四位并行输入寄存器输入一个新的四位数据时需要()个CP时钟脉冲信号A. A:0B. B:1C. C:2D. D:4纠错得分:4知识点:第九章收起解析答案B解析第九章集成移位寄存器2.(4分)如图x1-80A. (A)B. (B)C. (C)D. (D)纠错得分:4知识点:第四章收起解析答案B解析第四章组合逻辑电路的分析3.(4分)时序电路中必须包含____A. 触发器B. 组合逻辑电路C. 移位寄存器D. 译码器纠错得分:4知识点:第六章收起解析答案A解析第六章时序逻辑电路4.(4分)为产生周期性矩形波,应当选用( )A. A、施密特触发器B. B、单稳态电路C. C、多谐振荡器D. D、译码器纠错得分:0知识点:第六章收起解析答案C解析第六章集成触发器5.(4分)BCD码(01010010)转换为十进制数为( )A. A:38B. B:82C. C:52D. D:28纠错得分:4知识点:第一章收起解析答案C解析第一章码制6.(4分)如图x1-56A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第十一章收起解析答案A解析第十一章数字系统概述7.(4分)如图x1-92A. (A)B. (B)C. (C)D. (D)纠错得分:0知识点:第二章收起解析答案C解析第二章逻辑函数的化简法8.(4分)下述器件中___是现场片。