RS触发器的设计.docx
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
课程设计报告
课程名称数字逻辑课程设计
课题RS触发器的设计
专业计算机科学与技术
班级0902
学号0225
姓名田鹏
指导教师刘洞波邓作杰陈多2011年01 月09 日
课程设计任务书
课程名称数字逻辑课程设计课题RS触发器的设计
专业班级计算机科学与技术
学生姓名田鹏
学号0225
指导老师刘洞波邓作杰陈多审批刘洞波
任务书下达日期:2011年 01月 09日任务完成日期:2011年 01月 21日
一、设计内容与设计要求
1.设计内容:
本课程是一门专业实践课程,学生必修的课程。其目的和作用是使学生能将已学过的数字电子系统设计、VHDL 程序设计等知识综合运用于电子系统的设计中,掌握运用VHDL 或者Verilog HDL 设计电子系统的流程和方法,
采用Quartus II等工具独立应该完成 1 个设计题目的设计、仿真与测试。加强和培养学生对电子系统的设计能
力 ,培养学生理论联系实际的设计思想,训练学生综合运用数字逻辑课程的理论知识的能力,训练学生应用
Quartus II 进行实际数字系统设计与验证工作的能力,同时训练学生进行芯片编程和硬件试验的能力。
题目一 4 线 -16 线译码器电路设计;
题目二16 选 1 选择器电路设计;
题目三 4 位输入数据的一般数值比较器电路设计
题目四10 线 -4 线优先编码器的设计
题目五8 位全加器的设计
题目六RS 触发器的设计;
题目七JK触发器的设计;
题目八 D 触发器的设计;
题目九十进制同步计数器的设计;
题目十T 触发器的设计;
每位同学根据自己学号除以10 所得的余数加一,选择相应题号的课题。
参考书目
1EDA 技术与 VHDL 程序开发基础
雷伏容 , 李俊 ,尹霞
清华大学出版
978-7-302-22416-7 2010TP312VH/36教程社
2VHDL 电路设计技术王道宪贺名臣刘伟国防工业出版
7-2004TN702/62社
3VHDL 实用技术潘松 ,王国栋7-810657-81065-290-72000TP312VH/1
4VHDL 语言 100 例详解北京理工大学ASIC研究
7-9006257-900625-02-X1999TP312VH/3所
5VHDL 编程与仿真王毅平等人民邮电出版
7-2000W38V 社
6VHDL 程序设计教程邢建平曾繁泰清华大学出版
7-302-11652-02005TP312VH/27/3社
7VHDL 电路设计雷伏容清华大学出版
7-302-14226-22006TN702/185社
2.设计要求:
课程设计报告规范
课程设计报告应包含如下几个部分
1)功能描述
说明设计器件的功能,包括真值表(功能表),函数表达式,逻辑电路图
2)详细设计
按照 VHDL 语言开发流程写出整个开发过程,可以根据如下步骤适当导出程序,程序界面截图到课程设计报告对应模块。
3)调试分析以及设计体会
a.仿真或程序下载调试(附界面截图)。
b.设计过程中遇到的问题以及解决问题的方法。
c.课程设计过程经验教训、心得体会。
4)书写格式
见附带说明。
5)附录
a.参考书目
b.源程序清单(带注释)
考核方式
指导老师负责验收程序的运行结果,并结合学生的工作态度、实际动手能力、创新精神和设计报告等进行综合考评,并按优秀、良好、中等、及格和不及格五个等级给出每位同学的课程设计成绩。具体考核标准包含以下几个部分:
平时出勤(占 10%)
系统需求分析、功能设计、数据结构设计及程序总体结构合理与否(占10%)
程序能否完整、准确地运行,个人能否独立、熟练地调试程序(占40%)
设计报告(占 30%)
注意:不得抄袭他人的报告(或给他人抄袭),一旦发现,成绩为零分。
独立完成情况(占10%)。
课程设计验收要求
运行所设计的系统。
回答有关问题。
提交课程设计报告纸质稿。
提交源程序、设计报告文档电子稿。
依内容的创新程度,完善程序情况及对程序讲解情况打分。
二、进度安排
上机时间:
十九周周二8:00-12:00
十九周周三8:00-12:00
二十周周一14:00-18:00
附带说明:
课程设计报告装订顺序:封面、任务书、目录、正文、评分、附件(程序清单)。
正文的格式:一级标题用 3 号黑体 ,二级标题用四号宋体加粗,正文用小四号宋体;行距为22。
正文的内容 :一、课题的主要功能;二、详细设计;三、程序调试;四、总结;五、附件(所有程序的原代码,要求对程序写出必要的注释)。
正文总字数要求在5000 字以上(不含程序原代码)。
目录
功能描述 ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~ 7
详细设计 ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~8
调试分析以及设计体会~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~14
书写格式 ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~19
附录 ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~19
功能描述
1.RS触发器有两个稳定状态 ,Qn 为触发器的原状态 ,Qn+1 为触发器的次态 ,R 为置 0 端 ,S 为置 1端.
2.基本 RS触发器具有置位、复位和保持(记忆)的功能;
3.基本 RS触发器的触发信号是低电平有效,属于电平触发方式;
4.基本 RS 触发器存在约束条件( R+S=1),由于两个与非门的延迟时间无法确定;当
R=S=0时,将导致下一状态的不确定。
5.当输入信号发生变化时,输出即刻就会发生相应的变化,即抗干扰性能较差。
同步 RS 触发器(时钟脉冲控制的RS 触发器)
1)、真值表