基于FPGA的计数器的设计

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2、用多个D触发器级联构成多位的二进制计数器,将板载的50MHz时钟225分频,产生周期约1秒的分频时钟,编程下载,用LED灯观察输出的分频信号。
四、实验过程及结果记录
1、D触发器构成的一位二进制计数器
1)原理图
2)记录实验过程和仿真波形
2、D触发器级联构成的225计数电路
1)完成原理图输入、编译;
实验操作要点及总结(记录实验过程中的重点、难点及遇到的问题、实验结果):
实验成绩
指导老师签字
2)管脚分配、编程等过程,观察输出信号;
3)为225计数分频电路建立元件符号。
方法:先设置要建立原件符号的文件为顶层文件(project——set as top),然后生成符号文件(File——create< update——create symbol file for curre百度文库t file),然后在当前工程下元件库中就有所产生的元器件了
实验报告九
基于FPGA的计数器的设计
一、实验目的
1、学习QuartusII软件的使用;
2、掌握计数器的工作原理和设计方法;
3、掌握用原理图输入设计计数器的全过程。
二、实验设备与器件
Altera公司的CycloneIII系列器件及相应的FPGA开发板,QuartusII软件等。
三、实验内容
1、以D触发器构成的一位二进制计数器(二分频器)为例,熟悉QuartusII软件设计过程;
相关文档
最新文档