赛灵思软件使用
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
二、ModelSim简介: ISE可结合第三方软件进行仿真,常用的工具就 是ModelSim。通过仿真能及时发现设计中的错误, 加快设计进度,提高设计的可靠性。 ModelSim是一个独立的仿真工具,它在工作时 不需要其它软件的支持和协助。在ISE集成开发环境 中给ModelSim仿真软件预留了接口,通过这个接口 可以直接从ISE集成开发环境中启动ModelSim工具 进行仿真。
仿真
仿真
仿真
谢谢观赏!
3、 功能仿真的目的:
a) 设计出能工作的电路:功能仿真不是一个 孤立的过程,其和综合、时序分析等形成一个反馈 工作过程,只有这个过程收敛,各个环节才有意义。 而孤立的功能仿真通常是没有意义的,如果在时序 分析过程中发现时序不满足,需要更改代码,则功 能仿真必须从新进行。
b)代码排错:功能仿真是代码排错的最重要的 手段之一。
源文件的建立
源文件的建立
源文Байду номын сангаас的建立
源文件的建立
输入代码
语法检查
建立激励文件(测试文件)
建立激励文件(测试文件 )
建立激励文件(测试文件)
建立激励文件(测试文件)
建立激励文件(测试文件)
四、 ModelSim使用
在ISE与ModelSim关联好的情况下仿真。
仿真
仿真
仿真
Xilinx和ModelSim使用思路:
1、双击软件图标打开 2、新建工程 3、添加源文件 4、输入功能代码 5、对代码进行语法检查 6、添加激励文件(测试文件) 7、用与ISE关联好的ModelSim进行仿真
三、ISE使用说明
新建工程
工程的基本信息
工程的基本信息
工程的基本信息
已建好的工程
3、仿真:ISE本身自带了一个具有图形化波形编 辑功能的仿真工具HDL Bencher,同时又提供了 使用Model Tech公司的ModelSim进行仿真的接 口。 4、实现:此功能包括了翻译、映射、布局布线 等,还具备时序分析、管脚指定以及增量设计等 高级功能。 5、下载:下载功能包括了BitGen,用于将布局 布线后的设计文件转换为位流文件。
FPGA进行设计的设计师所面对的最严峻挑战,并且
第一次提供了一个统一的逻辑、嵌入式和DSP应用设
计人员需要解决的方案。
下面简要说明各功能及作用: 1、设计输入:ISE提供的设计输入工具包括用于 HDL代码输入和查看报告的ISE文本编辑器,用于 原理图编辑的工具ECS,用于生成IP Core的Core Generator,用于状态机设计的StateCAD以及用于 约束文件编辑的Constraint Editor等。 2、综合:ISE的综合工具不但包含了Xilinx自身提 供的综合工具XST,同时还可以实现无缝链接。
Xilinx和ModelSim的使用
一、 Xilinx简介
二、 ModelSim简介
三、 Xilinx软件ISE使用说明 四、 ModelSim仿真使用说明
一、Xilinx简介: Xilinx(赛灵思)是全球领先的可编程逻辑完整解决 方案的供应商,研发、制造并销售应用范围广泛的高 级集成电路、软件设计工具以及定义系统功能的IP核, 长期以来一直推动着FPGA的发展。 Xilinx公司新推出的ISE,使得赛灵思解决了高级
ModelSim仿真软件介绍
1、 仿真的目的: 在软件环境下,验证电路的行为和设想中的是否 一致。 2、 仿真的分类: a) 功能仿真:在RTL层进行的仿真,其特点是 不考虑构成电路的逻辑和门的时间延迟,着重考虑电 路在理想环境下的行为和设计构想的一致性。 b) 时序仿真:又称为后仿真,是在电路已经映 射到特定的工艺环境后,将电路的路径延迟和门延迟 考虑进对电路行为的影响后,来比较电路的行为是否 还能够在一定条件下满足设计构想。