时序逻辑电路的课程设计题目

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

时序逻辑电路的课程设计题目

1. 出租车计价器

✹设计内容:1)进行需求分析,确定总体框架;

✹2)画出逻辑图;

✹3)对设计的电路进行仿真;

✹设计要求:1)根据出租车上的速度传感器传来的脉冲个数和设置的里程单价来计算对应的总价格,并将总价格通过LED实时显示;

✹2)起步价可以设置;

✹3)里程单价可以设置;

✹4)可以对总价格进行复位,从而为下次计费做好准备;

✹设计提示:本设计应主要实现两个功能,显示行驶里程与总价。行驶里程的计算可由计数器实现,每一个脉冲假设为1Km。实验系统有标准时钟信号,因此通过分频可以获得脉冲信号。

✹总价格可由可控制条件的累加器实现,然后予以输出。累加器可由一个加法器和一个可复位的寄存器组成,最后设计译码器,将2位的十六进制转化为BCD码。

2. 自动洗衣机控制器

✹设计内容:1)进行需求分析,确定总体框架;

✹2)画出逻辑电路图;

✹3)对设计电路进行仿真;

✹设计要求:假设自动洗衣机的定时操作顺序是,洗衣10min,排水2min,脱水3min,然后停止。设计出这个自动洗衣机的控制器。

✹设计提示:本设计有4个状态,分别为初始状、洗衣系统、排水系统、和脱水状态。

当有复位信号时,系统进入循环控制状态,依次执行操作,可从信号灯观察到所处状态。

3. 数字密码锁

✹设计内容:1)进行需求分析,确定总体框架;

✹2)画出逻辑电路图;

✹3)对设计的电路进行仿真;

✹设计要求:1)设14位数字码分别为高7位数码和低7位数码,用数字逻辑开光预置,输出信号为OUT。OUT为1时,表示锁开启;

✹2)14位数字码分时操作,先预置高7位数码,然后置入低7位数码;

✹3)要求电路工作可靠,保密性强,开锁出错立即报警。

✹设计提示:1)本设计包括密码设置、密码验证和密码修改3个部分;

✹2)密码预置时,采用实验系统中的7个逻辑开关分时进行高7位和低7位密码输入,可通过一个电平开关来控制分时操作;

✹3)密码验证可通过时钟信号控制输入密码与预置密码的比较。相同则绿灯亮,不同红灯亮并且报警;

✹4)密码修改类似密码预置,通过脉冲信号确认修改值。

4. 交通控制灯

✹设计内容:1)进行需求分析,确定总体框架;

✹2)画出逻辑电路图;

✹3)对设计电路进行仿真;

✹设计要求:以4个红色指示灯、4个绿色指示灯和4个黄色指示灯模拟路口的东、南、西、北4个方向的红、绿、黄交通灯。控制这些指示灯,使它们按下列规律亮和灭。

✹1)初始状态为4个方向的红灯全亮,时间1S;

✹2)东、西方向绿灯亮,南、北方向红灯亮。东、西方向通车,时间5S;

✹3)东、西方向黄灯闪烁,南、北方向红灯亮,时间2S;

✹4)东、西方向红灯亮,南、北方向绿灯亮,南、北方向通车,时间5S;

✹5)东、西方向红灯亮,南、北方向红闪烁,时间2S;

✹6)返回2),继续运行;

✹设计提示:1)一个典型的时序状态机,一共有6个大的状态;

✹2)黄灯闪烁可通过连续亮0.2S和灭0.2S实现;

✹3)利用实验系统中1KHZ作为设计中的初始时钟,通过分频得到0.2S、1S和5S等时钟信号;

5. 数字钟

✹设计内容:1)进行需求分析,确定总体框架。

✹2)画出逻辑电路图;

✹3)对设计电路进行仿真;

✹设计要求:1)6个数码管显示时、分、秒;

✹2)能使电子钟复位;

✹3)能启动和停止电子钟运行;

✹4)在电子钟停止运行状态下,能够修改时、分、秒的值;

✹5)具有报时功能,整点时喇叭鸣叫;

6. 1011序列发生器和检测器的设计实现

✹设计内容:1)进行需求分析,确定总体框架;

✹2)画出逻辑电路图;

✹3)对设计电路进行仿真;

✹设计要求:1)设计一个1011序列发生器;

✹2)设计一个1011序列检测器,改序列检测器的输入可以通过人工拨动开关来选择;

具体要求:2-3人一组,组队进行设计,也可以1人独自完成。撰写论文。

✹论文要求:摘要:课题设计的意义、完成的主要工作、重要结论及理论水平和技术水平,突出论文的创造性成果,语言力求精炼。

✹关键字:3-5个(从正文或标题中挑选)

✹引言:说明设计背景,本研究课题国内外已有的文献综述,课题的预期结果和实用价值。

✹正文:是论文的主体。包括:

✹1) 简单阐述设计思路;

✹2)画出总体设计框图和详细说明;

✹3)画出各模块设计的逻辑原理图、真值表、相关时序及说明等;✹4)用VHDL语言、Modlesim等软件对所画电路图进行功能仿真和时序仿真;

✹结论:给出明确的结论:设计结果是否符合要求、设计过程中遇到哪些问题、是否解决、怎样解决等。

相关文档
最新文档