频率间接合成法(锁相环路法)

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

13.3.1 脉冲控制锁相法13.3.2 采用吞脉冲可变分频器的频率合成器13.3.3 间接合成制加减法降频(模拟锁相环路法)13.3.4 间接合成制除法降频(数字锁相环路法)

频电子线路》(第四版)张肃文主编

高等教育出版

在锁相环路的鉴相器中进行相位比较的两个频率应该是相等的。但通常参考晶振频率是固定值,而频率合成器所需输出的频率(即VCO 的频率)则是多个数值的。为了使这二者的频率在鉴相器处相等,以便比较它们的相位,大致可以有以下几种方法:脉冲控制锁相法、模拟锁相环路法与数字锁相环路法。

频电子线路》(第四版)张肃文主编

高等教育出版

图13.3.1 脉冲控制锁相法脉冲控制锁相法是利用参考晶振频率的某次谐波(通过脉冲形成电路来获得)与VCO 频率在鉴相器中相比较。频电子线路》(第四版)张肃文主编

高等教育出版

A N >1P +(高电平)脉冲个数:A )()(1P +脉冲个数:高电平P )(A N -(低电平)脉冲个数:A +PN :(单周期)脉冲个数频电子线路》(第四版)张肃文主编

高等教育出版

频电子线路》(第四版)张肃文主编高等教育出版

频电子线路》(第四版)张肃文主编高等教育出版

线

图13.3.3 单环式减法降频间接合成法示例

应用数字逻辑电路把VCO 频率一次或多次降低至鉴相器频率上,再与参考频率在鉴相电路中进行比较,所产生的误差信号用来控制VCO 的频率,使之锁定在参考频率的稳定度上。频电子线路》(第四版)张肃文主编

高等教育出版

线

图13.3.7 压控振荡频率>10MHz 时的除法降频方案

频电子线路》(第四版)张肃文主编高等教育出版

频电子线路》(第四版)张肃文主编高等教育出版

频电子线路》(第四版)张肃文主编高等教育出版

形式项目LC 振荡器晶体振荡器频率直接合成器锁相环路频率合成器漂移抵消

法合成器频率稳定度不优于10-5

10-6~10-7

有的10-9

同晶体

同晶体

同晶体

波道间隔短波不小于20kHz ,超短波不小于

50kHz 任意,但受晶体数目的限制可很小,短波可达100 Hz,但受复杂性的限制短波可达100 Hz,甚

至1Hz ,超短波25

kHz

可很小,但也受复杂性的限制

杂波电平较小

比较大,与频率范围、波道数、滤波器等有关

-40~-60dB

带内小于-50dB 带外小于-110dB

表13.3.1 各种频率源的性能对比

频电子

线

路》

(第四版)张

肃文主编

高等教

育出版

形式项目LC 振荡器晶体振荡器频率直接

合成器

锁相环路频

率合成器

漂移抵消

法合成器

相位抖动///5o ~15o /

功率消耗小小小数瓦较大

体积小小大集成电路化

可以小型化

较大

技术复杂

程度

简单简单较复杂较复杂复杂

附注波道间隔受

度盘刻度与

频率稳定度

的限制

适用于波道

数少的场合

对滤波器

的要求严

适用于

数字化

适用于有

冲击振动

的条件下表13.3.1 各种频率源的性能对比(续)

频电子线路》(第四版)张肃文主编高等教育出版

相关文档
最新文档