采样保持电路

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

采样保持电路基本知识

1、采样保持电路原理

采样保持电路能够跟踪或者保持输入模拟信号的电平值。在理想状况下,当处于采样状态时,采样保持电路的输出信号跟随输入信号变化而变化;当处于保持状态时,采样保持电路的输出信号保持为接到保持命令的瞬间的输入信号电平值。

一个典型的采样保持电路模型如图1 所示。

图1 采样保持电路基本模型

当电路处于采样状态时开关导通,这时电容充电,如果电容值很小,电容可以在很短的时间内完成充放电,这时,输出端输出信号跟随输入信号的变化而变化;当电路处于保持状态时开关断开,这是由于开关断开,以及集成运放的输入端呈高阻状态,电容放电缓慢,由于电容一端接由集成运放构成的信号跟随电路,所以输出信号基本保持为断开瞬间的信号电平值。

2、采样保持电路的主要技术指标

采样保持电路有采样和保持两种工作状态,这两种工作状态对于电路的性能,整个A/D转换部分性能都有很大的影响。在这两种不同的模式下,电路的特点也有一定的差别,下面根据采样保持电

路两种不同的工作状态来分析其主要技术指标。

2.1采样状态下的主要技术指标

偏移电压,是指在采样模式下,当输入端电压为零时,输出端的输出电压值。为了保证A/D转化芯片能够准确地采样,偏移电压的值应当满足Vof

其中,Vof为偏移电压,Vfs为A/D 芯片的满量程电压,n 为A/D芯片的位数。最大变化频率,是指在采样模式下,输出电压最高的变化频率。这个频率值受到保持电容容值大小的影响,对系统的工作频率有一定的限制作用。

2.2保持状态下的主要技术指标

降压速率,是指在保持模式下,输出端的输出电压值随输入时间变化的速率。降压速率满足:dVc/dt = Ic/Ch

其中,Vc为电容两端的电压值,Ic为流经电容的电流值,Ch为保持电容的容值。馈通衰减量,是指在保持模式下,输入信号的电压值到经过采样保持电路后,在输出端输出时的减少量。为了使A/D芯片能够准确地采样出信号,馈通衰减量小于A/D芯片的最低有效位LSB 的1/2。

2.3状态转换时的主要技术指标

采样时间,是指当电路由保持状态切换为采样状态时,获取输入信号电压值所需的最大时间。孔径延时,是指当电路由采样状态变为保持状态时,电容由充电开始,到电压稳定所经历的时间。孔径延迟是一个十分重要的技术指标,其直接影响着采样的速率和精确度。

3、影响采样保持电路性能的主要因素

一个采样保持电路由输入、输出端口,切换开关以及保持电容等几个部分组成。因此,对其性能的影响也主要体现在以下几个方面:

3.1保持电容的容值。采样保持电路的保持电容值要根据实际应用综合考虑。如果容值较小,那么采样过程中电容的充电时间就较短,就能够较好地跟踪变化频率较高的信号,对前面提到的采样状态下的主要技术指标最大变化频率有很好的提高。但是,较小的容值会使电路在保持状态时放电较快,使得保持状态下的降压速率加大,从而影响系统的采样精度。因此,在实际的设计过程中,要结合系统要求,对保持电容的容值进行仿真优化,达到最佳效果。

3.2输入输出端电阻值。输入输出端电阻值对电路性能的影响和保持电容的容值的影响一样,都是基于对电路充放电时间的长短来考虑的。一般情况下,我们希望输入端电阻值越小越好,这样在采样状态下,电容能够较快速地充电;我们也希望输出端所接电阻值越大越好,这样开关断开电路进入保持状态使系统放电较慢,进而降压速率降低,提高系统采样精度。

3.3采样保持状态切换开关。切换开关的性能也对整个电路有着十分重要的影响。切换开关的导通和关断速度直接影响着采样保持电路的精度。如果开关的切换速度较慢,电路就不能在所需的时间切换到采样或者保持状态,进而无法满足系统对所接收的信号进行取样的要求,使采样到的信号失真。另外,切换开关本身也有孔径延时,

孔径抖动的问题,这些都对电路性能有一定的影响。

结合上述分析,在设计采样保持电路时,一般在输出端接一个由集成运放构成的信号跟随器。由于运放的输入电阻一般较高,这样电容放电时间较短。在电容的输入端,也可以接集成运放,利用其输出电阻较小的特性,加快充电时间。在切换开关的选取上,尽量选择切换时间短,孔径延迟和孔径抖动都比较小的开关,这样才能保证采样保持电容的性能指标,进而提升系统的采样准确度。对于保持电容的选取,要利用仿真设计软件,对多种容值进行分析设计,达到采样和保持时性能的折中。

相关文档
最新文档