数字电路复习指导(有答案)
10套数字电路复习题带完整答案
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电路习题答案详解
受5号译码器输出控制。(1)当 CD=00时, 只1号译码器译码,其他译码器不译码。
当 CD=01时, 只2号译码器译码。(3)当 CD=10时, 只3号译码器译码。当 CD=11
时, 只4号译码器译码F1。0、F20、F30、F40
的逻辑函数表达式为:
第11页,共50页。
3-7 图示电路每一方框均为2线一4线译码器组成。其输出低电平有效。要求:
3-11
G AB
Y A BC
RC
G AB AB Y A BC ABC RC
需用七个与非门。而圈0则:
G A B AB
Y AB C ABC
R C
G AB
Y ABC RC
第25页,共50页。
3-11
试用六个与非门设计一个水箱控制电路。图为水箱示意图。A、B、C是三个电极。 当电极被水浸没时, 会有信号输出。水面在A,B间为正常状态,点亮绿灯G;水面在B、C间或在A以上为异常状态,点亮黄灯Y;水 面在C以下为危险状态.点亮红灯R。
其他电路:
第16页,共50页。
第17页,共50页。
第18页,共50页。
第19页,共50页。
3-10 试用与非门设计一个逻辑选择电路。S1、S0为
选择端,A、B为数据输入端。选择电路的 功能见下表。选择电路可以有反变量输入。
第20页,共50页。
3-10 F S1 AB S0 AB S0 A B S0 AB S1S0 A B F F S1 AB S0 AB S0 A B S0 AB S1S0 A B F S1S0 AB S1S0 ( A B) S1S0 ( A B AB) S1S0 ( A B AB )
择信号;比较结果F从74151 Y 反相输出端得到。
数字电路-实验指导书汇总
数字电路-实验指导书汇总TPE-D型系列数字电路实验箱数字逻辑电路实验指导书实验⼀门电路逻辑功能及测试实验⼆组合逻辑电路(半加器、全加器及逻辑运算)实验三时序电路测试及研究实验四集成计数器及寄存器实验⼀门电路逻辑功能及测试⼀、实验⽬的1、熟悉门电路逻辑功能。
2、熟悉数字电路实验箱及⽰波器使⽤⽅法。
⼆、实验仪器及器件1、双踪⽰波器;2、实验⽤元器件74LS00 ⼆输⼊端四与⾮门 2 ⽚74LS20 四输⼊端双与⾮门 1 ⽚74LS86 ⼆输⼊端四异或门 1 ⽚74LS04 六反相器 1 ⽚三、预习要求1、复习门电路⼯作原理及相应逻辑表达式。
2、熟悉所⽤集成电路的引线位置及各引线⽤途。
3、了解双踪⽰波器使⽤⽅法。
四、实验内容实验前检查实验箱电源是否正常。
然后选择实验⽤的集成电路,按⾃⼰设计的实验接线图接好连线,特别注意Vcc 及地线不能接错(Vcc=+5v,地线实验箱上备有)。
线接好后经实验指导教师检查⽆误可通电实验。
实验中改动接线须先断开电源,接好后在通电实验。
1、测试门电路逻辑功能⑴选⽤双四输⼊与⾮门74LS20 ⼀只,插⼊⾯包板(注意集成电路应摆正放平),按图接线,输⼊端接S1~S4(实验箱左下⾓的逻辑电平开关的输出插⼝),输出端接实验箱上⽅的LED 电平指⽰⼆极管输⼊插⼝D1~D8中的任意⼀个。
⑵将电平开关按表置位,分别测出输出逻辑状态值及电压值填表。
表2、异或门逻辑功能测试⑴选⼆输⼊四异或门电路74LS86,按图接线,输⼊端1、2、4、5 接电平开关输出插⼝,输出端A 、B 、Y 接电平显⽰发光⼆极管。
⑵将电平开关按表的状态转换,将结果填⼊表中。
表3、逻辑电路的逻辑关系⑴⽤ 74LS00 双输⼊四与⾮门电路,按图、图接线,将输⼊输出逻辑关系分别填⼊表,表中。
⑵写出两个电路的逻辑表达式。
4、逻辑门传输延迟时间的测量⽤六反相器(⾮门)按图接线,输⼊80KHz 连续脉冲(实验箱脉冲源),⽤双踪⽰波器测输⼊、输出相位差。
数字电路试题五套(含答案)汇总
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、化简(每小题5分,共20分)1、公式法化简++++(1)Y=ABC ABC BC BC A=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPA B C D CrQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
四川大学《数字电子技术》期末考试必备通关指导
《数字电子技术》综合复习资料(答案解析附后)第一部分: 单项选择题1、同模拟信号相比,数字信号的特点是它的( ) 。
A 、连续性B 、一致性C 、对偶性D 、离散性 2、(FF )H 对应的8421BCD 码是( )。
A 、0001B 、01C 、D 、0010 3、函数B A B A Y +=),( 中包含( )个最小项。
A 、1 B 、2 C 、3 D 、44、在逻辑函数中,全部最小项之和为( )。
A 、1B 、0C 、×D 、不确定5、逻辑函数的表示方法中具有唯一性的是( )。
A 、最简与-或表达式B 、真值表C 、逻辑图D 、硬件描述语言6、若两个2位二进制数A =A 1A 0和B =B 1B 0相等,则表明A 1⊕B 1=( );而A 0⊙B 0=( )。
A 、0,0 B 、0,1 C 、1,0 D 、1,17、已知逻辑函数的卡诺图如下图所示,不能实现这一函数功能的CMOS 门电路是( )。
A 、B 、C 、8、可以通过( )来消除组合逻辑电路竞争冒险。
A 、增加冗余项B 、减少冗余项C 、增加变量D 、减少变量9、下图为双四选一数据选择器74HC153构成的组合逻辑电路,输入变量为A 、B 、C ,输出逻辑函数F 1 (A ,B ,C)、F 2(A ,B ,C)的表达式和电路的逻辑功能分别为( )。
A 、F 1 =∑m(1,2,4,7),F 2=∑m(3,5,6,7),全加器B 、F 1 =∑m(1,2,4,7),F 2=∑m(1,3,6,7),全减器C 、F 1 =∑m(1,2,4,7),F 2=∑m(4,5,6,7),全加器D 、F 1 =∑m(1,2,3,7),F 2=∑m(3,5,6,7),全减器10、下图为八选一数据选择器构成的组合逻辑电路,输入变量为A 、B 、C 、D ,输出逻辑函数F 的表达式为( )。
A 、 F (A,B,C,D )=∑m(4,8,9,13);B 、 F (A,B,C,D )=∑m(6,8,9,13);C 、 F (A,B,C,D )=∑m(6,7,8,9,12,15);D 、 F (A,B,C,D )=∑m(6,8,13,14,15);11 )。
数字电子技术基础课后答案
数字电子技术基础课后答案第一章1.1 选择题答案1.C2.D3.A4.B1.2 填空题答案1.二进制2.163.2^n4.霍尔定律1.3 简答题答案1.数字系统的特征:离散性、离散性变量、离散性元件。
2.多位二进制数的表示:每一位上的位权是2的倍数,从右到左依次是1、2、4、8、16,即从低到高位权递增。
3.数字电路中的常用逻辑门:与门、或门、非门、异或门。
4.二进制加法器:用于实现二进制数的加法操作,可以分为半加器和全加器两种。
第二章2.1 选择题答案1.B2.C3.A4.D2.2 填空题答案1.与非门2.非3.低电平4.与非门2.3 简答题答案1.逻辑代数的基本运算:与运算、或运算、非运算。
2.逻辑门的基本类型:与门、或门、非门。
3.逻辑电位表示:用两个不同的电平来表示逻辑0和逻辑1,常用的是低电平表示逻辑0,高电平表示逻辑1。
4.逻辑门的输入输出关系:根据输入的逻辑电平,逻辑门会产生对应的输出电平。
第三章3.1 选择题答案1.C2.B3.D4.A3.2 填空题答案1.或非门2.与非门3.反相器4.同或门3.3 简答题答案1.反相器的功能:将输入信号的逻辑电平反转。
2.与非门和或非门的功能:与非门将与门的输出进行反向,或非门将或门的输出进行反向。
3.同或门的功能:在输入信号相同的情况下,输出逻辑1;在输入信号不同的情况下,输出逻辑0。
4.逻辑门的级联:逻辑门可以通过级联连接,实现复杂的逻辑功能。
第四章4.1 选择题答案1.C2.D3.A4.B4.2 填空题答案1.半加器2.与非门3.非门4.不可用4.3 简答题答案1.半加器的功能:用于实现两个单独的二进制位的相加操作,产生和位和进位位。
2.全加器的功能:用于实现三个二进制位的相加操作,包括输入的两个二进制位和进位位,产生和位和进位位。
3.二进制加法器的级联:通过将多个全加器级联连接,可以实现多位二进制数的相加操作。
4.数字比较器的功能:用于比较两个多位二进制数的大小,根据比较结果输出大于、小于或等于的信号。
数字电路考试题目及答案
数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。
2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。
3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。
4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。
5. 一个3线到8线解码器可以产生__8__个输出。
数字集成电路复习笔记
数集复习笔记By 潇然2018.6.29 名词解释专项摩尔定律:一个芯片上的晶体管数目大约每十八个月增长一倍。
传播延时:一个门的传播延时t p定义了它对输入端信号变化的响应有多快。
它表示一个信号通过一个门时所经历的延时,定义为输入和输出波形的50%翻转点之间的时间。
由于一个门对上升和下降输入波形的响应时间不同,所以需定义两个传播延时。
t pLH定义为这个门的输出由低至高翻转的响应时间,而t pHL则为输出由高至低翻转的响应时间。
传播延时t p定义为这两个时间的平均值:t p=(t pLH+t pHL)/2。
设计规则:设计规则是指导版图掩膜设计的对几何尺寸的一组规定。
它们包括图形允许的最小宽度以及在同一层和不同层上图形之间最小间距的限制与要求。
定义设计规则的目的是为了能够很容易地把一个电路概念转换成硅上的几何图形。
设计规则的作用就是电路设计者和工艺工程师之间的接口,或者说是他们之间的协议。
速度饱和效应:对于长沟MOS管,载流子满足公式:υ = -μξ(x)。
公式表明载流子的速度正比于电场,且这一关系与电场强度值的大小无关。
换言之,载流子的迁移率是一个常数。
然而在(水平方向)电场强度很高的情况下,载流子不再符合这一线性模型。
当沿沟道的电场达到某一临界值ξc时,载流子的速度将由于散射效应(即载流子间的碰撞)而趋于饱和。
时钟抖动:在芯片的某一个给定点上时钟周期发生暂时的变化,即时钟周期在每个不同的周期上可以缩短或加长。
逻辑综合:逻辑综合的任务是产生一个逻辑级模型的结构描述。
这一模型可以用许多不同的方式来说明,如状态转移图、状态图、电路图、布尔表达式、真值表或HDL描述。
噪声容限:为了使一个门的稳定性较好并且对噪声干扰不敏感,应当使“0”和“1”的区间越大越好。
一个门对噪声的灵敏度是由低电平噪声容限NM L和高电平噪声容限NM H来度量的,它们分别量化了合法的“0”和“1”的范围,并确定了噪声的最大固定阈值:NM L =V IL - V OLNM H =V OH - V IH沟道长度调制:在理想情况下,处于饱和区的晶体管的漏端与源端的电流是恒定的,并且独立于在这两个端口上外加的电压。
数字电路课后题参考答案
习题参考答案注:参考答案,并不是唯一答案或不一定是最好答案。
仅供大家参考。
第一章习题2. C B A D B A C B A F ⋅⋅+⋅⋅+⋅⋅=3. 设:逻辑变量A 、B 、C 、D 分别表示占有40%、30%、20%、10%股份的四个股东,各变量取值为1表示该股东投赞成票;F 表示表决结果,F =1表示表决通过。
F =AB +AC +BCD4. 设:A 、B 开关接至上方为1,接至下方为0;F 灯亮为1,灯灭为0。
F =A ⊙B5. 设:10kW 、15kW 、25kW 三台用电设备分别为A 、B 、C ,设15kW 和25kW 两台发电机组分别为Y 和Z ,且均用“0”表示不工作,用“1”表示工作。
C AB Z BA B A Y ⋅=⋅=6.输入为余3码,用A 、B 、C 、D 表示,输出为8421BCD 码,用Y 0、Y 1、Y 2、Y 3表示。
D C A B A Y CB DC BD B Y DC Y DY ⋅⋅+⋅=⋅+⋅⋅+⋅=⊕==32107. 设:红、绿、黄灯分别用A 、B 、C 表示,灯亮时为1,灯灭时为0;输出用F 表示,灯正常工作时为0,灯出现故障时为1。
C A B A C B A F ⋅+⋅+⋅⋅=8. D C B D A H DC B AD C B A D C B A D C B A G DC B AD C A B A F DC B A E ⋅⋅+⋅=⋅⋅⋅+⋅⋅⋅+⋅⋅⋅+⋅⋅⋅=⋅⋅⋅+⋅⋅+⋅=⋅⋅⋅=第二章习题1. 设:红、绿、黄灯分别用A 、B 、C 表示,灯亮时其值为1,灯灭时其值为0;输出报警信号用Y 表示,灯正常工作时其值为0,灯出现故障时其值为1。
AC AB C B A Y ⋅⋅=2. 设:烟、温度和有害气体三种不同类型的探测器的输出信号用A 、B 、C 表示,作为报警信号电路的输入,有火灾探测信号时用1表示,没有时用0表示。
报警信号电路的书躇用Y 表示,有报警信号时用1表示,没有时用0表示。
数字电路实验指导书(14级数计软工)
计算机硬件基础实验指导书(2014级数计软工)每组2人;每个实验完成后,必须于下个实验前提交实验报告(纸质版)。
附录一数字电路实验箱的使用说明附录二数字电路实验器件引脚排列图实验仪器及实验器件需求每台实验箱需配备:1个示波器,1个面包板,1个万用表,1个电位器(可能实验箱上本身就有),若干导线。
所需芯片如下:(每台)74LS00 与非门1片74LS86 异或门1片74LS125 三态门1片74LS08 与门1片74LS04 非门1片74LS20 与非门3片74LS283 全加器1片74LS138 译码器1片74LS151 数据选择器1片74LS74 D触发器1片74LS112 JK触发器1片74LS161 计数器2片1、电子技术测量仪器的使用及门电路逻辑功能测试熟悉示波器和数字电路实验箱的使用方法,掌握脉冲信号参数的测试方法。
了解集成电路的外引线排列及其使用方法,测试各种逻辑门电路的逻辑功能。
一、实验目的了解数字实验箱的原理,掌握其使用方法了解TTL器件和CMOS器件的使用特点掌握基本门电路逻辑功能的测试方法二、实验仪器及实验器件器件:YB3262实验箱,YB4325示波器,1片74LS00与非门,1个万用表,1片74LS86异或门,1片74LS125三态缓冲器,1片74LS08与门,导线若干。
三、实验内容(1)数字实验箱的使用(参考附录一)用万用表测出固定直流稳压源的出去电压值。
用万用表分别测出十六路高低电平信号源和单次脉冲信号源的高低电平值,并观察单次脉冲前后沿(即输出波形的上升和下降时间)的变化。
分别用十六路高低电平信号源和单次脉冲信号源检查十二路高低电平指示灯的好坏。
用十六路高低电平信号源测试七段数码管的工作情况,观察是否正确显示0-9十个数码。
(2)分别写出74LS00,74LS86,74LS08,74LS125的逻辑表达式,列出其真值表,并分别对其逻辑功能进行静态测试。
74LS125三态缓冲器的逻辑功能为:E’为使能端,低电平有效。
数字电路复习题(含答案)
一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。
2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。
完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。
4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。
TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。
5.要对256个存贮单元进行编址,则所需的地址线是8 条。
6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。
7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。
8.下图是由触发器构成的时序逻辑电路。
试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。
(图一)1.和二进制数(111100111.001)等值的十六进制数是( B )A.(747.2)16B.(1E7.2)16C.(3D7.1)16D.(F31.2)16R CP2.和逻辑式BACBAC++相等的式子是( A )A.AC+B B. BC C.B D.BCA+3.32位输入的二进制编码器,其输出端有( D )位。
A. 256B. 128C. 4D. 54.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数 (34.2 )8的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。
数字电子技术实验指导
实验一. 数字逻辑电路仪器仪表的使用与脉冲信号的测量一.实验目的1.学会数字电路实验装置的使用方法2.学会双综示波器的使用方法3.掌握脉冲信号的测量方法二. 预习要求1.认真阅读(数字电路实验须知)2.阅读数字逻辑电路实验常用基本仪器仪表的使用方法3.熟悉脉冲信号的参数三.主要仪器仪表、材料数字逻辑电路实验装置、双踪示波器、数字万用表、74LS04四.实验内容及步骤1.脉冲信号周期和幅值的测量将双综示波器的Y1输入连接1KHz、0.5V的测试方波信号,Y1置0.1V档、Y2置0.2V档。
调整示波器相应的开关和旋钮,在示波器上显示出稳定的Y1、Y2两路信号。
分别用示波器的0.1ms、0.5ms、1ms时间档测量及记录波形,填表1-1表1-11.直流电平测量(1)用示波器Y1输入端连接数字逻辑电路实验装置的逻辑电平,分别用0.5V、1V、2V、5V幅度档测量并记录,填表1-2表1-2(2) 用示波器Y1输入端连接数字逻辑电路实验装置的单脉冲,1V幅度档测量并记录,填表1-3。
表1-3(3) 用数字万用表的5V直流电压档分别测量并记录数字逻辑电路实验装置的单脉冲、逻辑电平信号,填表1-4。
表1-41.逻辑门电路传输延时时间t pd 的测量用反相器接图1,输入1MHz 方波信号,用双综示波器测试电路输入信号、输出信号的相位差,计算每个门的平均传输延时时间t pd 。
Vi Vo五.实验报告要求 1、实验目的2、实验仪器、仪表、材料3、电路原理图、制作测试数据表、画出波形图等4、回答问题:简述示波器和数字逻辑电路实验装置的功能和使用方法。
实验二.门电路逻辑功能及测试一.实验目的1.掌握门电路逻辑功能及测试方法2.熟悉数字电路实验装置的使用方法3.熟悉双踪示波器的使用方法 二.预习要求1.复习门电路工作原理及相应的逻辑表达式2.熟悉所用集成电路的引线位置及各引线用途3.了解双踪示波器和数字电路实验装置 三.实验仪器及材料1.数字电路实验装置2.双踪示波器3.数字万用表4.器件:74LS00 74LS86 74LS04 四.实验内容及步骤1.TTL 与非门逻辑功能测试(1)将74LS00插入面包板,按图1-1接线,输入端A 、B 接S1、S2电平开关的输入插口,输出端Y 接电平显示LED 的输入插口。
数字电视原理期末复习指导.docx
数字电视原理期末复习指导《电视原理及接收技术(2)》课程的教学内容是第五、六、七章,其中以第五章电视信号接收原理为重点,并配以若干个教学实验环节安排,占3/5教学时数。
英余两章各占1/5 教学时数。
本课程使用教材:《电视原理》第五版,俞斯乐等编箸,国防工业出版社。
考试形式:本课程采用闭卷笔试形式。
考试吋间:120分钟考核内容:第五章电视信号接收原理一、电视信号的接收黑白电视接收机和彩色电视接收机的信号的传输过程;两者Z间的共性和区别。
黑白电视接收机的纽•成;信号通道;同步分离和扫描电路。
彩色电视接收机的组成;彩色电视机的解码器中,全电视信号经过的五步信号处理。
二、高、中频电视信号处理高频电视信号接收电路(即高频调谐器):作用;纽成和要求;性能指标;电调谐AFT 原理。
中频电视信号接收电路(即图像通道电路):中频特性曲线;自动増益控制(AGC)电路。
视频电视信号的检収:作用;同步检波器。
三、视频电视信号处理视频电视信号处理的主要任务。
亮度信号处理电路(亮度通道):基本功能;Y/C分离。
色度信号处理电路(亮度通道):色度信号处理的基本任务;纽成。
四、电视图像的同步与电子束的扫描同步分离电路的任务和分离过程;ANC电路。
扫描电路的作用;性能要求;行、场扫描电路特点。
五、显像管及英附属电路显像管的作用;构造。
黑白和彩色显像管主要区别。
自会聚彩色显像管的概念。
光栅畸变校止,白平衡和色纯调報。
六、平板显示原理(了解)平板显示器的优点液晶显示器和接收机的特点等离子体显示器和接收机的特点第六章电视信号数字处理基础一、概述数字电视与模拟信号的区别;电视信号数字处理的优点。
数字电视信号的产生:模/数转换、抽样、杲化、编码。
数字电视信号的复原:数/模转换、解码、低通滤波。
一、彩色电视图像信号的数字编码全信号编码的概念;英抽样频率的选择分量编码的概念;其抽样频率的选择二、采用数字处理技术的电视机数字处理实现亮色分离的方法行梳状滤波器、帧梳状滤波器和场梳状滤波器电视机的主控系统的组成三、数字吋基校止器的基本工作原理第七章数字电视系统原理一、数字电视系统数字电视系统简要原理二、视频信源编码概述信源编码的目的三、预测编码预测编码概念帧内预测编码概述帧间预测编码概述四、变换编码变换编码原理五、视频信道编码和传输概述卫星、有线、地而三种数字电视的接收数字调制技术《电视原理及接收技术》(2)综合练习题一、解释下列概念1.彩色显像管的会聚2.彩色显像管的色纯度3.ACC电路4.AGC电路5.AFC电路6.ARC电路7.4: 2: 2 标准二、选择题1.ACC电路的作用是()A、在色解码电路中的色度通道内设置此电路,以得到稳定的色饱和度。
数字电路答案大全(DOC)
数字电路试卷答案大全试卷A一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1.将十进制数(18)10转换成八进制数是 [ ]① 20 ② 22 ③ 21 ④ 23 2. 三变量函数()BC A C B A F+=,,的最小项表示中不含下列哪项 [ ]① m2 ② m5 ③ m3 ④ m7 3.一片64k ×8存储容量的只读存储器(ROM ),有 [ ]①64条地址线和8条数据线 ②64条地址线和16条数据线 ③16条地址线和8条数据线 ④16条地址线和16条数据线4.下列关于TTL 与非门的输出电阻描述中,正确的是 [ ] ①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻 ③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻5.以下各种ADC 中,转换速度最慢的是 [ ]① 并联比较型 ② 逐次逼进型 ③ 双积分型 ④ 以上各型速度相同6. 关于PAL 器件与或阵列说法正确的是 [ ]① 只有与阵列可编程 ② 都是可编程的③ 只有或阵列可编程 ④ 都是不可编程的7. 当三态门输出高阻状态时,输出电阻为 [ ]① 无穷大 ② 约100欧姆 ③ 无穷小 ④ 约10欧姆8.通常DAC 中的输出端运算放大器作用是 [ ]① 倒相 ② 放大③ 积分 ④ 求和 9. 16个触发器构成计数器,该计数器可能的最大计数模值是 [ ]① 16 ② 32 ③ 162 ④ 216 10.一个64选1的数据选择器有( )个选择控制信号输入端。
[ ]① 6 ② 16 ③ 32 ④ 64 二、填空题(把正确的内容填在题后的括号内。
每空1分,共15分。
)1.已知一个四变量的逻辑函数的标准最小项表示为()()13,11,9,8,6,4,3,2,0,,,m d c b a F ∑=,那么用最小项标准表示=*F ,以及=F ,使用最大项标准表示F。
F,以及==2.具有典型实用意义的可编程逻辑器件包括,,,。
数字电路复习考试题及答案
数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。
) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。
2、数字电路的基本单元电路是 门电路 和 触发器 。
3、数字电路的分析工具是 逻辑代数(布尔代数) 。
4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。
7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。
8、正逻辑的与门等效于负逻辑的 或门 。
9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。
其中形式惟一的是 真值表 。
10、对于变量的一组取值,全体最小项之和为 1 。
11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。
12、对于变量的任一组取值,任意两个最小项之积为 0。
13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。
14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。
15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。
16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。
17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。
18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。
20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。
21、RAM 可分为动态RAM 和静态RAM 。
数字电路复习指导(有答案)..
第一章 逻辑代数基础1.4 分别求下列函数的对偶式Y ‘和反函数Y1. D C B A Y ++=)( D C B A Y ⋅+⋅=)('D C B A Y ⋅+⋅=)(2. D A C B A Y ++=)()('D A C B A Y +⋅⋅+= D C B A Y ⋅+⋅=)(1.5 求下列函数的与非-与非式。
1. B A AB Y +=B A AB Y ⋅=1.6 将下列函数展成最小项之和的标准形式1. Y=C B B A ⋅+⋅CB AC B A C B A C B A C B A C B A C B A A A C B C C B A Y ⋅⋅+⋅⋅+⋅⋅=⋅⋅+⋅⋅+⋅⋅+⋅⋅=+⋅⋅++⋅⋅=)()(2. Q R S Y +=SRQQ SR Q R S Q R S Q R S S S Q R Q Q R R S Q R S Y ++++=++++=+=)())((1.7 用公式法化简下列函数1. C AB C B BC A AC C B A Y +++=),,(CC AB C CAB B B A A C C AB C B BC A AC C B A Y =+=+++=+++=)(),,(2. D D C C B C A AB Y ++++=11)()()(=++=++++=++++=++++=D C D C B A AB D C C B C A AB D D C C B C A AB Y1.8 用卡诺图化简下列逻辑函数1. ∑=)15,14,13,12,11,10,6,5,4,2(),,,(m D C B A YD C AC C B Y ++=2. ∑∑+=)11,9,8,3,1,0()15,12,7,6,4,2(),,,(d m D C B A YC A CD D C Y ++=3.:)9,8,7,5,2,1,0(),,,(=+=∑AC AB m D C B A Y 约束条件第二章门电路2. 已知图示TTL门电路的输入端波形,试分别画出Y1、Y2、Y3、Y4的输出波形。
《数字电路》作业参考答案.
23.随时间连续变化的模拟电压,随时间离散变化的数字
24.EPROM,E2PROM,FLASH MEMORY
25.SRAM , DRAM
《数字电路》作业参考答案
一.填空题
1.53.375D 35.6H 65.5H
2.饱和、截止
3.与或非
4.辑表达式真值表逻辑图
5.0 1高阻
6.集电极开路门—OC门,三态门—TSL门
7.MOS,NMOS
8.时序逻辑逻辑门触发器
9.具有多个输入端具有多个输出端
10.
11.电源VCC正极,地
12.接地,接电源VDD正极
13.代表某种信息的电平信号,二进制代码,二进制代码,控制信号
14.8,28=256
15.反馈清零法,反馈置数法
16.2n≥N,M=2n
17.1,6
18.8421BCD计数器,5421BCD计数器
19.2,3,2n (n=0,1,…)
20.保持、量化和编码,时间上连续变化,时间上离散的,
21.并联,Βιβλιοθήκη 联
电路分析软件TinaPro期末复习指导
专科电类电路分析软件 Tina Pro 期末复习指导中央电大 谷 良1 快速浏览 T ina Pro 及绘制电路图(1) 重要的功能区的认识启动 Tina Pro 之后 ,进入其工作界面 。
要求能认知的界 面大致分为六个重要的功能区 ,它们分别是 : 控制框 、功能菜 单 、工具栏 、元件条 、工作区和切换电路栏 。
即教材用椭圆框 加了标注的软件界面所指的内容 。
(2) 用“查找元件”工具的方法例如 ,查找类型为“L M324”的运算放大器件 。
在 Tina Pro 的工作区 ,按“工具栏| 查找元件”功能 ,打开的“查找元件”清 单 ,在“要查找的元件”栏中输入 Lm324 或 LM324 ,然后单击 “查找中”钮 ,则查找工具会自动找出元件库中的该元器件 。
最后单击“插入”钮 ,则被选中的“L M324 | Tina Mod el ”运放器 件即可被调入绘图界面的工作区中 。
(3) 测量标识符 经常采用的重要测量标识符是“电压指针”(用于计算电路中任意一个节点的电位) 、“开路”(用于计算电路中任意一 个元件两端的电压 ,或电位差) 和“电流箭头”(用于计算流过 (5) 实际使用 Tina Pro 软件应用 Tina Pro 软 件 绘 制 教 材 图 1 - 3 - 1 电 路 图(d - 1 、TS C )(6) 理解 、掌握以下重要术语单击 : (鼠标指向某位置后) 快速点击鼠标左健一次 。
双击 : (鼠标指向某位置后) 快速点击鼠标左健两次 。
按“功能菜单| 文件| 导入”功能 (或方式) :其含义是 ,使用 “功能菜单”中“文件”栏下的“导入”命令进行操作 。
“元件条”、元件条中的某“单元框”、单元框中的“库列表 内容”、库 列表内容中的 某“单 元”等 内容 , 其含义见教材图1 -2 - 2相应标识和解释 。
“测量标识符”: 主要指仪表单元框中的“电压指针”、“开 路”和“电流箭头”三个用于计算电路输出量的单元 。
数电考研题库推荐
数电考研题库推荐数电考研题库推荐数电(数字电子技术)是电子信息工程领域的一门重要学科,它研究的是数字电路的设计与应用。
对于考研学子来说,数电是一个必考科目,而选择一本好的数电考研题库对于备考来说是非常重要的。
本文将为大家推荐几本优秀的数电考研题库,希望能帮助大家在备考中取得好成绩。
首先,推荐《数电考研真题精解》。
这本题库由多位数电专业的考研资深教师编写,汇集了多年的考研真题,并对每道题进行了详细的解析。
这本书不仅提供了真题,还附带了每年考研数电科目的重点考点和知识点梳理,方便考生进行有针对性的复习。
同时,书中的解析也非常详细,可以帮助考生理解每道题目的解题思路和方法。
这本题库适合对数电知识有一定基础的考生使用。
其次,推荐《数电考研经典习题集》。
这本题库由多位知名数电教师合作编写,包含了大量的经典习题和难题。
这些习题既有基础的计算题,也有综合应用题,覆盖了数电考研的各个知识点。
这本题库的特点是难度适中,既能帮助考生巩固基础知识,又能提高解题能力。
此外,书中还提供了详细的解题步骤和解题思路,对于考生来说非常有帮助。
这本题库适合对数电知识有一定了解,想要提高解题能力的考生使用。
再次,推荐《数电考研模拟试题集》。
这本题库是一本全真模拟试题集,由多位经验丰富的考研教师编写。
书中的试题难度和形式都与真实考试接近,能够帮助考生熟悉考试的环境和要求。
同时,书中还提供了详细的解析和参考答案,考生可以通过对比答案来找出自己的不足之处,并进行针对性的复习。
这本题库适合对数电知识有一定掌握,并希望模拟真实考试环境的考生使用。
最后,推荐《数电考研综合能力提升指导书》。
这本书是一本综合能力提升的辅导书,包含了数电考研的各个环节,如基础知识、解题技巧、应试策略等。
这本书的特点是注重培养考生的综合能力,不仅提供了大量的例题和习题,还提供了解题思路和解题技巧的讲解。
此外,书中还有一些考研经验和备考建议,对于考生来说非常有参考价值。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第一章逻辑代数基础一、本章知识点1.数制及不同数制间的转换熟练掌握各种不同数制之间的互相转换。
2.码制定义、码的表示方法BCD码的定义,常用BCD码特点及表示十进制数的方法。
3.原码、反码、补码的表示方法正数及负数的原码、反码、补码。
4.逻辑代数的基本公式和常用公式掌握逻辑代数的基本公式和常用公式。
5.逻辑代数的三个基本定理定义,应用6.逻辑函数的表示方法及相互转换7.逻辑函数最小项之和的标准形式8.逻辑函数的化简公式法化简逻辑函数卡诺图法化简逻辑函数的基本原理及化简方法二、例题1.1 数制转换1. (46.125)10= ( 101110.001 )2 =( 56.1 )8=( 2E.2 )162. (13.A)16=( 00010011.1010 )2=( 19.625 )103. (10011.1)2=( 23.4 )8=( 19.5 )101.2 写出下列数的八位二进制数的原码、反码、补码原码,就是用最高位表示数符(0表示正数、1表示负数)。
正数,原码=反码=补码;负数,反码:除符号位以外,对原码逐位取反;补码:反码+11.(-35)10= (10100011 )原码= (11011100)反码=(11011101)补码2. (+35)10 = (00100011 )原码= (00100011)反码=(00100011)补码3. (-110101)2 = (10110101 )原码= (11001010)反码=(11001011)补码4. (+110101)2 = (00110101 )原码= (00110101)反码=(00110101)补码5. (-17)8=(10001111 )原码= (11110000)反码=(11110001)补码1.3. 将下列三位BCD码转换为十进制数根据BCD码的编码规则,四位一组展成对应的十进制数。
1.(10110010110)余3码= (263)102.(10110010110)8421码= (596)101.4 分别求下列函数的对偶式Y ‘和反函数Y1. D C B A Y ++=)(D C B A Y ⋅+⋅=)(' D C B A Y ⋅+⋅=)(2. D A C B A Y ++=)()('D A C B A Y +⋅⋅+= D C B A Y ⋅+⋅=)(1.5 求下列函数的与非-与非式。
1. B A AB Y +=B A AB Y ⋅=1.6 将下列函数展成最小项之和的标准形式1. Y=C B B A ⋅+⋅CB AC B A C B A C B A C B A C B A C B A A A C B C C B A Y ⋅⋅+⋅⋅+⋅⋅=⋅⋅+⋅⋅+⋅⋅+⋅⋅=+⋅⋅++⋅⋅=)()(2. Q R S Y +=SRQQ SR Q R S Q R S Q R S S S Q R Q Q R R S Q R S Y ++++=++++=+=)())((1.7 用公式法化简下列函数1. C AB C B BC A AC C B A Y +++=),,(CC AB C CAB B B A A C C AB C B BC A AC C B A Y =+=+++=+++=)(),,(2. D D C C B C A AB Y ++++=11)()()(=++=++++=++++=++++=D C D C B A AB D C C B C A AB D D C C B C A AB Y1.8 用卡诺图化简下列逻辑函数1. ∑=)15,14,13,12,11,10,6,5,4,2(),,,(m D C B A YD C AC C B Y ++=2. ∑∑+=)11,9,8,3,1,0()15,12,7,6,4,2(),,,(d m D C B A YC A CD D C Y ++=3.:)9,8,7,5,2,1,0(),,,(=+=∑AC AB m D C B A Y 约束条件第二章门电路一、本章重点1.各类门电路的符号及功能;2.TTL电路的外特性及其应用3.CMOS电路的外特性及其应用二、本章知识点(一) 基本概念1、熟记各种功能门电路的逻辑符号。
2、熟记TTL、CMOS门的主要电气参数(高低电平的典型值、转折电压值)。
3、正确理解噪声容限的概念。
4、正确理解哪些TTL门电路可以将输出端并联使用。
5、正确理解门电路多余输入端的处理方法(应该接什么逻辑电平)。
6、熟练掌握TTL门电路输入端的负载特性,开门电阻值、关门电阻值,会判断输入端在接不同负载电阻时所对应的相应逻辑值。
7、熟练掌握TTL门电路的输入端电压电流关系特性(在输入高、低电平时相应的电流方向及大小)。
8、熟练掌握TTL门电路的输出端电压电流关系特性(在输出高、低电平时相应的电流方向及大小)。
9、会判断负逻辑的门电路转换成正逻辑时门电路新的逻辑功能。
10、会比较TTL电路系列产品(74、74H、74S、74LS)的性能(工作速度、功耗)。
11、熟记集电极开路门、三态门、CMOS传输门的功能及逻辑符号。
12、正确理解集电极开路的门电路(OC门)使用时时需要外接电源和限流电阻,输出端能并联使用实现“线与”的工作特点。
13、会根据使能端逻辑值判断三态门的工作状态,会根据控制端逻辑值判断CMOS传输门的工作状态。
14、正确理解CMOS传输门输入、输出端可以互换使用、实现数据双向传输的特点;CMOS传输门又称为电子模拟开关,可用来传输连续变化的模拟电压信号,正确理解其电路的基本组成。
(二) 简要分析熟练掌握各种功能门电路的逻辑功能。
熟练掌握TTL门电路输入端的负载特性、输入/输出端的电压电流关系特性,会判断各种情况下输入端的逻辑值。
熟练掌握集电极开路门的线与结构、三态门工作状态的判断、CMOS传输门工作状态的判断。
在掌握以上知识点的前提下,具备以下分析能力:1、根据各种门电路的给定接法,写出相应的输出逻辑表达式。
2、根据各种门电路的给定接法,求出相应的输出逻辑值。
3、根据各种门电路的给定接法、及输入波形,画出相应的输出波形。
4、分析给定的各种门电路的接法,指出电路中存在的问题并改正。
三、例题1.指出下图中由TTL门电路组成的逻辑电路的输出是什么(高电平、低电平、高阻)?解:Y1= 低电平 Y2= 高电平 Y3= 高阻 Y4= 高电平2. 已知图示TTL门电路的输入端波形,试分别画出Y1、Y2、Y3、Y4的输出波形。
解:波形如图所示3.下图电路均由TTL 门组成,R ON =2K ,R OFF =0.7K ,试分别写出输出函数的表达式。
解:0011=+⋅+⋅=B C A YD C B A Y +∙+=2C AB C B C A C AB C AB C AB Y ++=+=⊕=34.已知CMOS 逻辑电路如图所示,试写出输出逻辑函数Y1、Y2的表达式。
解:A Y =1 C B AC Y +=2 5.TTL 门电路如图所示。
(1)图中多余输入端B 应接 。
(2)为使图中电路F 1=f (A,C)正常工作,该电路是否还有错误?为什么?如有错误,请改正。
在上述(1)、(2)问题解决后:(3)如A=1、C=0,1门输出Y ,F 1= ; 如A=1、C=1,1门输出Y ,F 1= ;解:(1)图中多余输入端B 应接 低电平 。
(2)或非门输入端通过10K 电阻接地,相当于常接高电平,封锁了或非门,使它出低电平,与A 、C 无关了。
因此,为使图中电路F 1=f (A,C)正常工作,该电路确实有错误。
改正:把10K 电阻改换为小于700Ω的电阻即可。
(3)如A=1、C=0,1门输出Y 0 ,F 1= 1 ; 如A=1、C=1,1门输出Y 高阻 ,F 1= 0 ;6.已知逻辑电路如图所示,试分别写出Y1、Y2、Y3、Y4的输出逻辑值。
解:11=Y02=Y =3Y 高阻 04=Y第三章组合逻辑电路一、本章知识点(一)概念1.组合电路:电路在任一时刻输出仅取决于该时刻的输入,而与电路原来的状态无关。
电路结构特点:只有门电路,不含存储(记忆)单元。
2.编码器的逻辑功能:把输入的每一个高、低电平信号编成一个对应的二进制代码。
优先编码器:几个输入信号同时出现时,只对其中优先权最高的一个进行编码。
3.译码器的逻辑功能:输入二进制代码,输出高、低电平信号。
显示译码器:半导体数码管(LED数码管)、液晶显示器(LCD)4.数据选择器:从一组输入数据中选出某一个输出的电路,也称为多路开关。
5.加法器半加器:不考虑来自低位的进位的两个1位二进制数相加的电路。
全加器:带低位进位的两个 1 位二进制数相加的电路。
超前进位加法器与串行进位加法器相比虽然电路比较复杂,但其速度快。
6.数值比较器:比较两个数字大小的各种逻辑电路。
7.组合逻辑电路中的竞争一冒险现象竞争:门电路两个输入信号同时向相反跳变(一个从1变0,另一个从0变1)的现象。
竞争-冒险:由于竞争而在电路输出端可能产生尖峰脉冲的现象。
消除竞争一冒险现象的方法:接入滤波电容、引入选通脉冲、修改逻辑设计(二)组合逻辑电路的分析方法分析步骤:1.由图写出逻辑函数式,并作适当化简;注意:写逻辑函数式时从输入到输出逐级写出。
2.由函数式列出真值表;3.根据真值表说明电路功能。
(三)组合逻辑电路的设计方法设计步骤:1.逻辑抽象:设计要求----文字描述的具有一定因果关系的事件。
逻辑要求---真值表(1) 设定变量--根据因果关系确定输入、输出变量;(2)状态赋值:定义逻辑状态的含意输入、输出变量的两种不同状态分别用0、1代表。
(3)列出真值表2.由真值表写出逻辑函数式真值表→函数式,有时可省略。
3.选定器件的类型可选用小规模门电路,中规模常用组合逻辑器件或可编程逻辑器件。
4.函数化简或变换式(1)用门电路进行设计:从真值表----卡诺图/公式法化简。
(2)用中规模常用组合电路设计:把函数式变换为与所用器件函数式相似的形式。
(3)使用存储器、可编程逻辑器件设计组合电路5.画出逻辑图原理性设计(逻辑设计)完成。
(四)常用组合逻辑电路的功能编码器、译码器、数据选择器、加法器、数值比较器 (五)用常用中规模集成组合逻辑器件计组合电路1.用译码器器设计组合电路 方法:(1)选择集成二进制译码器; (2)写函数的标准与非-与非式; (3)确认变量和输入关系; (4)画连线图。
2.用数据选择器设计组合电路 方法:(1)写出函数的标准与或式和数据选择器表达式; (2)对照比较确定输入变量和地址码的对应关系;输入变量可能是变量(原变量或反变量),也可能是常量(0或1)。
(3)画连线图。
3.用加法器设计组合电路--用在加(减)某一常数的场合二、例题1.组合电路如图所示,分析该电路的逻辑功能。