第二章习题及解答
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第二章 集成门电路
一、填空
1、由TTL 门组成的电路如图7.1-2所示,已知它们的输入短路电流为I is =1.6mA ,高电平输入漏电流I iH =40μA 。
试问:当A=B=1时,G 1的 电流(拉,灌)为 ;A=0时,G 1的 电流(拉,灌)为 。
3
G A B
图1
2、TTL 门电路输入端悬空时,应视为 ;(高电平,低电平,不定)此时如用万用表测量其电压,读数约为 (3.5V ,0V ,1.4V )。
3、集电极开路门(OC 门)在使用时须在 之间接一电阻(输出与地,输出与输入,输出与电源)。
4、CMOS 门电路的特点:静态功耗 (很大,极低);而动态功耗随着工作频率的提高而 (增加,减小,不变);输入电阻 (很大,很小);噪声容限 (高,低,等)于TTL 门。
二、 图
2各电路中凡是能实现非功能的要打对号,否则打×。
图2-1为TTL 门电路,图
2-2为CMOS 门电路。
A
图2-1
A A
V
图2-2
三、 要实现图3中各TTL 门电路输出端所示的逻辑关系各门电路的接法是否正确?如不
正确,请予更正。
C
B A C
B A F ⊗⊗=
A B
AB
=
CD
AB F +=X
X
B X A +=
图3
四、图4中G 1为TTL 三态门,G 2为TTL 与非门,万用表的内阻20k Ω/V ,量程5V 。
当
C=1或C=0以及S 通或断等不同情况下,U 01和U 02的电位各是多少?
图4
五、由CMOS 传输门和反相器构成的电路如图5(a )所示,试画出在图5(b )波形作用
下的输出u o 的波形(u i1=10V u i2=5V )
t
t
图5(a ) (b)
C S 通S 断11U O1=U O2=U O1=U O2=
00
U O1=U O2=
U O1=U O2=
U O2
第二章习题答案
一、填空: 1、由TTL 门组成的电路如图7.1-2所示,已知它们的输入短路电流为I is =1.6mA ,高电平输入漏电流I iH =40μA 。
试问:当A=B=1时,G 1的 灌 电流(拉,灌)为 3.2mA ;A=0时,G 1的 拉 电流(拉,灌)为120μA 。
2、TTL 门电路输入端悬空时,应视为 高电平 ;(高电平,低电平,不定)此时如用万用表测量其电压,读数约为 1.4V (3.6V ,0V ,1.4V )。
3、集电极开路门(OC 门)在使用时须在 输出与电源 之间接一电阻(输出与地,输出与输入,输出与电源)。
4、CMOS 门电路的特点:静态功耗 极低 (很大,极低);而动态功耗随着工作频率的提高而 增加 (增加,减小,不变);输入电阻 很大 (很大,很小);噪声容限 高 (高,低,等)于TTL 门。
二、
&
1
=1
&&&1
A 5V A A
A
100
1M
"1"
图2.2-1
&1
=1A
A
A
&
A
1M
V DD "1"
TG
B
图2.2-2
A
三、要实现图7.3中各TTL 门电路输出端所示的逻辑关系各门电路的接法是否正确?如不正确,请予更正。
=1
B A F=A ++B C
C
=1
"1"
&
A B
F=AB
1
&
A
&
B 100k X
F=AX+BX
=1
=1
A B C
F=A ++C
(改为100欧姆)
图7.3
C
10V
t u o
10V
t。