实验1 基本门电路的逻辑功能

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1Y 1A 1B 2Y 2A 2B GN D
二. 实验原理 四2输入正与非门
图 2-2 CT74LS01四 2输入 与 非 门 ( OC)
A 5Y 4A 4Y
V cc 6 A 6 Y 5 A 5 Y 4 A 4 Y
3.常用门电路的逻辑功能 1 10 9 8
14 13 12 11 10 9 8
与非门:
A
四. 实验内4 容
5
2. 7486的逻辑功能测试
A ① =1 ③

Y
B
Vcc 4 B 4 A 4 Y 3 B 3 A 3 Y 14 13 12 11 10 9 8
74LS86
1 2 3 4 5 67
1A 1B 1Y 2A 2B 2Y GND
C
图2-13 CT74LS86 2输入四异或门

(1)对照7486引脚图,在逻辑电路上标注引脚。
多余输入端不可 以悬空。
V cc 6 A 6 Y 5 A 5 Y 4 A 4 Y
C
二. 实验原理 14 13 12 11 10 9 8
V cc 6 A 6 Y 5 A 5 Y 4 A 4 Y 14 13 12 11 10 9 8
1234567
1 2 34 5 6 7
2.集成门电路的分类及使用规则 1A 1Y 2A 2Y 3A 3Y GN D
基本门电路的逻辑功能
制作教师:葛年明
一. 实验目的
1. 掌握集成门电路的使用规则。 2. 熟悉各种门电路的逻辑功能,掌握逻辑
功能的测试方法。 3. 了解门电路的门控作用,熟悉电子实验
箱的使用方法。
二. 实验原理
1.集成门电路的概述
集成门电路是数字集成电路中最基本的一 类器件,可用来设计和实现各种数字逻辑电路, 尽管现代数字系统中广泛采用中、大规模集成 电路来设计构成电路,但各种门电路仍是这些 电路中不可缺少的基本器件。
(2)按照前面介绍的验证逻辑功能实验方法,A、B接 数据开关,Y接指示灯,验证真值C表PA N,C Q填0 Q3入GN表D Q11-Q22 。
(3)根据真值表,得出7486的逻辑14 1功3 1能2 1表1 1达0 式9 8。
四. 实验内容
3. 7400的门控作用测试
wenku.baidu.com
脉冲
A波形:
信号

A&

③ Y B=0时Y波形:
逻辑表达式:Y=ABC
4567
Y 3 A 3 Y GN D 逻辑图
A1 2 3 4 5 6 7
& Y B1 A 1 Y 2 A 2 Y 3 A 3 Y GN D 真值表:
ABCY
六 反 向器
C图 2-4 CT74LS07六 缓 冲器 /驱 动 器
0001
0011
Y 3B 3A 3Y
V cc 1 C 1 Y 3 C 3 B 3 A 3 Y
Vcc 14 Y 4 B 04 A 3 Y 31B 3 A 1 411 3 1 2 11 1 1 0 90 8
逻辑门74LS00是一个四 2输入与1非2门,3 A4 、5 B6为7 输入端,1 Y Y1 A为1 B输2出Y 2端A 2。B GN D
图2-2 CT74LS01四2输入与非门(OC)
A 2B 2Y GN D
7410
1 2 3 4 56 7
第一脚 1 A 1 B 1 Y 2 A 2 B 2 Y GN D
图 2-5 CT74LS09四 2输入 正 与 门
1A 1B 2A 2B 2C 2Y GN D 图 2-6 CT74LS10三 3输入 正 与 非 门
一般规则:右下脚为地线, 左上脚为电源线。
二. 实验原理
图2-14 CT74LS90十进制计数器
二. 实验原理
3.常用门电路的逻辑功能
脉冲 信号
A
B
数据 开关
A波形:
&Y B=0时Y波形:
B=1时Y波形:
由上图可知:当B=0和B=1时,脉冲信号分别为不可通过 和可通过两种状态,则与非门具有门控作用。
三. 实验方法介绍
1. 电子技术实验箱的介绍
电源开关 直流电源
种类 电源电压与地 输出端使用
TTL
Vcc 5V ±10% GND
输出端不允许
接Vcc或地
输出端不允许 连在一起使用
VDD 5~15V±10% 输出端不允许
CMOS Vss
接VDD 或地 输出端不允许
并联使用。
输入端使用
可直接接电源或 地
与、与非门多余 输入端可以悬空
可直接接电源或 地
C
14 13 12 11 10 9 8
四. 实验内容 1234567
1A 1Y 2A 2Y 3A 3Y GN D
1. 7410的逻辑功能测试 图2-3 CT74LS04六反向器
14 13 12 11 10 9 8
1 2 34 5 6 7 1A 1Y 2A 2Y 3A 3Y GN D 图 2-4 CT74LS07六 缓 冲器 /驱 动 器
指示灯
常用电 阻电容
连续脉 冲信号 数据开关
数字电路 实验区
三. 实验方法介绍
2.集成门电路的逻辑功能验证(74LS86)
(2)连接电源与地线。
(3)将输入端连接到数 据开关。
(4) 将输出端连接到指 示灯。
(1)安装集成电路, 注意缺口方向。
(5)打开实验箱电源开 关,改变输入变量,记 录输出结果。
二. 实验原理
3.常用门电路的逻辑功能
4
异或门:
5
逻辑表达式:Y=AB6 + AB
A =1
逻辑图
Y 真值表: A B Y
B
00 0
01 1
Vcc 4 B 4 A 4 Y 3 B 3 A 3 Y
1 0 1 CPA NC Q A Q D GND Q B Q C
引脚图
14 13 12 11 10 9 8
1A 1Y 2A 2Y 3A 3Y GN D
图 2-3 CT74LS04六 反 向器
(3)集成门电路的引脚排列
图 2-4 CT74LS07六 缓 冲器 /驱 动 器
最后一脚Vcc 4 B 4 A 4 Y 3 B 3 A 3 Y
14 13 12 11 10 9 8
B
缺口
标志 1234567
V cc 1 C 1 Y 3 C 3 B 3 A 3 Y 14 13 12 11 10 9 8
V cc 4 B 4 A 4 Y 3 B 3 A 3 Y
V cc 1 C 1 Y 3 C 3 B 3 A 3 Y
B
③④ & A 1 4 1 3 1 2 1 1 1 0 9
B⑤
8
⑥Y
14 13 12 11 10 9 8
74LS10
C 1 2 3 4 5 6 7
1 2 3 4 56 7
1A 1B 1Y 2A 2B 2Y GN D
②脚接数 据开关
①脚接1024HZ标 准脉冲信号
示波器CH1接① ,CH2 接③脚,分别观看B=0, B=1时Y的波形。
二. 实验原理
2.集成门电路的分类及使用规则
(1)集成门电路的分类
按功能分 按工艺分
非门 与门、与非门 或门、或非门、异或门 集电极开路门(OC)与三态门(TS) TTL 如74系列集成电路
CMOS 如CMOS4000系列
二. 实验原理
2.集成门电路的分类及使用规则
(2)TTL与CMOS门使用规则比较(普通门)
1 4 113 1 2 111 1 0 9 08
74LS86
1 2 3 4 5 67
1A 1B 1Y 2A 2B 2Y GND 图2-13 CT74LS86 2输入四异或门
逻辑门74LS86是一个四 2输入异或1 门2 ,3 A4、5B为6 7 输入端,Y为输出端。 CPB RO 1 RO 2 NC Vcc R91 R92

1 10 9 8
引脚图
4567
A 2B 2Y GN D 四 2输入 正 与 门
14 13 12 11 10 9 8
1110
74LS10
1 2 3 4 56 7 1A 1B 2A 2B 2C 2Y GN D
逻辑门74LS10是一个三3 输入与非门,A、B、C为 输入端,Y为输出端。
图 2-6 CT74LS10三 3输入 正 与 非 门
3.常用门电路的逻辑功能
与非门: 1
A&
逻辑图
Y
B
D
Vcc 4 B 4 A 4 Y 3 B 3 A 3 Y
引脚图
14 13 12 11 10 9 8
74LS00
12 3456 7
1A 1B 1Y 2A 2B 2Y GND 图2-1 CT74LS00四2输入正与非门
逻辑表达式2:Y=AB
真值表: A B Y 00 1 01 1
UO
B
数据 开关
T
B=1时Y波形:
UOH
UOL
在B端分别加逻辑“0”和逻辑“1”,A端加频率为1024HZ的方 波,用示波器观察输出Y和输入A的波形,结果填入表1—4中, 且测出B为“0”时输出电平UO,B为“1”时输出的高电平UOH、 低电平UOL和周期T的数据。
四. 实验内容
门控作用测试接线示范
1A 1B 2A 2B 2C 2Y GN D
(图 1)2-5 对CT照74LS7094四120输引入正脚与图门 ,在逻辑电图路2-6上CT标74LS注10三引3输脚入正 。与非门
(2)按照前面介绍的验证逻辑功能实验方法,A、B、 C接数据开关,Y接指示灯,验证真值表,填入表1-1。
(3)根据真值表,得出7410的逻辑功能表达式。
相关文档
最新文档