集成触发器试卷

合集下载

数电试题库(新)

数电试题库(新)

第一、二章数制转换及逻辑代数一、完成下列数制转换(11001)2=()10;(32)10=()2;(110101.01)2=()10(132.6)10=()8421BCD;二、试分别用反演规则和对偶规则写出下列逻辑函数的反函数式和对偶式。

1、Y=错误!未找到引用源。

+CD2、Y=错误!未找到引用源。

C3、Y=错误!未找到引用源。

D4、Y= A错误!未找到引用源。

B5、Y=A+错误!未找到引用源。

6、Y=ABC+错误!未找到引用源。

错误!未找到引用源。

三、用公式法化简为最简与或式:1、Y=错误!未找到引用源。

C+错误!未找到引用源。

A2、Y=错误!未找到引用源。

错误!未找到引用源。

C+错误!未找到引用源。

BC+A 错误!未找到引用源。

C+ABC3、Y=错误!未找到引用源。

(A+B)4、Y=A错误!未找到引用源。

(C+D)+D+错误!未找到引用源。

5、CBCBBABAY+++=四、证明利用公式法证明下列等式1、错误!未找到引用源。

错误!未找到引用源。

+错误!未找到引用源。

错误!未找到引用源。

+BC+错误!未找到引用源。

错误!未找到引用源。

错误!未找到引用源。

=错误!未找到引用源。

+ BC2、AB+BCD+错误!未找到引用源。

C+错误!未找到引用源。

C=AB+C3、A错误!未找到引用源。

+BD+CBE+错误!未找到引用源。

A错误!未找到引用源。

+D4、AB+错误!未找到引用源。

错误!未找到引用源。

+ A错误!未找到引用源。

+错误!未找到引用源。

B=错误!未找到引用源。

)5、AB(C+D)+D+错误!未找到引用源。

(A+B)(错误!未找到引用源。

+错误!未找到引用源。

)=A+B错误!未找到引用源。

+D五、用卡诺图化简函数为最简与-或表达式1、Y(A,B,C,D)=错误!未找到引用源。

B+错误!未找到引用源。

C+错误!未找到引用源。

错误!未找到引用源。

+AD2、Y(A,B,C,D)=错误!未找到引用源。

错误!未找到引用源。

多功能集成电路考核试卷

多功能集成电路考核试卷
A.铜
B.硅
C.铝
D.钨
5.在集成电路设计中,以下哪个参数不是描述晶体管的重要参数?()
A.电流放大倍数
B.饱和电压
C.耗散功率
D.频率响应

C.非门
D.异或门
7. TTL型集成电路的逻辑“1”输出电压通常是()。
A. 0V
B. 5V
C. 10V
A.尺寸缩小
B.集成度提高
C.速度加快
D.功耗降低
E.成本上升
三、填空题(本题共10小题,每小题2分,共20分,请将正确答案填到题目空白处)
1.集成电路(IC)是由许多微小的电子元件组成的,这些元件主要是基于______材料制作的。
2.在数字电路中,逻辑门是实现逻辑功能的基本单元,其中与非门(AND-NOT)的逻辑表达式为______。
B.蚀刻技术
C.化学气相沉积
D.分子束外延
E.离子注入
12.数字集成电路的常见逻辑系列包括以下哪些?()
A. TTL
B. CMOS
C. ECL
D. ICL
E. BiCMOS
13.以下哪些是微电子技术的应用领域?()
A.计算机技术
B.通信技术
C.智能控制
D.医疗电子
E.航空航天
14.集成电路设计中需要考虑的电气特性包括以下哪些?()
7.金属互连是集成电路中用于连接各个器件和层的主要材料。( )
8.集成电路的制造过程中,光刻技术的精度决定了电路的最小特征尺寸。( )
9.在模拟集成电路中,放大器的带宽与晶体管的电流放大倍数成正比。( )
10.随着技术的发展,集成电路的尺寸会越来越大,集成度会越来越低。( )
五、主观题(本题共4小题,每题5分,共20分)

电子教案《数字电子技术(第5版_杨志忠)》教学资源第5章练习题参考答案

电子教案《数字电子技术(第5版_杨志忠)》教学资源第5章练习题参考答案

电压波形。
图 P5 2
图[题 ] 图[题 ]
5 2 A
5 2 B
[题 5 3] 在同步 RS 触发器中,已知 CP、R、S 输入的电压波形如图 P5 3 所示,试画出
输出 Q 端的电压波形。设触发器的初始状态为 Q =0。
[解] 根据由与非门组成同步 RS 触发器的逻辑功能画输出 Q 的电压波形。Q 电压波形中
[解] 先画出 、 Q0 Q0 和 、 Q1 Q1 的电压波形,再根据 Y1 = Q0 Q1 和 Y2 = Q0 Q1 的与非关系,
画出输出 Y1 和 Y2 的电压波形,如图[题 5 14]所示。
图 P5 14
图[题 5 14]
第 5 章 集成触发器 127
[题 5 15] 图 P5 15 是一个用 TTL 边沿双 JK 触发器组成的单脉冲发生器,CP 为连续脉 冲,试分析其工作原理,并画出 uO 的电压波形图。 [解] 由图 P5 15 可知,平时 S 开关接地,FF0 的 J0 接地,同时 K0 = ,1 FF1 的直接置 0 端通过 S 开关接地。因此,触发器 FF0 和 FF1 都处于 0 状态,Q0 = Q1 = 0,输出 uO 为低电平 0。 当 S 开关按下时,接高电平 1,这时 FF0 和 FF1 都为 T′触发器,处于计数状态。在 CP 下 降沿作用下,FF0 由 0 状态翻到 1 状态,Q0 = 1,输出 uO 由低电平 0 跃到高电平 1。 当输入下一个 CP 的下降沿时,FF0 由 1 状态翻到 0 状态,Q0 输出一个负跃变,输出 uO 由高电平 1 跃到低电平 0,与此同时,Q0 输出的负跃变使 FF1 由 0 状态翻到 1 状态,Q1 输出 的低电平使 FF0 置 0,从而保证了 S 开关每按一次,uO 输出一个正脉冲,输入和输出电压波形 如图[题 5 15]所示。 当 S 开关放开时,S 又接地,FF0 和 FF1 又回到初始的 0 状态,为下一次输出正脉冲做好准备。

湖大数字电路与逻辑设计试卷答案

湖大数字电路与逻辑设计试卷答案

数字电路与逻辑设计1_3试卷和答案一、填空(每空1分,共45分)1.Gray码也称循环码,其最基本的特性是任何相邻的两组代码中,仅有一位数码不同,因而又叫单位距离码。

2.二进制数转换成十进制数的方法为:按权展开法。

3.十进制整数转换成二进制数的方法为:除2取余法,直到商为0 止。

4.十进制小数转换成二进制数的方法为:乘2取整法,乘积为0或精度已达到预定的要求时,运算便可结束。

5.反演规则:对于任意一个逻辑函数式F,如果将其表达式中所有的算符“·”换成“+ ”,“+ ”换成“·”,常量“0”换成“ 1 ”,“ 1 ”换成“0”,原变量换成反变量,反变量换成原变量,则所得到的结果就是。

称为原函数F的反函数,或称为补函数6.n个变量的最小项是n个变量的“与项”,其中每个变量都以原变量或反变量的形式出现一次。

对于任何一个最小项,只有一组变量取值使它为 1 ,而变量的其余取值均使它为0 。

7.n个变量的最大项是n个变量的“或项”,其中每一个变量都以原变量或反变量的形式出现一次。

对于任何一个最大项,只有一组变量取值使它为0 ,而变量的其余取值均使它为 1 。

8.卡诺图中由于变量取值的顺序按格雷码排列,任何几何位置相邻的两个最小项,在逻辑上都是相邻的。

,保证了各相邻行(列)之间只有一个变量取值不同。

9.卡诺图化简逻辑函数方法:寻找必不可少的最大卡诺圈,留下圈内没有变化的那些变量。

求最简与或式时圈 1 、变量取值为0对应反变量、变量取值为1对应原变量;求最简或与式时圈 0 、变量取值为0对应原变量、变量取值为1对应反变量。

10.逻辑问题分为完全描述和非完全描述两种。

如果对于输入变量的每一组取值,逻辑函数都有确定的值,则称这类函数为完全描述逻辑函数。

如果对于输入变量的某些取值组合逻辑函数值不确定,即函数值可以为0,也可以为1(通常将函数值记为Ø或×),那么这类函数称为非完全描述的逻辑函数。

南京邮电大学大二微电子专业数字集成电路基础试卷及答案

南京邮电大学大二微电子专业数字集成电路基础试卷及答案
得分
四、简答题(共10分)
555定时器的电气原理图如图4.1所示,当5脚悬空时,比较器C1和C2的比较电压分别为 和 。问:
(1)当vI1> ,vI2> 时,比较器C1输出低电平,C2输出高电平,基本RS触发器(置0\置1\状态不变),放电三极管T导通,输出端vO为低电平。
(2)当vI1< ,vI2< 时,比较器C1输出高电平,C2输出低电平,基本RS触发器(置0\置1\状态不变),放电三极管T截止,输出端vO为高电平。
写出反馈归零函数,
方法一:从0开始计数
方法二:从1000开始计数,取状态S15=1111时,QC=1,经非门得
画连线图
方法一:
方法二:
得分
二、单项选择题(共20分)
1.对于四位二进制译码器,其相应的输出端共有。
A.4个B.16个C.8个D.10个
2.要实现 ,JK触发器的J、K取值应为。
A.J=0,K=0 B.J=0,K=1C.J=1,K=0D.J=1,K=1
3.图2.1所示是触发器的状态图。
A.SR B.D C.T D.Tˊ
4.在下列逻辑电路中,不是组合逻辑电路的有。
南京邮电大学《数字集成电路基础》试题A
(考试时间:120分钟)
班级:姓名:学号:成绩:
得分
一、空题(共20分)
1.数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
2.常用的BCD码有、、等,常用的可靠性代码有、等。
3.将十进制数45转换成8421码可得。
4.同步RS触发器的特性方程为Qn+1=__________;约束方程为。
×
1
1
×
0
×

数字电子技术试卷试题答案汇总

数字电子技术试卷试题答案汇总

数字电子技术基础试卷试题答案汇总一、 填空题(每空1分,共20分)1、逻辑代数中3种基本运算是(与运算、或运算、非运算)2、逻辑代数中三个基本运算规则 (代入规则、反演规则、对偶规则)3、逻辑函数的化简有 公式法 , 卡诺图 两种方法。

4、A+B+C= A ’B ’C ’ 。

5、TTL 与非门的u I ≤U OFF 时,与非门 关闭 ,输出 高电平 ,u I ≥U ON时,与非门 导通 ,输出 低电平 。

6、组合逻辑电路没有 记忆 功能。

7、竞争冒险的判断方法 代数方法 , 卡诺图法 。

8、触发器它2 稳态,主从RS 触发器的特性方程Q ’’=S+RQ ’ SR=0 ,主从JK 触发器的特性方Q ’’=JQ ’+K ’Q ,D 触发器的特性方程 Q ’’=D 。

二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( C ) A 、或逻辑 B 、与逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( C ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A (A)3、A 、Y=AB B 、Y 处于悬浮状态C 、Y=B A +4、下列图中的逻辑关系正确的是 ( A )A.Y=B A +B.Y=B A +C.Y=AB5、下列说法正确的是 ( A ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。

6、下列说法正确的是 ( C )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。

C 、同步触发器不能用于组成计数器、移位寄存器。

7、下列说法是正确的是 ( A )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是(A )A、施密特触发器的回差电压ΔU=U T+-U T-B、施密特触发器的回差电压越大,电路的抗干扰能力越弱C、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是( C )A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是( A )A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B (错)2、当输入9个信号时,需要3位的二进制代码输出。

集成电路设计原理考核试卷

集成电路设计原理考核试卷
3.阐述在集成电路设计中如何平衡功耗、速度和面积这三个设计约束,并说明设计师可能会面临哪些挑战。
4.描述模拟集成电路与数字集成电路在设计原则和实现技术上的主要区别,并给出一个实际应用中模拟集成电路的例子。
标准答案
一、单项选择题
1. B
2. B
3. D
4. D
5. B
6. D
7. C
8. C
9. B
10. D
17.在集成电路设计中,以下哪些方法可以提高电路的抗干扰能力?( )
A.采用差分信号传输
B.使用屏蔽技术
C.增加电源滤波器
D.提高工作频率
18.以下哪些类型的触发器在数字电路中常见?( )
A. D触发器
B. JK触发器
C. T触发器
D. SR触发器
19.以下哪些技术可以用于提高集成电路的数据处理速度?( )
3.以下哪些是数字集成电路的基本组成部分?( )
A.逻辑门
B.触发器
C.寄生电容
D.晶体管
4.以下哪些技术可以用于提高集成电路的频率?( )
A.减小晶体管尺寸
B.采用高介电常数材料
C.增加电源电压
D.优化互连线设计
5.在CMOS工艺中,以下哪些结构可以用来实现反相器?( )
A. PMOS晶体管
B. NMOS晶体管
11. C
12A
16. B
17. A
18. A
19. C
20. B
二、多选题
1. ABD
2. AB
3. AD
4. AB
5. AB
6. AB
7. ABCD
8. AB
9. ABCD
10. AC
11. ABC

触发器及时序逻辑电路考试试题(电工电子技术大学专业试卷)

触发器及时序逻辑电路考试试题(电工电子技术大学专业试卷)

触发器及时序逻辑电路考试试题一.填空题:1、欲将D 触发器作成翻转触发器,应令D = ;欲将JK 触发器作成翻转触发器,最简单的方法是 令J = ,K = 。

2、与非门构成的基本RS 触发器输入为D S 、D R ,工作时的约束条件为 。

3、时序逻辑电路的特点是 。

4、一个JK 触发器,现态Q n =0,要求在CP 作用下进入次态Q n+1=1,可令J = , K= 。

5、设计一个五进制计数器,最少需要触发器的个数是 。

6、具有置0、置1、保持和翻转功能的触发器是 触发器;只具有置0、置1功的触发器是 触发器。

7、D 触发器的特征方程为 ,JK 触发器的特征方程为 。

8、若要将T 触发器转换为/T 触发器,可将T 端接 电平。

9、要存储n 位二进制信息需要 个触发器? 10、触发器的状态是指 端的状态. 二.选择题:1、输入时钟脉冲频率为100KH Z 时,则十进制计数器最高一级触发器输出脉冲的频率为( )。

A .10KH ZB .20KH ZC .50KH ZD .100KH Z2、具有置0、置1、保持、翻转四种功能的触发器为 ( ) 。

A .RS 触发器B .JK 触发器C .D 触发器 D .T 触发器3.设计一个七进制计数器,最少需要触发器的个数是( ) 。

A .2个B .3个C .8个D .15个 4、四位二进制加法计数器能计的最大十进制数位为 ( )。

A .4B .10C .15D .16 5、四位二进制加法计数器的有效状态有( )个。

A .4B .10C .15D .167、下列电路中,是时序电路的是( )A .编码器B .寄存器C .译码器D .加法器 8、/T 触发器具有( )功能。

A .置0B .置1C .保持D .翻转9、与非门组成的基本RS 触发器的输入端D S 称为直接置1端,D R 称为直接置0端,若要使该触发器实现置1功能,应令( )。

A .0S D = 0R D =B .1S D = 0R D =C .B .0SD = 1R D = D .B .1S D = 1R D =10、图2-1所示是一个由74LS290型集成芯片构成的计数器,分析它是一个( )进制计数器?A .五进制B .六进制C .七进制D .十四进制三、判断题:( )1、一个十进制计数器可以作为十分频器使用。

维修电工高级理论试卷(5)卷

维修电工高级理论试卷(5)卷

维修电工高级理论试卷(5)卷一、判断题( )5.把输出电压短路后,如果反馈仍存在,则此反馈是电流反馈。

( )13.放大电路中上限频率与下限频率之间的频率范围称为放大电路的通频带。

( )21.共模抑制比KCMR越大,抑制放大电路的零点漂移的能力越强。

( )29.当集成运算放大器工作在非线性区时,输出电压不是高电平,就是低电平。

( )37.把十六进制数26H化为二十一进制数是00100110。

( )45.已知AB=AC,则B=C。

( )53.TTL输入端允许悬空,悬空时相当于输入低电平。

( )61.一位8421BCD码译码器的数据输入线与译码输出线的组合是4:10。

( )69.在基本RS触发器的基础上,加两个或非门既可构成同步RS触发器。

( )77.计数脉冲引至所有触发器的CP端,使应翻转的触发器同时翻转,称异步计数器。

( )85.多谐振荡器、单稳态触发器和施密特触发器输出的都是矩形波,因此它们在数字电路中得到广泛应用。

( )5.晶闸管的关断条件是阳极电流小于管子的擎住电流。

( )13.三相半波可控整流电路带电阻负载时,其输出直流电压的波形在α<60°的范围内是连续的。

( )21.在三相桥式全控整流电路中,两组三相半波电路是同时并联工作的。

( )29.在三相半控桥式整流电路中,要求共阴极组晶闸管的触发脉冲之间的相位差为120°。

( )37.整流电路中电压波形出现缺口是由于变压器存在漏抗。

( )45.造成晶闸管误导通的主要原因有两个,一是干扰信号加于控制极,二是加到晶闸管阳极上的电压上升率过大。

( )53.用TC787集成触发器组成的六路双脉冲触发电路具有低电平有效的脉冲封锁功能。

( )61.三相桥式全控整流电路能作为有源逆变电路。

( )69.调功器通常采用双向晶闸管组成,触发电路采用过零触发电路。

( )5.电气控制电路中继电器KA1的逻辑关系式为f(KA1)=SB·SQ1+KA1·,SQ3则对应的电路图为。

集成电子技术习题及解析-第二篇第4章

集成电子技术习题及解析-第二篇第4章
解: 这是将D功能触发器转换为JK功能触发器的一个功能转换电路,转换的的基本思路如图所示:
因为D触发器的特性方程为: ,而 触发器的特性方程为 所以 ,所以电路为:
题2.4.14由负边沿JK触发器组成的电路及CP、A的波形如图题2.4.14所示,试画出QA和QB的波形。设QA的初始状态为0。
图题2.4.14
② 依次设定初始状态,代入状态方程,求得次态,初态一般设为从0000开始;
③ 由求得的状态,画出状态转换图(把所有的状态都画上);
④ 根据状态转换图,可以画出波形图(时序图);
⑤得出电路的功能结论(计数器的模、进制数、能否自启动或其它结论);
分析时序电路还可以用其它的方法,本题不一一列出。
题2.4.22三相步进马达对电脉冲的要求如图题2.4.22所示,要求正转时,三相绕组Y0、Y1、Y2按A、B、C的信号顺序通电,反转时,Y0、Y1、Y2绕组按A、C、B的信号顺序通电(分别如图中的状态转换图所示)。同时,三相绕组在任何时候都不允许同时通电或断电。试用JK触发器设计一个控制步进马达正反转的三相脉冲分配电路。
(a) 是一个同步计数器,各触发器激励方程
触发器激励方程代入各自的特性方程求得状态方程:
依次设定初态,计算出次态如下:
初态设定从 开始,→001→010→011→100→001
→010, →000, →000
有状态转换图为:
111→000←110所以电路的模是M=4,采用余1码进行计数
↓ 四分频后,最高位的输出频率为
图题2.4.19
解:解该题时,注意全加器是一个合逻辑电路,而移位寄存器和触发器是一个时序电路,要注意时序关系。其波形如图:
题2.4.20(1)试分析图题2.4.20(a)、(b)所示计数器的模是多少?采用什么编码进行计数?

22.D触发器练习

22.D触发器练习

一、判断题1.D触发器的输出总是跟随其输入的变化而变化。

()2.D触发器具有两种逻辑功能。

()3.D触发器的逻辑功能可归纳为:CP=0时,Q n+1=Q n(保持);CP=1时, Q n+1=D,触发器的输出随D的变化而变化。

()4.D触发器是现在数字集成电路设计中最基本的逻辑单元之一。

()5.在实际应用中,常使用边沿D触发器。

()6.集成D触发器的逻辑功能与D触发器基本一样,不同的是它只在CP上升沿时工作。

()二、选择题1.仅具有“置0”、“置1”功能的触发器叫()。

A.JK触发器B.RS触发器C.D触发器D.T触发器2.SD 和RD接至基本RS触发器的输入端,分别是预置和清零端,()有效。

A.高电平B.CP=1C.低电平D.Q=03.下面哪项是同步D触发器的主要特点()。

A.Q=DB.Q n=DC.CP=1时跟随D.Q n+1=D n4.在CP作用下,D取值不同时,具有置0、置1功能的电路,都叫做()。

A.JR型触发器B.T型触发器C.D型时钟触发器D.JK型触发器5.D触发器的特性方程是()。

A.Q n=DB.Q n+1=DC.D n+1=QD.Q n=D n+16.时钟触发器产生空翻现象的原因是因为采用了()。

A.主从触发方式B.边沿触发方式C.电位触发方式D.维持阻塞触发方式7.触发器具有记忆功能,常用来保存()信息。

A.十进制B.八进制C.二进制D.六进制8.D触发器是一种不存在不定态的触发器,适宜用作()。

A.计数器B.锁存器C.计算器D.A和B9.由于D触发器相当于JK输入端总是输入两个相反的变量,所以D触发器只有()输出的状态。

A.5种B.4种C.3种D.2种三、填空题1.D触发器提供了两种功能。

2.通常把一个CP脉冲引起触发器两次翻转的现象称为。

3.D触发器的输入端子有个,用于消除了输出的不定状态。

4.D触发器的输入端子具有和的功能。

5.CP通过一个“非门”再输入到JK触发器,所以该D触发器是的触发器。

模块八检测题(答案)

模块八检测题(答案)

模块八检测题答案(一) 填空题:1.触发器的逻辑功能通常可用、、和等多种方法进行描述。

(功能真值表,逻辑函数式,状态转换图,时序波形图)2.组合逻辑电路的基本单元是,时序逻辑电路的基本单元是。

(门电路,触发器)3.触发器具有“空翻”现象,且属于触发方式的触发器;为抑制“空翻”,人们研制出了触发方式的JK触发器和D触发器。

(钟控RS,电平,边沿)4.JK触发器具有、、和四种功能。

欲使JK触发器实现n+1的功能,则输入端J应接,K应接。

n QQ=(置0 ,置1 ,保持,翻转,1 ,1 )5.同步RS触发器的状态变化是在时钟脉冲期间发生的,主从RS 触发器的状态转变是在时钟脉冲发生的。

(CP=1, 下降沿)6.时序逻辑电路按各位触发器接受信号的不同,可分为步时序逻辑电路和步时序逻辑电路两大类。

在步时序逻辑电路中,各位触发器无统一的信号,输出状态的变化通常不是发生的。

(时钟脉冲控制,同,异,异,时钟脉冲控制,同一时刻)7.分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的方程、方程和方程,若所分析电路属于步时序逻辑电路,则还要写出各位触发器的方程。

(驱动,输出,次态,异,时钟脉冲)8.寄存器可分为寄存器和寄存器,集成74LS194属于移位寄存器。

用四位移位寄存器构成环行计数器时,有效状态共有个;若构成扭环计数器时,其有效状态是个。

(数码,移位,双向,4 ,8 )9.74LS194是典型的四位型集成双向移位寄存器芯片,具有、并行输入、和等功能。

(TTL,左移和右移,保持数据,清除数据)10.逻辑图输入端子有圆圈的表示触发,输出端子有圆圈的表示;不带三角符号的表示方式,带三角符号的表示方式;带三角符号及圆圈的表示触发,有三角符号不带圆圈的表示触发。

(低电平,“非”,电位触发,边沿触发方式,下降沿,上升沿)(二)判断题(错)1.基本的RS触发器具有“空翻”现象。

(错)2.钟控的RS触发器的约束条件是:R+S=0。

电子技术习题

电子技术习题

电子技术习题3. 负反馈尽管使放大器的增益下降,但能提高增益的稳固性,扩展通频带,减小非线性失真,改变放大器的输入、输出电阻。

7. 负反馈对输出电阻的影响取决于输出端的反馈类型,电压负反馈能够减小输出电阻,电流负反馈能够增大输出电阻。

9. 将输出信号的一部分或者全部通过某种电路引回到输入端的过程称之反馈。

11. 负反馈对输入电阻的影响取决于输入端的反馈类型,串联负反馈能够增大输入电阻,并联负反馈能够减小输入电阻。

18. 温度升高时,二极管的导通电压减小,反向饱与电流增大。

22. 理想集成运放的开环差模电压增益为∞,差模输入电阻为∞,输出电阻为0,共模抑制比为∞。

24. 某处于放大状态的三极管,测得三个电极的对地电位为U1=-9V,U2=-6V,U3=-6.2V,电极3为基极, 1 为集电极,2为发射极,为PNP 型管。

26. 硅三极管三个电极的电压如图所示,则此三极管工作于放大状态。

29. 关于放大电路,若无反馈网络,称之开环放大电路;若存在反馈网络,则称之闭环放大电路。

31. 射极输出器的要紧特点是:电压放大倍数接近于1但小于1(或者 1)、输入电阻很大、输出电阻很小。

32. 纯净的具有晶体结构的半导体称之本证半导体,使用一定的工艺掺杂后的半导体称之杂质半导体。

50. 当温度升高时,由于二极管内部少数载流子浓度增大,因而少子漂移而形成的反向电流减小,二极管反向伏安特性曲线下移。

51. 为提高放大电路的输入电阻,应引入交流串联负反馈,为提高放大电路的输出电阻,应引入交流电流负反馈。

52. 本征半导体掺入微量的五价元素,则形成N 型半导体,其多子为自由电子,少子为空穴。

53. 与未加反馈时相比,如反馈的结果使净输入信号变小,则为负反馈,如反馈的结果使净输入信号变大,则为正反馈。

55. 串联负反馈在信号源内阻小时反馈效果显著;并联负反馈在信号源内阻大时反馈效果显著。

62. 引入正反馈可提高电路的增益,引入负反馈可提高电路增益的稳固性。

数字电子技术基本试题和答案解析

数字电子技术基本试题和答案解析

DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。

11. =(AB )。

12. 某计数器的输出波形如图1所示,该计数器是(5 )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。

数字电子技术试卷及答案

数字电子技术试卷及答案

第1页(共10页) 第2页(共10页)DC B AD C A B ++一、填空题(每空1分,共20分)1。

有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93)。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5。

已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F = 6. 如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。

7。

典型的TTL 与非门电路使用的电路为电源电压为(5)V,其输出高电平为(3.6)V ,输出低电平为(0。

35)V, CMOS 电路的电源电压为(3-18) V 。

8.74LS138是3线-8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为(10111111)。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有(11)根地址线,有(16)根数据读出线。

10。

两片中规模集成电路10进制计数器串联后,最大计数容量为(100)位。

11。

下图所示电路中, Y 1=(AB );Y 2 =(AB+AB );Y 3 =(AB ).12. 某计数器的输出波形如图1所示,该计数器是(5)进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为(低)有效。

1.逻辑函数有四种表示方法,它们分别是(真值表、)、(逻辑图式)、(逻辑表达 )和(卡诺图).2.将2004个“1”异或起来得到的结果是(0).3.由555定时器构成的三种电路中,(施密特触发器和单稳态触发器)是脉冲的整形电路。

4.TTL 器件输入脚悬空相当于输入(高)电平。

触发器试题——精选推荐

触发器试题——精选推荐

一、选择题(每题2分,共10题)1: 一位十六进制数可以用( )位二进制数来表示。

A. 1B. 2C. 4D. 16 2: 逻辑函数B A F ⊕= 和 G=A ⊙B 满足关系( )相等。

A. G F = B. G F =' C. G F = D. G F =3. 三态门输出高阻状态时, 是不正确的说法。

A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动4:要用n 位二进制数为N 个对象编码,必须满足( )。

A N = 2n B N ≥ 2n C N ≤ 2n D N = n5:串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。

A 超前,逐位 B 逐位,超前 C 逐位,逐位 D 超前,超前6:存在一次变化问题的触发器是( )。

A RS 触发器B D 触发器C 主从JK 触发器D 边沿JK 触发器7.同步计数器和异步计数器比较,同步计数器的显著优点是( )。

工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟C P 控制8.下列逻辑电路中为时序逻辑电路的是( )。

A.变量译码器B.加法器C.数码寄存器D.数据选择器9. N 个触发器可以构成能寄存( )位二进制数码的寄存器。

A.N -1 B.N C.N +1 D.2N10:想选一个中等速度,价格低廉的A/D 转换器,下面符合条件的是( )。

A 逐次逼近型 B 双积分型C 并联比较型D 不能确定二、填空题(每题1分,共10题)1: 若用二进制代码对48个字符进行编码,则至少需要 ( )位二进制数。

2:己知逻辑函数AC C B A Y +=,约束条件为C B =0,则卡诺图中有( )个最小项,有( )个无关项。

3.TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,高电平为3.2V 时,其输入低电平噪声容限U NL = ( ) ;输入高电平噪声容限为U NH = ( ) 。

天津工业大学历年数字电路试卷..

天津工业大学历年数字电路试卷..

三.已知逻辑电路如图所示,试分析其逻辑功能。

(10分)解:⑴由逻辑图写出逻辑表达式并化简:四.某汽车驾驶员培训班进行结业考试。

有三名评判员,其中A为主评判员,B 和C为副评判员。

在评判时按少数服从多数原则通过。

但若主评判员认为合格,亦可通过。

试用3-8译码器及逻辑门实现此逻辑电路。

(15分)五试用四选一数据选择器实现函数 (5分) Z1 = A+B六.分析如图所示电路的逻辑功能,并画出初始状态 Q1Q0 = 00的完整状态转换图和波形图。

(10分)解:⑴根据逻辑图列激励方程和状态方程为:⑷该电路功能为同步两位二进制计数器,计数模M=4,在状态为Q1Q0=11时进位输出为1。

(2分)七 (15分) 由CT74LS161及门电路组成的时序电路如图所示。

要求:⒈分别画出当M=1和M=0时的状态转换图;⒉分析该电路的功能,说明电路分别为几进制。

CT74LS161为四位二进制加法计数器,其功能表见下表。

⒉分析电路功能:(5分)当M=0时,电路为模8的计数器。

而当M=1时,电路为模5的计数器。

该电路为一可变模计数器。

八.试用JK触发器设计一个状态如下图的时序电路。

并检验电路能否自启动。

(15分)解:⒈写出次态卡诺图:(4分)⒉根据JK的特性方程,写激励方程(3分):经比较:⒊根据得到的方程式画出逻辑图如下所示:(5分)⒋检查电路能否自启动完整的状态转换图如下图所示,电路能自启动(3分)。

2004~2005年第一学期《数字电子技术基础》期末试卷(A)答案一、填空题。

(每空2分,共20分)⒈函数的最小项表达式( 1,4,5,6,7 )。

⒉函数的反函数=。

⒊若已知。

判断等式成立的最简方法是依据以下(b) 规则(a) 代入规则; (b) 对偶规则; (c) 反演规则;(d) 互补规则。

⒋若将一TTL异或门(输入端为A、B)当作反相器使用,则A、B端应(a) 连接?(a)A或B中有一个接1; (b) A或B中有一个接0; (c) A和B并联使用; (d)不能实现。

数电试题库(新)

数电试题库(新)

第一、二章数制转换及逻辑代数一、完成下列数制转换(11001)2=()10;(6AB)16=()10(46BE.A)16=()2=()10(32)10=()2;(110101.01)2=()10 (132.6)10=()8421BCD;(32.6)10=()余3码二、试分别用反演规则和对偶规则写出下列逻辑函数的反函数式和对偶式。

1、Y=+CD2、Y= C3、Y= D4、Y= A B5、Y=A+6、Y=ABC+三、用公式法化简为最简与或式:1、Y=C+ A2、Y=C+BC+A C+ABC3、Y=(A+B)4、Y=A(C+D)+D+5、C BY+++A=BBCAB四、证明利用公式法证明下列等式1、++BC+=+ BC2、AB+BCD+C+C=AB+C3、A+BD+CBE+A+D4、AB++ A+B=)5、AB(C+D)+D+(A+B)(+)=A+B+D五、用卡诺图化简函数为最简与-或表达式1、Y(A,B,C,D)=B+C++AD2、Y(A,B,C,D)=C+AD+(B+C)+A+3、Y(A,B,C,D)=4、Y(A,B,C,D)=5、Y(A,B,C,D)=+(5,6,7,13,14,15)6、Y(A,B,C,D)=+(6,14)7、Y(A,B,C,D)=+(3,4,13)8、∑∑,,,,,,,DAYBCm,d,(,2(511+=))30(131),964六、1、逻辑函数的表达方法有:逻辑函数表达式,逻辑图,_____,_____。

2、数字电路可进行_____运算,_____运算,还能用于_____。

3、若用二进制代码对48个字符进行编码,则至少需要位二进制数。

4、要用n位二进制数为N个对象编码,必须满足。

5、逻辑函数进行异或运算时,若“1”的个数为偶数个,“0”的个数为任意个,则运算结果必为。

七、选择题1. 在N进制中,字符N的取值范围为:()A.0 ~ N B.1 ~ N C.1 ~ N -1 D.0 ~ N-12. 下列数中,最大的数是()。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

集成触发器
姓名:号数:
1.是非题(对的打✓,错的打✕)
(1)触发器的逻辑特性与门电路一样,输出状态仅取决于触发器的即时输入状()(2)时钟脉冲的主要作用是使触发器的输出状态稳定。

……………………..()(3)基本RS触发器的S D、R D信号不受时钟脉冲的控制,就能将触发器置1或置0……………………………………………………………………….()(4)主从RS触发器能够避免触发器空翻现象。

……………………..()
(5)主从触发器电路中主触发器和从触发器输出状态的翻转是同时进行的。

()(6)同步触发器只有在CP信号到来后,才依据R、S信号的变化来改变输出的状态。

……………………………………………………………..()
2. 选择题
(1)基本RS触发器电路中,触发脉冲消失后,其输出状态()。

A、恢复原状态B、保持现状态C、出现新状态
(2)基本RS触发器完成转换所需的时间为()
A、tpdB、2tpdC、4tpd
(3)为了提高抗干扰能力,触发器脉冲宽度是()
A、越宽越好
B、越窄月好
C、无关的
(4)触发器与组合逻辑门电路比较()
A、两者都有记忆能力
B、只有组合逻辑门电路记忆能力
B、只有触发器记忆能力
(5)从触发器的工作特点看,它是()
A、双稳态电路
B、单稳态电路
C、无稳态电路
3. 填空题
(1)触发器具有个稳定状态,
(2)同步RS触发器状态的改变是与信号同步的。

(3)主从触发器是一种能防止现象的实用触发器。

(4)触发器电路中,S D、R D端可以根据需要预先将触发器或,而不受的同步控制。

(5)与非门构成的基本RS触发器,当S = 0,R = 1时,其输出状态是。

(6)在时钟脉冲控制下,根据输入信号及J端、K端的不同情况,能够具有
、、和功能的电路,称为JK触发器。

4. 问答题及画图题
(1)触发器的基本性质是怎样的触发器按逻辑功能之不同有哪些基本类型
(2)试按下图(A)中JK触发器符号,画出图(B)中Q端相应的输出波形(Q原始状态为0)。

(3)试按下图(A)中JK触发器符号,画出图(B)中Q端相应的输出波形(Q原始状态为0)。

(4)试按下图(A)中逻辑符号,画出图(B)中Q端相应的输出波形(Q原始状态为1)。

(5)试按下图(A)中触发器逻辑符号,画出图(B)中Q端相应的输出波形(Q原始状态为1)。

(6)下图(A)是两个触发器的连接图,设各触发器状态为0态,试画出对应于图(B)
中CP波形的 Q1和Q2的波形。

(7)图(A)触发器初始状态均为1态,试画出对应于图(B)中CP波形的Q1和Q2的波形。

(8)图是由三个D型触发器组成的电路图,试画出当CP脉冲输入后,各触发器输出的波形,设Q1、Q2、Q3初始状态均为0。

如下图是由D触发器组成的电路,设设Q1、Q2、Q3初始状态均为0,试分析电路的组成情况并画出CP、Q1、Q2、Q3相应的波形图。

(9)。

相关文档
最新文档