s3c2416核心板原理图

合集下载
相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

LCD_PW M TOUT1 TOUT2 TOUT3 SD1_W Pn TMS TDO TDI TCK TRSTn +V3.3 I2CSDA I2CSCL AC97_SDO AC97_SDI AC97_SYNC AC97_RSTn AC97_BITCLK EINT0 SD0_CDn SD1_CDn IRQ_LAN EINT5 EINT6 EINT7 EINT8 EINT9 EINT10 EINT11 EINT12 EINT13 EINT14 EINT15 R25 10K +VDD_DDR2 ADCIN0 ADCIN1 ADCIN2 ADCIN3 TSYM TSYP TSXM TSXP +V3.3
B3 D7 A3 H8 C4 G8 B4 F8 A4 D8 A5 H9 C6 G9 B6 F9 A6 D9 C7 C9 B7 H10 A7 G10 C8 F10 H2 K6 H3 L7 G1 K7 G2 K8 G3 K4 F1 J6 F2 J4 E1 H7 D5 B2 D4 F4 C1 G6 C3 F7 D6 A2 D3 P18 M14 N18 M15 U6 V4 W4 U5 V8 Y7 R17 U17 V19 U16 V18
R15
4.7K
G4 D2 H6 D1 H4 E3
A
A
5
4
3
2
整件设计文件 产品型号 S3C2416 原理图 硬件版本 V1.00 页面大小 A3 文件编号 <Ser> 版次 1.0 页次 2 / 9 日期 2011.09.17 核准 审核 ALE 编写 73103-06A 1
5
4
3
2
1
+V3.3
D
ADDR0 ADDR1
ADDR0 ADDR1
9 7 +V3.3
D
R4 opt(100K)
OM4 OM3 OM2 OM1 OM0
9 9
R5 100K
R6 100K
R7 100K
R8 100K
R9 100K
C
9 9 9 9 9 9 9 9
GPK0 GPK1 GPK2 GPK3 GPK4 GPK5 GPK6 GPK7
TOUT0/GPB0 TOUT1/GPB1 TOUT2/GPB2 TOUT3/GPB3 TCLK/GPB4 TMS TDO TDI TCK nTRST IICSDA/GPE15 IICSCL/GPE14
T4 V2 U4 W1 Y3 P19 M13 L17 P20 L15
R22 R23 10K 10K
C12 B13 D12 A13 H12 B12 C11 A11 D11 A10 F11 B10 C10 A9 D10 B9 A17 D15 B17 G14 C17 D16 A18 D17 B18 B20 A19 C20 B19 C19 C18 E17 D20 F17 E18 G15 E19 G17 E20 H15 F18 H17 F19 J14 F20 J15 G20 J18 B15 F13 B14 A15 F12 D13 G12 A14 F14 C14 D14 B16 C13 A16 E4 B1 C2
XTIUSB XTOUSB
I2S0_SDO/PCM0_SDO/AC_SDO0/GPE4 I2S0_SDI/PCM0_SDI/AC_SDI0/GPE3 I2S0_SCLK/PCM0_SCLK/AC_SYNC0/GPE1 I2S0_LRCK/PCM0_FSYNC/AC_nRESET0/GPE0 I2S0_CDCLK/PCM0_CDCLK/AC_BIT_CLK0/GPE2 EINT0/GPF0 EINT1/GPF1 EINT2/GPF2 EINT3/GPF3 EINT4/GPF4 EINT5/GPF5 EINT6/GPF6 EINT7/GPF7 EINT8/GPG0 EINT9/GPG1 EINT10/GPG2 EINT11/GPG3 EINT12/GPG4 EINT13/GPG5 EINT14/GPG6 EINT15/GPG7 AIN0 AIN1 AIN2 AIN3 AIN4 AIN5 AIN6/YM AIN7/YP AIN8/XM AIN9/XP VREF DM_UDEV DP_UDEV DN0 DP0 XI_UDEV XO_UDEV REXT XTIPLL XTOPLL XTIRTC XTORTC EPLLCAP EXTCLK
5 5 5
SADDR14 SADDR15 SDATA[15:0] SDATA0 SDATA1 SDATA2 SDATA3 SDATA4 SDATA5 SDATA6 SDATA7 SDATA8 SDATA9 SDATA10 SDATA11 SDATA12 SDATA13 SDATA14 SDATA15 GPK0 GPK1 GPK2 GPK3 GPK4 GPK5 GPK6 GPK7
9 9 9 9 9 8 8 8 8 8 9 9 6 6 6 6 6 9 9 9 7 9 9 9 9 9 9 9 9 9 9 9 9 9 9 9 9 9 9 9
U1B S3C2416
Y8 V9 N9 Y10 Y9 R9 P9 N15 T18 P17 R18 N17 U19 M17 U20 K17 N19 K15 N20 K14 M20 K13 L18 Y19 U14 W18 N11 Y18 P12 V17 V14 W17 R13 U15 J20 H19 L13 L14 K19 K18 H20 V20 U18 W20 T17 V16 P15
DATA0 DATA1 DATA2 DATA3 DATA4 DATA5 DATA6 DATA7 DATA8 DATA9 DATA10 DATA11 DATA12 DATA13 DATA14 DATA15
DATA[15:0]
5,7
需要确认问题: 1、需要确认上拉电阻 2、KEY_RST这样设计是否OK,还是需要 用一个上电延时芯片MAX811
RADDR0/GPA0 RADDR1 RADDR2 RADDR3 RADDR4 RADDR5 RADDR6 RADDR7 RADDR8 RADDR9 RADDR10 RADDR11 U1A RADDR12 RADDR13 S3C2416 RADDR14 RADDR15 RADDR16/GPA1 RADDR17/GPA2 RADDR18/GPA3 RADDR19/GPA4 RADDR20/GPA5 RADDR21/GPA6 RADDR22/GPA7 RADDR23/GPA8 RADDR24/GPA9 RADDR25/RDATA_OEN RDATA0 RDATA1 RDATA2 RDATA3 RDATA4 RDATA5 RDATA6 RDATA7 RDATA8 RDATA9 RDATA10 RDATA11 RDATA12 RDATA13 RDATA14 RDATA15 nRCS0 nRCS1/GPA12 nRCS2/GPA13 nRCS3/GPA14 nRCS4/GPA15 nRCS5/GPA16 nRBE0 nRBE1 nROE nRWE nWAIT nBATT_FLT nRESET nRSTOUT/GPA21 PWR_EN nXBACK/GPB5 nXBREQ/RTCK/GPB6 nXDACK0/I2S0_SDO1/GPB9 nXDREQ0/I2S0_SDO2/GPB10 CLKOUT0/GPH13 CLKOUT1/GPH14 OM0 OM1 OM2 OM3 OM4
R11 R12
4.7K 100K nBATF
OEn W En +V3.3
7 7
B
5 5 5 5 5 5 5 8 9 9 5 5 5 5 5 5
8
KEY_RST
R13 R14 8,9 9 9 9 9 9 9 9 9
opt(0) 0
nRESET
7,9wk.baidu.com
PW R_EN GPB5 GPB6 GPB9 GPB10 CLKOUT0 CLKOUT1 OM0 OM1 OM2 OM3 OM4
+V3.3
C
RESET
D1 1N4148 CSn0 CSn1 5 7 GPA13 GPA14 GPA15 GPA16 9 9 9 9 KEY_RST C1 475 9 R10 10K
GPA13 GPA14 GPA15 GPA16
5 5 5 5
B
nSCS0 SCKE SCLK nSCLK nSW E nSRAS nSCAS DQS1 DQS0 DQM1 DQM0 GPA24 GPA23 GPM0 +V3.3 FCLE FALE FW En FREn FCEn RnB
SADDR0 SADDR1 SADDR2 SADDR3 SADDR4 SADDR5 SADDR6 SADDR7 SADDR8 SADDR9 SADDR10 SADDR11 SADDR12 SADDR13 SADDR14 SADDR15 SDATA0 SDATA1 SDATA2 SDATA3 SDATA4 SDATA5 SDATA6 SDATA7 SDATA8 SDATA9 SDATA10 SDATA11 SDATA12 SDATA13 SDATA14 SDATA15 SDATA16/GPK0 SDATA17/GPK1 SDATA18/GPK2 SDATA19/GPK3 SDATA20/GPK4 SDATA21/GPK5 SDATA22/GPK6 SDATA23/GPK7 SDATA24/GPK8 SDATA25/GPK9 SDATA26/GPK10 SDATA27/GPK11 SDATA28/GPK12 SDATA29/GPK13 SDATA30/GPK14 SDATA31/GPK15 nSCS1 nSCS0 SCKE SCLK nSCLK nSWE nSRAS nSCAS DQS1 DQS0 DQM3/GPA26 DQM2/GPA25 DQM1 DQM0 RSMVAD/GPA24 RSMCLK/GPA23 RSMBWAIT/GPM0 FCLE/GPA17 FALE/GPA18 nFWE/GPA19 nFRE/GPA20 nFCE/GPA22 FRnB/GPM1
B
B
A
整件设计文件 产品型号 S3C2416 原理图 硬件版本 V1.00 页面大小 A3 文件编号 <Ser> 版次 1.0 页次 1 / 9 日期 2011.09.17 核准 审核 ALE 编写 73103-06A
5 4 3 2 1
A
5
4
3
2
1
5
D
SADDR[12:0]
SADDR0 SADDR1 SADDR2 SADDR3 SADDR4 SADDR5 SADDR6 SADDR7 SADDR8 SADDR9 SADDR10 SADDR11 SADDR12
R20 10K
R21 10K
R17 10K
M3 N7 M2 N8 M1 N6 N1 P6 N2 P7 R4 P1 T3 P2 W2 R1 Y2 R2 W3 T1 V3 U2 U3 V1 J1 L4 K1 L2 M4
VD0/GPC8 VD1/GPC9 VD2/GPC10 VD3/GPC11 VD4/GPC12 VD5/GPC13 VD6/GPC14 VD7/GPC15 VD8/GPD0 VD9/GPD1 VD10/GPD2 VD11/GPD3 VD12/GPD4 VD13/GPD5 VD14/GPD6 VD15/GPD7 VD16/GPD8 VD17/GPD9 VD18/GPD10 VD19/GPD11 VD20/GPD12 VD21/GPD13 VD22/GPD14 VD23/GPD15
D
9 R18 R19 R16 opt(10K) opt(10K) opt(10K) GPC5 GPC6 GPC7
VD[23:0] VD0 VD1 VD2 VD3 VD4 VD5 VD6 VD7 VD8 VD9 VD10 VD11 VD12 VD13 VD14 VD15 VD16 VD17 VD18 VD19 VD20 VD21 VD22 VD23
5
4
3
2
1
S32416 V1.00 CPU BOARD Schematics
D
Revision V1.00
Data 2011.08.29
Description Design by gx
D
C
C
Table of Contents Page Function
01 02 03 04 05 06 07 08 09 07 TITLE S3C2416_A S3C2416_B S3C2416_C DDR2/NAND AC97 DM9000 POWER COMMECTOR CONNECTOR
相关文档
最新文档