数字电子技术 实验四PPT课件
数字电子技术实验ppt
根据逻辑门的功能和输入信号的变化,输出信号只会在特定的
输入组合下发生变化。
组合逻辑电路的优点
03
结构简单,易于分析和设计。
组合逻辑电路的设计
1 2 3
采用基本逻辑门进行设计
使用AND、OR、NOT三个基本逻辑门进行组 合和连接,实现所需的逻辑功能。
采用真值表描述逻辑功能
为每个输入端口定义一个二进制数代表的开关 状态,并列出所有可能的输入组合和对应的输 出结果。
转化为电路图
根据真值表,使用逻辑门将输入和输出端口连 接起来,构成组合逻辑电路的电路图。
组合逻辑电路的应用
实现基本运算功能
如加法器、比较器、多路选择器等。
用于数据传输
如译码器、编码器等。
用于故障检测与诊断
通过设计特定的组合逻辑电路,可以检测系统或设备的故障并 进行诊断。
03
实验三:时序逻辑电路
时序逻辑电路的原理
时序逻辑电路的基本结构
包含触发器、组合逻辑电路和反馈 回路。
触发器的种类及其特性
例如,JK触发器、D触发器等。
组合逻辑电路的功能
例如,编码器、译码器、比较器等 。
反馈回路的作用
例如,通过反馈实现数据的存储和 传递。
时序逻辑电路的设计
设计步骤
明确电路的功能需求→选 择合适的触发器和组合逻 辑电路→设计反馈回路→ 调整电路参数。
THANKS
谢谢您的观看
设计实例
例如,设计一个四进制计 数器。
设计工具
例如,Multisim、 Proteus等。
时序逻辑电路的应用
计数器
用于计数、分频等。
移位寄存器
用于数据移位、串/并转换等。
寄存器
数字电子技术4[1]
Qn+1 Qn 1 0 不定
数字电子技术4[1]
(三)基本 RS 触发器的优缺点
优点 电路简单,是构成各种触发器的基础。 缺点 1. 输出受输入信号直接控制,不能定时控制。
2. 有约束条件。
PPT文档演模板
数字电子技术4[1]
二、同步触发器 Synchronous Flip - Flop
PPT文档演模板
数字电子技术4[1]
二、触发器的类型
根据逻辑功能不同分为
RS 触发器 D 触发器 JK 触发器 T 触发器 T 触发器
根据触发方式不同分为
电平触发器
边沿触发器
主从触发器
根据电路结构不同分为
基本 RS 触发器 同步触发器 主从触发器 边沿触发器
三、触发器逻辑功能的描述方法
主要有特性表、特性方程、驱动表 (又称激励表)、状态转换图和波形图 (又称时序图)等。
PPT文档演模板
数字电子技术4[1]
2. D 触发器的特性表、特性方程、驱动表和状态转换图
D 触发器特性表
D Qn Qn+1 000 010 101 111
特性方程 Qn+1 = D
无约束
Qn+1 在 D = 10 时 就为 10,与 Qn 无关。
D 触发器驱动表 Qn Qn+1 D 00 0 01 1 10 0 11 1
输出
QQ 不定
01 10 不变
Q
输出既非 0 状态,
1 也非 1 状态。当 RD 和 SD 同时由 0 变 1 时, 输出状态可能为 0,也
G2 可能为 1,即输出状态 不定。因此,这种情况
禁用。
RD 0
数电4精品PPT课件
基本RS触发器
• 特性表(状态真值表)
基本RS触发器
• 逻辑符号
同步RS触发器
• ①电路结构
➢②工作原理
➢CP=0,将R、S信号封锁。 ➢A=B=1;基本RS触发器输入 为1时,保持原状态不变。
同步RS触发器
• ③特性表
同步RS触发器特性表
CP R S Qn+1 说明
0 × × Qn 不变
第4章 触发器
第4章 触发器
• 触发器(FF:Flip-Flop, 或Trigger):具有记忆功 能,能够存储一位二进制信号(0或1)的基本逻 辑单元。
第4章 触发器
根据逻辑功能分为
• RS触发器
• D触发器
• JK触发器
• T触发器
基本RS触发器
• ⒈ 基本RS触发器 • ⑴与非门构成 • 电路结构
1 1 0 0 置0
1 0 1 1 置1 1 0 0 Qn 不变 1 1 1 1 禁止
➢④特性方程
Qn+1 = S + R×Qn
R ×S=0
CP=1期间有效
• ⑴电路结构
பைடு நூலகம்
同步D触发器
➢⑵逻辑符号
同步D触发器
同步JK触发器
例:设计一个4人抢答逻辑电路,具体要求如 下:
(1)每个参赛者控制一个按钮,用按动按钮 的方式发出抢答信号。
(2)竞赛主持人另有一个按钮,用于将电路 复位。
(3)竞赛开始后,先按动按钮者将对应的一 个发光二级管点亮,此后其他三人再按动 按钮对电路不起作用。
找出电路的状态和输出的状态在输入变量和时钟信号 作用下的变化规律
结束语
当你尽了自己的最大努力时,失败也是伟大的, 所以不要放弃,坚持就是正确的。
《数字电子技术》PPT课件
称为集电极开路门,简称OC门。集电极开路门可以线与, 即将多个OC门的输出端连接起来。本节课的任务即是掌握 由TTL集电极开路门电路CT74LS03构成的线与功能逻辑 电路。
精选ppt
2
模块Ⅱ 数字电子技术
项目二 逻辑门电路基础
任务一 插装与调试OC门CT74LS03的“线与”功能
阻RC的数值,并将RC和电源UCC连接在OC门的输出端。
2. 功能与应用
(1)功能:实现正常的逻辑功能、提高输出驱动负载的能力、
转换TTL到其他电平、实现“线与”功能。外接上拉电阻R
的取值范围为几百至几千欧,接入外接电阻R后:
1)A、B不全为1时,uB1=1V,T2、T3截止,Y=1。
2)A、B全为1时,uB1=2.1V,T2、T3饱和导通,Y=0。
模块Ⅱ 数字电子技术
项目二 逻辑门电路基础
任务一 插装与调试OC门CT74LS03的“线与”功能
【学习目标】 1.熟悉集电极开路门(OC门)的逻辑功能。 2.掌握OC门的电路原理。 3.掌握由CT74LS03实现的线与功能电路的仿真调试。
精选ppt
1
模块Ⅱ 数字电子技术
项目二 逻辑门电路基础
任务一 插装与调试OC门CT74LS03的“线与”功能
输出Vo为低电平。如图
2-1-2所示。
图2-1-2 输入全为高电平时的情况
精选ppt
6
模块Ⅱ 数字电子技术
项目二 逻辑门电路基础
任务一 插装与调试OC门CT74LS03的“线与”功能
(2)输入有低电平时:
如uA=0.3V, uB= uC =3.6V,则
uB1=0.3+0.7=1V,VT2、 VT3截止,VT4导通。忽
数字电子技术第四章的PPT(徐丽香,第二版)ppt课件
Y=D0;当S1S0=01时,Y=D1;
当S1S0=10时,Y=D2;当
S1S0=11时,Y=D3。
ppt精选版
四路选择器 33
数据选择器在智能小区的应用
ppt精选版
34
端
传 送
0 1
(3).数据选择器和分配器的应用
000
由译码器连1 译码
0 pp禁t精选止版译码
如果A>B=0表示,则表示中断请求对象级别比现行处理的 事件级别低,比较器不发出中断信号,直到计算机处理完当 前的事件后再将现行状态寄存器中的状态清除,转向为别的 低级中断服务。
ppt精选版
40
4.6 加法器
4.6.1半加器 半加器可如组合逻辑电路分析的例3.1中介绍 的用与非门组成,也可以如图 (a)由异或门及 与门组成。
成电路来实现组合逻辑电路时,方法与使用小
规模集成电路基本一样。
ppt精选版
50
实验四 编码、译码和显示驱动电 路综合实验
一、实验目的
熟悉编码器、七段译码器、LED和数据选 择器等中规模集成电路的典型应用。
ppt精选版
51
二、实验仪器及器件
1.数字实验箱
2.BCD码(9~4线)优先编码器74HC147 1块
ppt精选版
41
4.6.2全加器
1.1位全加器
全加器的真值表
输入
输出
Ai
Bi
Ci
Si
Ci+1
全加器:进行加数、被加 0
0
0
0
0
数和低位来的进位信号相 0
0
1
1
0
加,并根据求和结果输出 0
1
0
1
《数字电子技术实验》讲义课件
实验一 门电路逻辑功能测试及简单设计一、实验目的1.熟悉数字万用表、示波器和数字电路基础实验箱的使用;2.掌握TTL 和CMOS 与门主要参数的测试方法;3.了解门电路的电压传输特性的测试方法;4.掌握74LS00与非门、74LS02或非门、74LS86异或门、74LS125三态门和CC4011门电路的逻辑功能;5.掌握三态门的逻辑功能。
6.掌握利用门电路设计数字电路的方法。
二、预习要求1.了解TTL 和CMOS 与非门主要参数的定义和意义。
2.熟悉各测试电路,了解测试原理及测试方法。
3.熟悉74LS00、74LS02、74LS86、74LS125和CC4011的外引线排列。
4.画实验电路和实验数据表格。
三、实验原理与参考电路1、TTL 与非门的主要参数TTL 与非门具有较高的工作速度、较强的抗干扰能力、较大的输出幅度和负载能力等优点烟而得到了广泛的应用。
(1)输出高电平OH V :输出高电平是指与非门有一个以上输入端接地或接低电平时的输出电平值。
空载时,OH V 必须大于标准高电平(V V SH 4.2=),接有拉电流负载时,OH V 将下降。
测试OH V 的电路如图1.1所示。
(2)输出低电平OL V : 输出低电平是指与非门的所有输入端都接高电平时的输出电平值。
空载时,OL V 必须低于标准电平(V V SL 4.0=),接有灌电流负载时,OL V 将上升。
测试OL V 的电路如图1.2所示。
图1.1 V OH 的测试电路 图1.2 V OL 的测试电路(3)输入短路电流IS I :输入短路电流IS I 是指被测输入端接地,其余输入端悬空时,由被测输入端流出的电流。
前级输出低电平时,后级门的IS I 就是前级的灌电流负载。
一般IS I <1.6mA 。
测试IS I 的电路见图1.3。
(4)扇出系数N :扇出系数N 是指能驱动同类门电路的数目,用以衡量带负载的能力。
图1.4所示电路能测试输出为低电平时,最大允许负载电流OL I ,然后求得ISOL I I N 。
数字电子技术实验讲义4-触发器逻辑功能测试及应用
实验四:触发器逻辑功能测试及应用一、实验目的1、掌握集成触发器的逻辑功能及使用方法2、熟悉触发器之间相互转换的方法 二、实验内容及步骤1、测试双JK 触发器74LS112逻辑功能。
在输入信号为双端的情况下,JK 触发器是功能完善、使用灵活和通用性较强的一种触发器。
本实验采用74LS112双JK 触发器,是下降边沿触发的边沿触发器。
JK 触发器的状态方程为Q n+1 =J Q n +K Q n (1)JK 触发器74LS112逻辑电路引脚图如下:图1(2)测试复位、置位功能,将测试结果填入表1。
表1(3)触发功能测试,按表2要求测试JK 触发器逻辑功能。
表2(4)根据图2逻辑图将JK 触发器分别连接成T 触发器和T ′触发器,并通过做实验进行验证。
注释:T 触发器的逻辑功能:当T =0时,时钟脉冲作用后,其状态保持不变;当T =1时,时钟脉冲作用后,触发器状态翻转。
如果将T 触发器的T 端置“1”,即得T'触发器。
在T'触发器的CP 端每来一个CP 脉冲信号,触发器的状态就翻转一次,故称之为反转触发器,广泛用于计数电路中。
图22、测试双D 触发器74LS74的逻辑功能在输入信号为单端的情况下,D 触发器用起来最为方便,其状态方程为 Qn+1=D n,其输出状态的更新发生在CP 脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D 端的状态,D 触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。
(1)D 触发器74LS74逻辑电路引脚图3所示。
图3(2)测试复位、置位功能,将测试结果填入表3。
表3(3)D触发器的功能测试,按表4要求测试D触发器逻辑功能,填入表4。
表4(4)、根据图4所示逻辑图,将D触发器连接成计数单元(即T′触发器)。
并通过实验进行验证。
图4三、思考题1、根据表1的测试结果,R端也称为异步端。
S端也称为异步端。
2、总结JK触发器74LS112的动作特点。
数字电子技术实验4.4 数据选择器及其应用的Multisim仿真实验
2.5 V 2.5 V
U1
4 3 2 1 15 14 13 12
D0 D1 D2 D3 D4 D5 D6 D7
11 10 9
A B C
7 ~G
Y5 ~W 6
74LS151D
G Key = G
图4-36 八选一数据选择器74LS151逻辑功能仿真电路图 2. 仿照例3,用双4选1数据选择器74LS153实现函数全加器。
实验4.4 数据选择器及其应用
一、实验目的
1.掌握中规模集成数据选择器的逻辑功能的测试方法。 2.掌握数据选择器构成的组合逻辑电路测试方法。
实验4.4 数据选择器及其应用
二、实验设备及材料
1.装有Multisim 14的计算机。 2.数字电路实验箱。 3.数字万用表。 4.74LS151、74LS153、74LS00。
实验4.4 数据选择器及其应用
三、实验原理
图4-30 4选1数据选择器示意图
图4-31 74LS151引脚排列
实验4.4 数据选择器及其应用
三、实验原理
图4-32 74LS153引脚功能
实验4.4 数据选择器及其应用
三、实验原理
图4-33 74LS151实现函数 F AB' A'C BC'
图4-34 74LS151实现函数 F AB'A' B
实验4.4 数据选择器及其应用
三、实验原理
图4-35 用4选1数据选择器实现函数 F A B Ci
实验4.4 数据选择器及其应用
四、计算机仿真实验内容
1.8选1数据选择器74LS151的逻辑功能
YWLeabharlann VCC 5VA0 Key = A A1 Key = B A2 Key = C
数字电子技术PPT课件
0.01μF
VCC
R1
8 5
43D
5G55 5
7 D1 6 TH
D2
R Rw 2
1 2 TL
vC
C
图8-4占空比可调多谐振荡器
第9页/共25页
(2)单稳态触发 器
➢单 稳 态 触 发 器 是 一 种 用 于 整 形 、 延 时 、 定 时 的 脉 冲电路。
➢ 整形:把不规则的波形转换成宽度、幅度都相等的矩形脉冲。 ➢ 延时:将输入信号延迟一定时间之后输出。 ➢ 定时:产生一定宽度的方波。
VC>2/3VCC 后 V0=0, 三 极 管 导通, C放电后VC=0, 输出处 于 稳 态 . 当 VI 负 脉 冲 到 来 时, ……
第13页/共25页
如果忽略三极管的饱和压
降,则电容C从零电平上升
到2VCC/3的时间为暂稳态时 间,即输出脉冲宽度Tw为:
Tw=RCln3=1.1RC 这种单稳态触发器电路要
第16页/共25页
➢将 5 G 5 5 5 定 时 器 的 高 触 发 端 T H 和 低 触 发 端 T L 连 接
起来就构成了施密特触发器。如图8-7所示。
VCC
vI
2VCC VT+
84
3
VCC
VT-
vI
TH 6 5G555 3
3
vO
0
t
TL 2 1
5
vO
0.01μF
t
图8-7施密特触发器
0 图8-8施密特触发器工作波形
第20页/共25页
vO(vI1) VOH
0
VOL
vO(1 vI2)
0 vO2
0 vI3
0
数字电子技术四阎石六版PPT课件
y1 f1(a1a2 an )
y2 f2(a1a2 an )
ym
fm(a1a2
a
)
n
Y F ( A)
《数字电子技术基础》第六版
4.2 组合逻辑电路的分析方法
所谓分析给定的组合逻辑电路,就是要通过分析找出电路 的逻辑功能。
《数字电子技术基础》第六版
4.2 组合逻辑电路的分析方法
一般从逻辑函数式不能立刻看出电路的逻辑功能和用途, 需转化为真值表的形式。
附加 控制端
Yi' (S mi)'
《数字电子技术基础》第六版
Y2 I4 I5 I6 I7 Y1 I2 IN3o I6 I7 Y0 I1 ImI3age I5 I7
《数字电子技术基础》第六版
No Image
二、优先编码器
《数字电子技术基础》第六版
• 特点:允许同 时输入两个以 上的编码信号 ,但只对其中 优先权最高的 一个进行编码 。
• 例:8线-3线优 先编码器
Y0
A
' 2
A
' 1
A
' 0
m0
Y1
A
' 2
A
' 1
A
0
m1
用电路进行实现
Y2
A
' 2
A
1
A
' 0
最
m
2
小 项
...
译 码
Y7 A2A1A0 m 7 器
0(0V )1(3V 1) (3V )
0V 0.7V
3.7V
用二极管与门阵 列组成的3线-8 线译码器
集成译码器实例:74HC138
SS3S2S1
精品课件-数字电子技术-第4章
第4章 小规模时序电路及其应用
图4-15 例4.3波形
第4章 小规模时序电路及其应用
当第1个CP脉冲的下降沿到来时, JK=10,则触发器置1, Q为1;当第2个CP脉冲的下降沿到来时,JK=00,则触发器状 态保持不变,Q仍为1;当第3个CP脉冲的下降沿到来时, JK=01,则触发器置0,Q为0;当第4个CP脉冲的下降沿到来 时,JK=00,则触发器状态保持不变,Q仍为0;当第5个CP脉 冲的下降沿到来时,JK=11,则触发器状态翻转,Q 转变为1。
第4章 小规模时序电路及其应用
【例4.4】 上升沿触发的JK触发器的CP脉冲和输入信号 J、 K的波形如图4-16 所示, 画出触发器输出Q的波形(设Q 的初始状态为“0”)。
解: 由于上升沿JK触发器是上升沿触发的, 因此作图时 应首先找出各CP脉冲的上升沿,再根据当时的输入信号J、K 得出输出Q,作出波形如图4-16所示。
第4章 小规模时序电路及其应用
表4-1 基本RS触发器真值表
第4章 小规模时序电路及其应用
2) 特征方程 基本RS触发器的次态与现态及输入间的关系也可以用逻辑 函数表示。将基本RS触发器的真值表填入卡诺图,得到Qn+1函 数的卡诺图,如图4-4所示。通过卡诺图化简得到
第4章 小规模时序电路及其应用
第4章 小规模时序电路及其应用
图4-8 时钟RS (a) 逻辑图; (b) 国标符号;(c) 用74HC00实现的Байду номын сангаас钟RS触发器
第4章 小规模时序电路及其应用
2.
当CP=0 当CP=1时,触发器的状态随输入信号的不同而改变,变 化的规律可用图4-9(a)所示的状态图、图4-9(b)所示的状态 卡诺图、表4-3所示的特性表以及下述特征方程及约束条件 来描述。
数字电子技术实验ppt课件
• 实验概述 • 基本理论 • 实验操作 • 实验结果与分析 • 结论与建议
01
实验概述
实验目的
掌握数字电子技术的 基本原理和实验方法。
加深学生对数字电子 技术在现代电子系统 中的应用理解。
培养学生对数字电路 的分析、设计、调试 和故障排除能力。
实验设备与材料
01
数字示波器
寄存器与移位器实验
总结词:理解寄存器与移位器
的工作原理和功能
01
详细描述
02
介绍寄存器和移位器的基本概
念,包括寄存器的读写操作、
移位器的位移操作等。
03
演示寄存器和移位器的电路图
、符号和功能表。
04
实验操作演示,包括寄存器和 移位器的输入和输出测量。
05
分析实验结果,总结寄存器和 移位器的工作原理和应用。
实验操作演示,包括逻辑门电路的输入和 输出测量。
05
06
分析实验结果,总结逻辑门电路的功能和 应用。
触发器实验
总结词:理解触发器的工 作原理和功能
介绍触发器的基本概念, 包括RS触发器、D触发器
等。
实验操作演示,包括触发 器的输入和输出测量。
详细描述
演示触发器的电路图、符 号和状态转换图。
分析实验结果,总结触发 器的工作原理和应用。
数据和参与运算等功能。
寄存器的分类
寄存器可以分为基本寄存器和移位 寄存器两大类。
移位器的应用
移位器主要用于实现数据的位移操 作,如左移、右移和循环移位等。
03
实验操作
逻辑门电路实验
总结词:理解逻辑门电路的基本原理和功能
01
02
详细描述
数字电子技术04译码器ppt课件
功能表
Y1 E3E2E1A2A1A0
E3 E2 E1 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
× 1 ×××× 1 1 1 1 1 1 1 1
×× 1 ××× 1 1 1 1 1 1 1 1
0 ××××× 1 1 1 1 1 1 1 1
10000001 111111 10000110 111111
;.
23
数据分配器可以用唯一地址译码器实现。
(使能) EN
D
地址 输入
E3
Y0
E2
Y1
Y2
E1
Y3
Y4
74HC138 Y5
A0
Y6
A1
Y7
A2 G2B
D:数据输入
当E3=1;A2A1A0=010时,
Y2=(E3 E2 E1) A2 A1 A0= E1 =D
除Y2外,其余输出均为高电平。 功能表见表4.4.10
00111110111111
01001111011111
01011111101111
01101111110111
01111111111011
10001111111101
10011111111110
;.
16
(a)
输入信号从0000~1001的顺
序反复循环,将得到连续的
顺序脉冲,可用作顺序控制
信号。
;.
试用两片全加器74ls183组成一个四位加法器74ls183cc2a2ci12c1ci11ccc2a2ci12c1ci11ccc2a2ci12c1ci11c45pldpld451pldpld的结构图451pld图结构a一般框图b基本电路结构输入输出或或门阵列门阵列451pldpld的表示方法硬线连接单元输入输出或或门阵列门阵列连接方式被编程擦除单元也称可编程断开单元2基本门电路的表示方式a与门c输出恒等于0的与门d输出为1的状态e输入缓冲器f三态输出缓冲器3编程连接技术cmos工艺的与门原理图4浮栅mos管开关分为叠栅注入mossimos管浮栅隧道氧化层mosflotox管和快闪flash叠栅mos管
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
用74LS74设计 一个4进制计数 器,进行实际线 路搭接
用74LS112构成 一个16分频器, 输入接1HZ连续
脉冲,用示波器 观察输出波形
电工电子实验中心
7
实验步骤
1、芯片功能测试 ( 74LS74、 74LS112)
分别将74LS74 74LS112插入实验箱 14脚和16脚集成空 插座上。
F1
(a) 异步四进制加法计数器逻辑电路
t
t
(a) 异步四进制加法计数器时序图
图2-4-1异步四进制加法计数器
电工电子实验中心
t
4
实验器材
1. 数字实验箱
电工电子实验中心
5
实验器材
2. TTL集成芯片: 74LS74 、74LS112
电工电子实验中心
6
实验内容
1
2
3
熟悉JK、D触发 器的基本功能, 并进行功能测试
成四进制计数器,n个触发器则构成2n进制计数器。
图2-4-1是用JK触发器组成的一个异步四进制加法计数
器,设初始状态Q1Q0 = 0 0;来第1个脉冲下降沿时,Q0 由0翻转为1;Q1因为没有下降沿而不翻转。当第二个脉冲 到来时,Q0则由刚才的“1”态翻转为“0”态,此时该信号 作为第二个触发器的脉冲,使Q1由“0”态翻转为“1”态。 由此看出,四个脉冲到来之后,计数器完
00→01→10→11四进制加法计数的一个循环。从波形图 上还可以看到,Q0波形的周期是CP的2倍,而Q1波形的周
期是CP的4倍。所以Q0,Q1对CP分别实现了二分频、四
分频,所以四进制异步加法计数器又是一个四分频器。
电工电子实验中心
3
“1” CP
CP 0 Q0
Q1
1J
Q0
CL 1K
F0
1J
Q1
CL 1K
注意芯片引脚编号与 实验箱插座编号一致。
电工电子实验中心
8
按照表2-4-2、2-4-3分别进行测量
表2-4-2 JK触发器功能表
输
入
输出
SD
RD
CP
J
K
Q n 1
Q n1
0
1
1
0
0
0
1
1
0
0
1
1
0
1
1
1
1
0
1
1
1
1
电工电子实验中心
9
表2-4-3 D 触发器功能表
输
入
输出
SD
RD
CP
D
0
1
1
01Βιβλιοθήκη 1实验四 触发器及其应用
电工电子实验中心
实验目的
1. 掌握JK、D触发器逻辑功能的测试方法 2. 学会使用JK触发器设计简单时序逻辑电路的方法 3. 学会用示波器测量多个波形的方法
电工电子实验中心
2
实验原理
•
触发器是一个具有记忆功能的二进制的存储单元,所
以一个触发器就是一个二进制的计数器;两个触发器就构
0
1
1
1
Q n 1
Q n 1
电工电子实验中心
10
2、用 74LS74构成四进制计数器
• 逻辑电路图:
电工电子实验中心
11
• 实际接线图:
电工电子实验中心
12
3、用 74LS112构成十六分频器
• 逻辑电路图:
电工电子实验中心
13
• 应观察到的输出波形:
电工电子实验中心
14
学习总结
经常不断地学习,你就什么都知道。你知道得越多,你就越有力量 Study Constantly, And You Will Know Everything. The More
16
You Know, The More Powerful You Will Be
15
结束语
当你尽了自己的最大努力时,失败也是伟大的, 所以不要放弃,坚持就是正确的。
When You Do Your Best, Failure Is Great, So Don'T Give Up, Stick To The End 演讲人:XXXXXX 时 间:XX年XX月XX日