青科成人教育《数字电子技术》期末考试试题及参考答案

合集下载

数字电子技术-期末考试试题汇总

数字电子技术-期末考试试题汇总

精品好资料——————学习推荐期末考试试题课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟 一、 填空题(22分每空2分)1、=⊕0A A , =⊕1A A 。

2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1。

3、单稳态触发器中,两个状态一个为稳态态,另一个为暂稳态态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的输入有关, 而与电路原先状态无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为0.1V 。

6、一个四选一数据选择器,其地址输入端有两个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L AC AD B A d m D C B A L ++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=3)0)(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0).1 1 11 1 1 AB CD00 00 01 01 1010 11 11 1 1 1 1 1 × 1 1 × × × × × AB CD 0000 01 01 10 10 11 11 11、1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)=L⊕BA2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五进制计数器五、 设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末考试试题含答案

数字电子技术期末考试试题含答案

.《数字电子技术》考试一试卷(第一套)课程号2904025035考试时间100分钟合用专业年级(方向):应用物理、电信科技2010级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人(注:集成电路CD4532、74HC138、74HC151的功能见附表)一、填空题(共28分)1、(2分)()H=()D=()8421BCD。

2、(2分)逻辑函数L=+A+B+C+D=(1)。

3、(2分)由传输门组成的电路以以下图所示,当A=0时,输出L=B。

4、(2分)三态门可能输出的三种状态是低电平、高电平易高阻态_。

5、(3分)A/D变换器一般要经过_采样__、保持、量化和__编码__这4个步骤,A/D变换器的变换速度主要取决于变换种类。

对双积分型A/D变换器、并行比较型A/D变换器和逐次比较型A/D变换器的相对速度进行比较,变换速度最快的是_并行比较型A/D变换器__。

.西南石油大学试卷第2页共11页6、(2分)集成优先编码器CD4532(功能表见后)正常接电源和地,且 待编码信号输入端I 0 2 6 7,输入使能端 EI=1 ,其他输入端为 , =I =I =I =10 其输出Y 21Y 0为 111。

Y7、(3分)集成数据选择器74HC151组成的电路以以下图所示,则其输出Y=ABCABCABC 。

(注:不需化简)Y0 ABE YS2S174HC151CS0D0D1 D2D3D4 D5D6D70 18、(3分)某PLA 电路以以下图所示,其输出逻辑函数表达式 X=ABC A BC A BC 。

ABC×× ×× ×× × ×××× ×××××××X Y9、(2分)某单极性输出的 8位D/A 变换器正常工作,当输入数字量为 (10101010)B 时,其输出电压为,当输入数字量为(10101100) 时,其输出电压为V 。

《数字电子技术》期末考试试卷附答案

《数字电子技术》期末考试试卷附答案

《数字电子技术》期末考试试卷附答案一、填空题(共10空,每空3分,共30分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题 (选择一个正确的答案填入括号内,每题4分,共40分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A.通过大电阻接地(>1.5KΩ) B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

A. 并行A/D转换器 B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为()。

A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A. 10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、 B、 C、 D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、分析下列电路。

(30分)1、写出如图1所示电路的真值表及最简逻辑表达式。

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

北京信息科技大学2008~2009学年第一学期《数字电子技术》课程期末考试试卷A课程所在学院:自动化学院适用专业班级:测控0601-03考试形式:闭卷注意:所有答案写在答题纸上,写在试卷上无效。

一、填空题(本题满分20分,共含10道小题,每小题2分)1∙(7AC1)16=( )2=( 1=( )]0。

2.具有推挽式输出级的TT1电路(是/否)可以将输出端并联使用,普通的CMOS门(是/否)可以将输出端并联使用。

(输入端的状态均为不定)3.相同编号的最小项和最大项存在的关系为o4.(+1oo"的原码为,反码为,补码为o5.若A是逻辑变量,则A㊉I=。

二、逻辑函数式的化筒(12分)1 .利用公式法化简为最简与或式:F=AB∖A f CD+(AD+3'C')')(4+B)2 .利用卡诺图法将逻辑函数化简为最简与或式:y(A,B,G=>z(OJ2,4),给定约束条件为m3+rτ‰t+mβ+rr‰j=O下面电路图中,写出输出信号是什么状态(高电平、低电平或高阻态),已知乂为74系四、试用一片8选1数据选择器74HC151产生逻辑函数:Y=AB r CD÷48(C÷r>)+ABXCΦZ))÷ABC r 要求给出设计的全过程,并画出逻辑电路图。

(12分)s ,A2A4YO O O OO O O1O∣O O1O D1O O11O1O OO1O1/人O11O2O11151X X X高阻五、TT1主从JK触发器的输入波形如图所示,画出输出端Q的波形(12分)CP六、分析如图时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路的功能以及能否自启动。

(14分)CP七、 试用一片4位同步二进制计数器741S163接成十进制计数器(允许附加必要的门电路,采用清零法),并作简要说明。

741S163的引脚图如下所示。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末考试试题及答案(试卷一)

数字电子技术期末考试试题及答案(试卷一)

、 代入规则 对偶规则 反
演规则


5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用 石英晶体
振荡
器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入 暂稳态 态
6、同步 RS 触发器中 R、S 为 高 电平有效,基本 R、S 触发器中 R、S
为低
电平有效
7、在进行 A/D 转换时,常按下面四个步骤进行, 采样 保持 量化 编
码、

、。Βιβλιοθήκη 二、选择题(每题 1 分,共 10 分)
1、有八个触发器的二进制计数器,它们最多有(
)种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从 RS 触发器;B、JK 触发器;C、T 触发器;D、D 触发器
3、下式中与非门表达式为( d ),或门表达式为(a )。
数字电子技术期末考试试题及答案(试卷一)
目录
数字电子技术期末考试试题及答案(试卷一) ........................................................................... 1 一、填空题(每空 1 分,共 20 分).............................................................................................2 二、选择题(每题 1 分,共 10 分).............................................................................................2 三、判断(每题 1 分,共 10 分):...............................................................................................3 四、数制转化(每题 2 分,共 10 分):.......................................................................................3 五、逻辑函数化简(每题 5 分,共 10 分):...............................................................................3 六、分析电路:(每题 10 分,共 20 分).....................................................................................4 七、设计电路(共 10 分).............................................................................................................4 试题答案(一)...............................................................................................................................5

数字电子技术试题库及答案

数字电子技术试题库及答案

数字电子技术期末试题库一、选择题:A组:1. 如果采用偶校验方式,下列接收端收到的校验码中,(A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B )A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是( D )A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、55 5定时器不可以组成 D 。

A.多谐振荡器B.单稳态触发器C.施密特触发器D. JK触发器6、编码器(A )优先编码功能,因而(C )多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D )触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是( A )电路A、并行比较型B、串行比较型C、并一串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是A. J-K触发器B. R-S触发器C. D触发器D. T触发器10、(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是 ------------------------ (A )A.二进制B.八进制C.十进制D.十六进制2、十进制数6在8421BCD码中表示为 -------------------------------- (B )A.0101B.0110C. 0111D. 1000 3、在图1所示电路中,使丫二A的电路是①J-I4、接通电源电压就能输出矩形脉冲的电路是 ----------------------------- (D )A.单稳态触发器B.施密特触发器C. D触发器D.多谐振荡器5、多谐振荡器有----------------------------------------------------- (C )A.两个稳态B. 一个稳态C.没有稳态D.不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是——(D )A.与门B.与非门C.或非门D.异或门H I -------- 1 I--------------7、下列电路中属于时序逻辑电路的是------------------------------------- (B )A.编码器B.计数器C.译码器D.数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---- (A )A.延迟B.超前C.突变D.放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路----------------------------------------------------- (C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-------------------------------- (A )C组:1. 十进制数25用8421BCD码表示为A 。

数字电子期末考试题及答案

数字电子期末考试题及答案

数字电子期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有几种?A. 2种B. 3种C. 4种D. 5种答案:B2. 以下哪个不是基本的逻辑门?A. AND门B. OR门C. NOT门D. XOR门答案:D3. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 输出状态与输入状态有关B. 输出状态与输入状态无关C. 输出状态只与当前输入状态有关D. 输出状态只与过去输入状态有关答案:A5. 以下哪个是时序逻辑电路的特点?A. 输出状态与输入状态有关B. 输出状态与输入状态无关C. 输出状态只与当前输入状态有关D. 输出状态与当前输入状态和过去输入状态都有关答案:D二、填空题(每空2分,共20分)6. 数字电路中,最基本的信号类型是______和______。

答案:数字信号;模拟信号7. 一个完整的数字系统通常由______和______两部分组成。

答案:硬件;软件8. 在数字电路中,常用的计数器类型有二进制计数器、______计数器等。

答案:十进制9. 一个8位的寄存器可以存储______个二进制位。

答案:810. 在数字电路中,信号的频率越高,其传输的______也越高。

答案:数据量三、简答题(每题10分,共30分)11. 简述数字电路与模拟电路的主要区别。

答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。

数字电路具有更高的抗干扰能力,且易于实现大规模集成。

模拟电路则在信号处理的精度和连续性上有优势。

12. 解释什么是触发器,并简述其在数字电路中的作用。

答案:触发器是一种具有记忆功能的电路元件,可以存储一位二进制信息。

在数字电路中,触发器常用于存储中间结果,实现寄存器、计数器等功能。

13. 描述数字电路中同步计数器和异步计数器的区别。

答案:同步计数器的时钟信号同时控制所有触发器的时钟输入,而异步计数器的触发器时钟输入是独立控制的。

成人教育《数字电子技术》期末考试复习题及参考答案

成人教育《数字电子技术》期末考试复习题及参考答案

数字电子技术复习题(课程代码252311)一、简答题:1、简述组合电路和时序电路各自的特点是什么?答:组合电路的特点:任何时刻电路的稳定输出,仅取决于该时刻各个输入变量的取值,组合电路是由门电路组合而成,没有输出到输入的反馈连接,也不含记忆性的元件;时序电路的特点:在数字电路中,凡是任何时刻到来的稳态输出,不仅和该时刻的输入信号有关,还取决于电路原来的状态者,都叫做时序电路;时序电路中一定含有可存储电路状态的触发器;2、举例说明三态门的特点?答:三态门是由普通门电路加上使能控制信号构成的,它的输出端除了有高、低电平两种逻辑状态以外,还有高阻状态。

这样,三态门可以有更多的应用,如:可做多路开关、可用于信号的双向传输、构成数据总线等。

3、CMOS门电路与TTL门电路相比有些什么优点?请列举出三点?答:CMOS门电路与TTL门电路比较的优势有:功耗低、电源电压范围宽、抗干扰能力强、输入电阻高、扇出能力强等。

4、简述触发器的基本性质?答:(1) 具有两个稳定的状态,分别用二进制数码的“1”和“0”表示;(2) 由一个稳态到另一稳态,必须有外界信号的触发。

否则它将长期稳定在某个状态,即长期保持所记忆的信息;(3) 具有两个输出端:原码输出Q和反码输出Q。

一般用Q的状态表明触发器的状态。

如外界信号使Q=Q,则破坏了触发器的状态,这种情况在实际运用中是不允许出现的。

5、什么是竞争冒险,消除它的基本方法有哪些?(至少列举3种方法)答:在组合电路中,当输入信号改变状态时,输出端可能出现虚假信号——过渡干扰脉冲的现象,叫做竞争冒险;消除竞争冒险的基本方法有四种:引入封锁脉冲、引入选通脉冲、接入滤波电容、修改逻辑设计增加冗余项。

6、简述逻辑函数最小项的基本性质?答:(1)对任何变量的函数来讲,全部最小项之和为1;(2) 两个不同最小项之积为0;(3) n变量有2n项最小项,且对每一个最小项而言,有n个最小项与之相邻;7、简述组合逻辑部件中的SSI、MSI和LSI的含义?并说明MSI、LSI 与SSI相比具有哪些优点?答:见教材P74-75SSI :小规模集成电路;MSI :中规模集成电路;LSI :大规模集成电路; MSI 、LSI 与SSI 相比具有如下优点:1、体积小;2、功耗低,速度快;3、可靠性高;4、抗干扰能力强;5、应用MSI 、LSI 可以使数字设备的设计过程大大简化;等等二、化简题(一)利用逻辑代数中的公式把下列函数化简成最简与或式:1()F A A AB ABC =++、答案:()F A A AB ABC A AB A=++=+=2、F A A B B A B =+++++ 答案:F A A B B A BA AB B ABA B B A AB AB AB AB=+++++=+++=+++=+=+3、()()FA B A B AB =⊕++; 答案:()()()()F A B A B AB A AB AB B AB AB ABAB AB AB A B=⊕++=++++=++=+4、F A B CD DB =+++答案:F A B CD DBA BCD D BA B D=+++=+++=++5、F(A,B,C)=A B AB ABC +++ 答案:()A B AB ABC A B AB ABC B A A AC B+++=⋅++=++=6、F AB ABD A C BCD =+++答案:(1)F AB ABD A C BCD AB D A C BCD AB A C BCD AB A C=+++=+++=++=+(二)利用卡诺图化简下列函数,写出下列函数的最简与或式:1(3,5,6,7)F =∑ 2(2,3,6,8,9,12)F =∑答案:先画出上面两个函数的卡诺图,然后再分别写出其最简与或式1F2F1F AB BC AC =++ 2F AC D AB C A BC A CD =⋅+⋅+⋅+(三)观察下列卡诺图,然后分别写出其最简与或式:3F4F答案:3F A BD BC ABC =⋅++ 4F B C D =++5F6F答案:5F AB BC AD =++ 6F AB AD AD =++三、根据下列电路图,分别写出各输出函数的最简表达式AB1AB C2答案:1()()()()F A A B B A B A A B B A B A A B B A B AB A B=+++++=++++=+⋅+⋅=+⋅2()()()F A B C BC ABC ABC BCC AB B B AC C AC BC AB=⊕+=++=+++=++A B答案:30011223310F m D m D m D m D AB C AB AB AB C ABC AB AC=⋅+⋅+⋅+⋅=⋅+⋅+⋅+⋅=++4025702570257F Y Y Y Y m m m m m m m m AC AC=+++=+++=+++=+教材例题: P3,例1—例9 P53,例22—例25四、画波形题:假设起始状态都是“0”,画出下列各图中最后输出Q 的波形,CP 的波形如图所示:CP1(a) (b) (c)解:a)、b)波形如下图:c)波形如下图:11(d )CPA (e)(e) 波形如下图:五、分析题:1、请分析下面电路,写出函数表达式,画出真值表,说明其逻辑功能B C解:F AB AC AB AC =⋅=+ABC这是一个三变量表决器,A 具有否决权。

数字电子技术试题库及答案期末考试秘籍

数字电子技术试题库及答案期末考试秘籍

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,以下接收端收到的校验码中,〔 A 〕是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是〔B〕A、逻辑函数的最简及或式B、逻辑函数的最小项之和C、逻辑函数的最简或及式D、逻辑函数的最大项之和3、在以下逻辑电路中,不是组合逻辑电路的是〔D〕A、译码器B、编码器C、全加器D、存放器4、以下触发器中没有约束条件的是〔D〕A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器〔A〕优先编码功能,因而〔C〕多个输入端同时为1。

A、有B、无C、允许D、不允许7、〔D〕触发器可以构成移位存放器。

A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是〔A〕电路A、并行比拟型B、串行比拟型C、并-串行比拟型D、逐次比拟型9、某触发器的状态转换图如下图,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.〔电子专业作〕对于VHDL以下几种说法错误的选项是〔A 〕A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明局部、实体和构造体等三局部构成C VHDL程序中的实体局部是对元件和外部电路之间的接口进展的描述,可以看成是定义元件的引脚D 构造体是描述元件内部的构造和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------〔 A 〕2、十进制数6在8421BCD码中表示为-------------------------------------------------〔 B 〕A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------〔 A 〕A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------〔 D 〕A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------〔 C 〕A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、输入A、B和输出Y的波形如以下图所示,则对应的逻辑门电路是-------〔 D 〕A. 及门B. 及非门C. 或非门D. 异或门7、以下电路中属于时序逻辑电路的是------------------------------------------------------〔 B 〕A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争及冒险,这是由于信号的---------〔 A 〕A. 延迟B. 超前C. 突变D. 放大9、以下哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------〔 C 〕A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如以下图,正确输出的波形是-----------------------------------------------〔 A 〕A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数字电子技术_期末考试试题(5套)

数字电子技术_期末考试试题(5套)

期末考试试题课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关, 而与 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。

6、一个四选一数据选择器,其地址输入端有 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

数字电子技术试卷3套含答案(大学期末复习资料).docx

数字电子技术试卷3套含答案(大学期末复习资料).docx

200 X〜200 X学年考试试题一、填空题(每空1分,共20分)1、数字电路中并驾齐驱的两大分支是___________ 电路和 __________ 电路。

2、主从型JK触发器的特征方程°n+i= __________________ ;主从型JK触发器的功能有_______ 、________ 、 _______ 和________ 四种。

3、已知电路结构求解功能的过程称为_________ ;已知功能求解电路结构的过程称为_______ o4、只能存入固定数据,不能写入数据的半导体器件是_________________ , 这种器件中存储的数据可以长期 _____________ ,即使断电也不会 ________ 数据。

5、为使采样后的信号能够不失真的恢复原样,釆样频率沧至少应满足是被采样信号最高频率九ax的两倍。

这一结论称为______ 定理。

6、在一个CP=1期间,电路中的输出信号随着输入信号发生多次翻转的现象称为_______ o具有这种现象的触发器是___________ 触发器。

7、(64.5)!()=()2=()16=()88、施密特触发器具有______ 特性;555定时器是一种_______ 混合电路。

二、判断下列说法的正确与错误(每小题1分,共8分)1、数字电路最大的特点就是具有记忆性。

()2、竞争冒险中凡电压毛刺为高电平时,均称为1冒险。

()3、数值译码器的输入量是十进制,输出量是二进制。

()4、仅具有翻转功能的触发器是T触发器。

()5、74LS90和74LS163都是具有自启动能力的集成计数器。

()6、集成电路74LS138是一个4线-10线的译码器。

()7、多谐振荡器输入三角波,输出可转换成方波。

()8、模5计数器至少需用两位触发器构成。

()三、选择题(每小题2分,共20分)1、由与非门组成的基本RS触发器不允许输入的变量组合g•斥是()A、00B、01C、10D、112、仅具有保持和翻转功能的触发器是()A、JK触发器B、D触发器C、T触发器D、同步触发器3、八输入端的编码器按二进制编码时,其输出端的个数是()A、2个B、3个C、4个D、6个4、用8421 BCD码作为代码的计数器,至少需要的触发器个数是()A、2个B、3个C、4个D、5个5、按触发方式的不同,双稳态触发器可分为()A、高电平触发和低电平触发B、电平触发或边沿触发C、上升沿触发和下降沿触发D、输入触发和时钟触发6、四位移位寄存器构成扭环形计数器时,可构成()计数器。

(完整word版)数字电子技术_4套期末试卷_含答案分解

(完整word版)数字电子技术_4套期末试卷_含答案分解

《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM中的数据见表1所示。

试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1、数值之间的转换
1)(44.5)10=(101100.1)2
(2)(1C )16=(11100)2
(3)(1101010)2=(6A )16
(4)(101001)2=(41)10
2、已知逻辑函数为'''C B BC A Y +=,根据反演定理其))(''('C B C B A Y +++= ;根据对偶
定理其)'')('(C B C B A Y D +++=。

3、如图1-1所示的是二极管与门门电路,其输出Y=AB 。

4、触发器在外信号作用下,两个稳定状态可相互转换,触发器具有存储功能,常用来保存二
进制信息。

5. n 个变量的逻辑函数有2n 个最小项,任意两个最小项的乘积为___0_____。

6. 一个8选一的数据选择器,其地址输入端有 3 个;其数据输入端有
8
个。

7. 在卡诺图中,若8个最小项逻辑相邻并且排成一个矩形组,则该矩形组可合并成为 1
项,并可消去 3 对因子。

触发器按触发类型可分为电平触发、脉冲
触发和边沿触发三种。

8. 逻辑变量A 同或“0”等于 A ’ ,A 异或“0”等于 A 。

9. 如图1-2所示的是 与非 门图形符号,其输出Y= AB 。

二、化简题
1、将逻辑函数C)B )(A C B (A )'C B A Y ++++++=''(化简为最简与非-与非式。

图1-1
C
B A
C A C B A C A C B B C A B C A C B C B C B A ')
(')()''(A )
')()(()''(A C)
B )(A '(A )''(Y +=++=+++=+++++=++++++='''A D B Y +=。

相关文档
最新文档