常用芯片引脚图

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

附录三

常用芯片引脚图

一、 单片机类

1、MCS-51

芯片介绍:MCS-51系列单片机是美国Intel 公司开发的8位单片机,又可以分为多个子系列。

MCS-51系列单片机共有40条引脚,包括32

条I/O 接口引脚、4条控制引脚、2条电源引

脚、2条时钟引脚。 引脚说明: P0.0~P0.7:P0口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时

的地址/数据复用口。 P1.0~P1.7:P1口8位口线,通用I/O 接口无第二功能。 P2.0~P2.7:P2口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时传送高8位地址。

P3.0~P3.7:P3口8位口线,第一功能作为

通用I/O 接口,第二功能作为为单片机的控

制信号。

ALE/ PROG :地址锁存允许/编程脉冲输入信号线(输出信号)

PSEN :片外程序存储器开发信号引脚(输出信号)

EA/Vpp :片外程序存储器使用信号引脚/编程电源输入引脚

RST/VPD :复位/备用电源引脚

2、MCS-96

芯片介绍:MCS-96系列单片机是美国Intel 公司继MCS-51系列单片机之后推出的16位单

片机系列。它含有比较丰富的软、硬件

资源,适用于要求较高的实时控制场合。

它分为48引脚和68引脚两种,以48引

脚居多。

引脚说明:

RXD/P2.1 TXD/P2.0:串行数据传出分发

送和接受引脚,同时也作为P2口的两条

口线

HS1.0~HS1.3:高速输入器的输入端

HS0.0~HS0.5:高速输出器的输出端(有

两个和HS1共用)

Vcc :主电源引脚(+5V )

Vss :数字电路地引脚(0V )

Vpd :内部RAM 备用电源引脚(+5V )

V REF :A/D 转换器基准电源引脚(+5V )

AGND :A/D 转换器参考地引脚

12345678910111213141516171819204039383736353433323130292827262524232221P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7RST RXD/P3.0TXD/P3.1INT0/P3.2INT1/P3.3T0/P3.4T1/P3.5WR/P3.6RD/P3.7XTAL2XTAL1V SS V CC P0.0/AD 0P0.1/AD 1

P0.2/AD 2P0.3/AD 3P0.4/AD 4P0.5/AD 5P0.6/AD 6P0.7/AD 7

EA/V PP ALE/PROG PSEN

P2.7/A 15P2.6/A 14P2.5/A 13

P2.4/A 12P2.3/A 11P2.2/A 10P2.1/A 9P2.0/A 8803180518751

XTAL1、XTAL2:内部振荡器反相器输

入、输出端,常外接晶振。CLKOUT:内部时钟发生器的输出引脚,提供频率位晶振频率的1/3的脉冲供外部使用。PWM/P2.5:脉宽调制信号输出端/P2口的一位口线

WR:写信号

N.C:未用

READY:片外存储器就绪信号

A8/P4.0~A15/P4.7:高8位地址线/P4口口线

RST:复位引脚

EXTINT/P2.2:外部中断/P2口口线

ACH4/P0.4~ACH7/P0.7:A/D转换器通道4~7/P0口高4位

EA:片外程序存储器使用信号

ALE/ADV:地址锁存允许信号/地址有效

RD:读信号

AD0/P3.0~AD7/P3.7:地址低8位、数据/P3口8位口线。

二、可编程接口芯片

1、8155

芯片介绍:8155内部带有256字节的静态RAM,两个可编程的8位并行I/O口PA、PB口

一个可编程6位并行并行I/O口PC口,一个可编程

的14位减法计数器TC,其引脚说明如下:

AD0~AD7:8位地址/数据线

IO/M:IO和RAM选择控制线,高电平选择IO口

CE:片选信号输入线,低电平有效

ALE:地址允许锁存信号线,当其为负跳变时把

AD0~AD7的地址以及CE、IO/M的状态锁

入片内锁存器

RD:读选通信号输入线,低电平有效

WR:写选通信号输入线,低电平有效

TI:计数器的计数脉冲输入线

TO:计数器的输出信号线

RESERT:复位控制信号线,高电平有效

PA0~PA7:8位并行IO接口

PB0~PB7:8位并行IO接口

PC0~PC7:6位并行IO接口

Vcc:电源线,+5V Vss:线路地

2、8255A

芯片说明:8255A是Intel公司生产的可编程输入输出接口芯片,它具有3个8位的并行I/O

口,具有三种工作方式,可通过程序改变其功能,因而使

用灵活,通用性强,可作为单片机与多种外围设备连接

时的中间接口电路。8255有三种基本工作方式,三

种工作方式由工作方式控制字决定,方式控制字由

CPU通过输入/输出指令来提供.三个端口中PC口被

分为两个部分,上半部分随PA口称为A组,下半部分随

PB口称为B组.其中PA口可工作与方式0、1和2,而

PB口只能工作在方式0和1。8255共有40个引脚,采用

双列直插式封装,各引脚功能如下:

D0--D7:三态双向数据线,与单片机数据总线连接,用来传

送数据信息。

CS:片选信号线,低电平有效,表示芯片被选中。

RD:读出信号线,低电平有效,控制数据的读出。

WR:写入信号线,低电平有效,控制数据的写入。

Vcc:+5V电源。

PA0--PA7:A口输入/输出线。

PB0--PB7:B口输入/输出线。

PC0--PC7:C口输入/输出线。

RESET:复位信号线。

A1、A0:地址线,用来选择8255内部端口。

GND:地线。

三、锁存器

1、74LS373

芯片介绍:74LS373是带有三态门的八D锁存器,当使能信号线OE为低电平时,三态门处于导通状态,允许1Q-8Q输出到OUT1-OUT8,当OE端为高电平时,输出三态门断开,输

出线OUT1-OUT8处于浮空状态。G称为数据打入线,

当74LS373用作地址锁存器时,首先应使三态门的使

能信号OE为低电平,这时,当G端输入端为高电平

时,锁存器输出(1Q-8Q)状态和输入端(1D-8D)状

态相同;当G端从高电平返回到低电平(下降沿)时,

输入端(1D-8D)的数据锁入1Q-8Q的八位锁存器中。

当用74LS373作为地址锁存器时,它们的G端可直接

与单片机的锁存控制信号端ALE相连,在ALE下降

沿进行地址锁存。

引脚说明如下:D0~D7:锁存器8位数据输入线

Q0~Q7:锁存器8位数据输出线GND:接地引脚

Vcc:电源引脚,+5V有效OE :片选信号引脚G:锁存控制信号输入引脚。

2、74LS377

芯片介绍:74LS377是一种8D触发器,它可以实现数据的保持或锁存,当它片选信号E为

低电平且时钟CLK端输入正跳变时,D0~D7端的

数据北锁存到8D触发器中。其引脚说明如下:

D0~D7:锁存器8位数据输入线

Q0~Q7:锁存器8位数据输出线

GND:接地引脚

Vcc:电源引脚,+5V有效

E :片选信号引脚

CLK:锁存控制信号输入引脚。

四、存储器

相关文档
最新文档