数字时钟设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
NE555 CC4518 CC4011 CC4012 CC4013 CC4069 74LS90
五.时间安排
9.6 安排布置任务,查找资料 9.7 基本设计思路成型,画出原理图 9.8 上午 汇报设计思路,提交初步原理图, 检查通过者上机仿真 9.8 下午至9.10 上午 上机仿真 9.10 下午 提交方针结果,验收合格者搭建硬 件电路 9.13-9.15 安装调试硬件电路 9.16 上午 验收硬件电路,通过者书写电子课 程设计报告 9.17 提交课程设计报告,组织答辩
校准方法很多,常用的方法有快速校准法。如 图所示。
时钟校准电路
5.整点报时电路
整点报时的类型很多,现要求设计一个模仿 电台整点报时的电路, 其要求是每当数字时 钟快要到整点时发出声响, 通常按照四低音 一高音的顺序发出间断声响, 以最后一声高 音结束的时刻为整点时刻。 即共响5次,间隔一秒,鸣叫一秒,前四次 为低音,频率为500赫兹,最后一次为高音, 频率为1000赫兹。
三、模块电路的设计方案
1.秒脉冲电路 秒脉冲电路可用555定时器产生,为了计 时准确,也可采用晶体振荡器,然后采用分频 电路达到秒脉冲信号。 2.“时”、“分”、“秒”计数器 秒、分计数器都是模为60的计数器。
时计数器是模为24的计数器。可采用中规 模集成电路CC4518利用反馈清零法来完成上 述计数器。
电子技术课程设计
数字时钟设计
一.设计任务和指标 设计一个数字电子钟,具体要求如下。 1.电子钟以一昼夜24小时为一个计数周期。 2.能够显示“时”(0~23)、“分”(0~59)、 “秒”(0~59)。 3.能够实现“时”、“分”、“秒”的校准功 能。 4.具有整点报时的功能。
二.设计原理 数字电子钟电路是由秒脉冲发生电路、 “时”“分”“秒”计数器、译码器及显示 器、、校准电路、整点报时电路等组成。 电路组成框图如下:
3.译码显示电路
译码器可选用BC来自百度文库输入的4线-7段译码器/驱 动器CC4511来完成,其输出分别接到数码管 的各段(a~g)显示上,数码管可选用共阴极 半导体显示器SM4205,使用时应在译码器 的输出和数码管之间串接限流电阻。 4.校准电路 当时钟发生偏差时需要对时钟进行校准,这是 数字钟应具有的基本功能。
四.设计说明书要求
1.确定数字电子钟系统总体设计方案,画出总 方框图。 2.进行单元电路的设计,并说明工作原理。 3.确定元件型号,确定元件参数,列出元件明细 表。
4.画出系统总体电路图。 5.写明系统的调试步骤和方法。 6.总结在调试过程中出现的问题, 以及解决的方法。 7.收获和体会。
所用芯片:
相关文档
最新文档