1数电考试试题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
⒈函数的最小项表达式()。
⒉函数的反函数= 。
⒊若已知。判断等式成立的最简方法是依据以下规则
(a) 代入规则;(b) 对偶规则;(c) 反演规
则;(d) 互补规则。
⒋若将一TTL异或门(输入端为A、B)当作反相器使用,则A、B端应连接?
(a)A或B中有一个接1;(b) A或B中有一个接0;(c) A 和B并联使用;(d)不能实现。
⒌在n变量卡诺图中,个相邻小方格能合并成一项。
⒍三态门除了通常的逻辑“1”和逻辑“0”外,还有第三种状态,即
是。
⒎下列电路中属于组合电路的是。
(a) 集成触发器(b) 多谐振荡器(c) 二进制计数器(d) 3-8线译码器
⒏集成触发器按功能分为RS型、JK型、T’型、T型及何种触发器。
(a) 钟控触发器(b) 计数触发器(c) D触发
器(d) 维持阻塞触发器
⒐D触发器,当D接时,在时钟CP作用下,触发器处于计数状态。
⒑一个五位二进制加法计算器,由00000状态开始,经过75个输入脉冲后,此计数器的状态为。
二、判断题(每空1分,共10分)(正确的打√,错误的打×)
⒈连续“同或”2001个“1”的结果是“1”。()
⒉正“与非”门也就是负“或非”门。()
⒊逻辑函数一般可以用四种方法表示,即真值表、表达式、逻辑图和卡诺图()
⒋只要是“与非”门都可以实现“线与”功能。()
⒌施密特电路可用计数触发方式触发()
⒍常见的组合电路包括半加器,全加器,编辑器,译码器和寄存器。()
⒎左移移位寄存器送入d4d3d2d1=1010。先送入的是最低位d1=0 。()
⒏同步计数器指各触发器状态的改变与计数输入脉冲同步。()
⒐若计数器电路由三个触发器构成,那么输出进位脉冲频率是计数脉冲频率的23倍,又称为8分频电路。()
⒑时序电路中一定含有存储电路。()
三、逻辑函数化简: (每小题5分,共10分)
⒈试用公式法将函数F1化简为最简与或表达式。F1=
⒉试用卡诺图法将下列逻辑函数F2化简为最简与非-与非式
四、组合逻辑电路如下图所示,试分析说明其逻辑功能。并用3线/8线译码器CT74LS138和与非门实现此逻辑电路。(共10分)
五、(10分)试用或非门设计一个组合逻辑电路。其输入为8421BCD 码,当输入数能被4整除时输出L为1,其它情况下L为0。(0可被任何数整除,要求有设计过程,最后给出电路图)
六、(10分) 已知维持阻塞D触发器组成的电路如图(a) 所示,输入波形如图(b)所示。
⑴写出Q端的表达式;
⑵说明B端的作用;
⑶试画出Q端与CP的对应波形。
七、(10分)分析如图所示电路的逻辑功能,并画出初始状态Q1Q0 = 00的完整状态转换图和波形图。
八、(10分) 分析如图所示由两片中规模同步计数器
CT74LS161构成的计数分频器的模值。图中(1)为低位计数器,(2)为高位计数器。并简述其工作原理。
加法计数器,其功能表见下表。
九、(10分)用同步十进制计数集成芯片CT74LS160采用异步复位法构成模值M为5的计数器,并画出接线图和全状态图。(其功能表同CT74LS161)