(完整版)数字电子技术-复习选择填空题汇总(精简)

合集下载

《数字电子技术》复习题(含答案)

《数字电子技术》复习题(含答案)

《数字电子技术》复习题一.单项选择题1.以下逻辑函数等式不成立的是( C )。

A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++2.逻辑电路如下图所示,电路输出端的表达式为( A )。

A .AB Y = B. 0=Y C. 1=Y D. AB Y =3. 能够实现线与功能的门电路是( C )。

A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D )A :74LS160B :74LS191C :74LS290D :74LS475. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。

A :110B :000C :010D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B )A. 不存在竞争也不存在冒险B. 存在竞争,但不存在冒险C. 存在竞争也存在冒险D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。

A :2 B :3 C :4 D :59.集成双向移位寄存器74LS194当( C )实现左移功能。

A :0001=S SB :0101=S SC :1001=S SD :1101=S S10.使逻辑函数Y A BC =+为1的变量取值是( B )。

A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B )A.与非门B.三态门C.计数器D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。

A .编码器B .JK 触发器C .译码器D .数据选择器 13.下面逻辑等式中,正确的是( C )。

数字电子技术试卷试题答案汇总(完整版)

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。

2、逻辑代数中三个基本运算规则 , , 。

3、逻辑函数的化简有 , 两种方法。

4、A+B+C= 。

5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。

6、组合逻辑电路没有 功能。

7、竞争冒险的判断方法 , 。

8、触发器它有 稳态。

主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。

二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、 A 、Y=AB B 、Y 处于悬浮状态 C 、Y=B A +4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。

6、下列说法正确的是 ( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。

C 、同步触发器不能用于组成计数器、移位寄存器。

7、下列说法是正确的是 ( )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。

数字电子技术-复习选择填空题汇总(精简)

数字电子技术-复习选择填空题汇总(精简)

一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。

复习题(数电)

复习题(数电)

《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。

4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。

5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。

6. 函数 的反函数 = 。

7. OC 门的典型应用 , 和 。

8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。

9. 优先编码器74LS148输入为```,输出为、、。

当使能输入,,时,输出应为________________________。

10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。

11. 一个十六选一的数据选择器,其选择控制信号端有________个。

12. J-K 触发器在直接复位时应使D R =________ ,D S =________。

13. JK 触发器的特性方程为 。

14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。

15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。

16. 构造一个模6计数器需要 个状态, 个触发器。

17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。

18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。

若存储一字节二进制信息,需要_____________个触发器。

19. 若要制成一个60分频器,至少需要 片74LS161。

数字电子技术复习题及答案

数字电子技术复习题及答案

数字电子技术复习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。

(110110.01)2=( 36.4 )16=( 54.25 )10。

2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。

3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。

4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。

5、组成逻辑函数的基本单元是( 最小项 )。

6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。

7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。

复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。

8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。

11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。

在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。

12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。

(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。

14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。

15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。

16、T TL 与非门的多余输入端不能接( 低 )电平。

17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。

19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。

《数字电子技术》复习题

《数字电子技术》复习题

《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。

2.按逻辑功能的不同特点,数字电路可分为 和 两大类。

3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。

4.同步D 触发器的特性方程为 。

5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。

二、单项选择题1.(33)10转化为二进制是( )2。

(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。

(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。

(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。

(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。

(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。

(完整word版)数字电子技术试题及答案(题库)

(完整word版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

《数字电子技术》复习题

《数字电子技术》复习题

《数字电子技术》复习题一、填空题1、(110111)2=( )16=( )10=( )8421BCD2、(39.45)10=( )2=( )163、如图1所示各门电路均为TTL电路,分别指出电路Y1、Y2、Y3的输出状态(高电平、低电平或高组态)。

Y1为,Y2为,Y3为,图14、对于共阳极接法的发光二极管数码显示器,应采用七段显示译码器。

5、一个或非门组成的基本RS触发器在正常工作时,它的约束条件是R+S=0,则它不允许输入S= 且R= 的信号。

6、D/A是把量转换成量(电压或电流)并使转换后两种量成正比的一种集成电路器件,而A/D是把量转换成量的器件。

7、在数字逻辑电路中,三极管主要工作在和两种稳定状态。

8、有一个容量为256字×4位的RAM,该RAM有个基本存储单元,该RAM每次访问个基本存储单元,该RAM有根地址线。

9、()2=()1610、(A5)16=()16=()211、(0110 1001)8421BCD码=()余3BCD码12、写出下列逻辑函数电路的输出逻辑函数表达式:L1= ;L2=13、若各门电路的输入均为A和B,且A=0,B=1;则与门的输出为(),与非门的输出为(),或门的输出为(),异或门的输出为(),同或门的输出为()。

14、触发器组成的电路如图,Q1=();Q2=();Q3=();Q4=();15、由或非门组成的基本RS触发器的输入信号R和S不得同时为(),而由与非门组成的基本RS触发器的输入信号R和S不得同时为();否则他们的状态将()。

16、二极管具有()特性,它的两个重要参数IS 称为(),tre称为反向恢复时间。

17、施密特触发器是一种电平触发的双稳态电路,电路两个稳态之间的翻转都取决于触发电平值。

从第一个稳态翻转到第二个稳态和从第二个稳态翻转到第一个稳态的触发电平不同,其差值称为 。

施密特触发器的电压传输特性具有滞回特性的曲线,利用滞回特性可以实现 、 和幅值鉴别等。

(完整版)数电题库填空题整理复习

(完整版)数电题库填空题整理复习

考点 一 进制转换1、(11101001)2=( 233 )10=( E9 )162、二进制码11100001表示的十进制数为 ( 225 ) ,相应的8421BCD 码为 (001000100101 )。

3.(406)10= ( 010*********)8421BCD十进制数(75)10的8421BCD 编码是 01110101 。

4.(00101101)2 = ( 45 )10 = ( 01000101 )8421BCD 。

5、(1001.0110)B=( 9.6 )H6.(01101001)2=( 105 )10=( 69 )167、十六进制数(7E.5C )16等值的二进制数为(01111110.01011100)2,等值的八进制数为(176.270)88(37)10=(100101)2=( 25 )169.(B4)16 ,(178)10, (10110000)2中最大数为(B4)16,最小数为_(10110000)210将十进制数287转换成二进制数是100011111;十六进制数是11F 。

、11位十六进制数转化为二进制数有_20_位12十进制数238转换成二进制数是_11101110_;十六进制数是_ EE _。

13.(33)10=( 21 )16=( 100001 )214. 将十进制数45转换成十六进制为 (2D)16 。

15二进制数A=1011010,B=10111,则A-B= 1000011 。

16十进制数228转换成二进制数是_(11100100)2_;十六进制数是_(E4)16 _.考点2 触发器的种类及特征方程 重点1.根据触发器功能的不同,可将触发器分成四种,分别是 RS 触发器、JK 触发器、 T 触发器和 D 触发器。

对于上升沿触发的D 触发器,它的次态仅取决于CP__上升_沿到达时___D___的状态。

2、D 触发器的特征方程为( n n D Q=+1 ) ,JK 触发器的特征方程为 (n n n Q K Q J Q +=+1 ),T 触发器的特征方程为RS 触发器的特性方程为Q n+1=n Q R S R S ⋅+;约束方程为_RS=0__。

050117数字电子技术 - 19

050117数字电子技术 - 19

《数字电子技术》课程综合复习资料一、单选题1、一位8421BCD计数器至少需要 触发器。

A. 3 B. 4 C. 5 D. 102、若用JK 触发器来实现状态方程为AB Q A Qn 1n +=+,则J 、K 端的驱动方程为 。

A.J=AB ,K=B A +B.J=AB ,K=B AC.J=B A +,K=ABD.J=B A ,K=AB 3、一个8421BCD 码十进制计数器,设其初态Q3Q2Q1Q0=0011,输入的时钟脉冲频率 f=1kHz 。

试问在100ms 时间后,计数器的状态为 。

A .0010;B .0011;C .0111D.01104、欲将容量为1K×4的RAM 扩展为4K×4,则需要控制各片选端的辅助译码器的输出端数为 。

A.1 B.2C.4D.85、一个8位A/D 转换器,若所转换的最大模拟电压为5V ,当输入2V 电压时,其输出的数字量为 。

A .00111001B .01100110C .10011001D .010100106、下列各门电路符号中,不属于基本门电路的图是 。

7、逻辑表达式A (B+C )=AB+AC 的对偶式是 。

A. ))((C A B A C B A ++=+ B. A+BC=(A+B )(A+C ) C. AB+AC=A (B+C )D.))((C A B A C B A ++=+8、如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。

A . 0B.1C.00110101D.其它9、 三态门有一使能控制端,当使能端为无效电平时,正确的是 。

A. 输出端为高阻态 B. 输出端为高电平C. 输出端为低电平D. 输出与输入间有正常的逻辑关系10、用四选一数据选择器实现函数Y=0101A A A A +,应使 。

A. D 0=D 2=0,D 1=D 3=1 B. D 0=D 2=1,D 1=D 3=0 C. D 0=D 1=0,D 2=D 3=1D. D 0=D 1=1,D 2=D 3=011、在下列逻辑电路中,不是组合逻辑电路的有 。

《数字电子技术》综合复习资料.docx

《数字电子技术》综合复习资料.docx

《数字电子技术》综合复习资料第一章一、填空题(每空2分)。

1.22=(2. 3. 25=(3.(9A)I6=(4.(1001101001)=(5.(101010)=(6.(20. 7)二(7.(-9)补码二()20)2C)2OO)10O)8412O二、选择题(每题2分)。

三、分析题(每题10分)。

四、设计题(每题10分)。

第二章-、填空题(每空2分)。

二、选择题(每题2分)。

1.__________ 在情况下,A.输入全部为0c, B・A、B同时为k C. (:、0同时为1。

D.输入端全为1。

2.(A+B) (A+C)=oA.AB+ACB. A+BCC. B+ACD. C+AB3.A+B+C二oA. A + B + CB.ABCC. A.B.CD. ABC4.下而逻辑式中, 正确的是cA. A (A+B) =BB. A (A+B) =AC. A (A+B) =ABD. A (A+B) =A+AB5.设F二AB+CD ,则它的反函数是oA. F = ( A+B )(C + D)B. F =( A + B ) ( C+D ) C・戸二A + B^C + DD. F= AB^D6.逻辑表达式A (B+C)二AB+AC的对偶式是 ____________ 。

A. A + BC + B)(A + C)B. A+BC= ( A+B ) ( A+C )C. AB+AOA ( B+C )D. A + BC = (A + B)(A + C)7.F二A㊉(A㊉3)的值是______________ oA. BB. AC. A ㊉BD. A 0B&最小项APC万的相邻项是 ________________ 。

A. ABCDB. AB CDC. A BCDD. A BCD9.F^ABC^ABC+ABC + AB, F2 = AB+B(A㊉C),它们之间的关系是________________________ 。

数字电子技术复习题

数字电子技术复习题

A .32kHz;
B.2kHz;
C .128 kHz
D.256kHz
12.用 n 个触发器构成计数器,可得到的最大计数长度(模值)为 ____________。
A. n
B. 2n
C. n 2
D. 2 n 5V
84 13.由 555 定时器构成的施密特触发器6如图3所示,u该o 电路的回差电压

V。
ui

11、(43)10 =(
)2。
12、将逻辑函数 F=∑m(0,2,3,4,6,7,10,11,14,15),化
简为最简与或式结果为

13、三态门的输出状态除了高电平或低电平两种状态外,还有第三状
态是

14、若用二进制代码对 48 个字符进行编码,则至少需要

二进制。
15、JK 触发器的次态方程是 Q n1 =
D. A BC (A B )( A C )
3.如果要采用奇校验方式传送一个七位二进制代码 0011010,则其校
验位为

A. 0
.1
C
D. 其它
4. 三态门有一使能控制端,当使能端为无效电平时,正确的是

A. 输出端为高阻态
B . 输出端为高电平
C. 输出端为低电平
D. 输出与输入间有正常
的逻辑关系
2 15
4V
A.5
B.4
C.2
D.5/3
14.设 F=AB+C D ,则它的反函数是____________。
A. F =(A+B)(C D )
B. F =( A B )(C+D)
C. F = A B • C D
D.以上都不正确

(完整版)数字电子技术试题及答案(题库)

(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术_考试复习选择填空题汇总资料

数字电子技术_考试复习选择填空题汇总资料

数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

(完整版)数字电子技术-复习选择填空题汇总(精简)

(完整版)数字电子技术-复习选择填空题汇总(精简)

(完整版)数字电⼦技术-复习选择填空题汇总(精简)⼀、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因⽽(C)多个输⼊端同时为1。

A、有B、⽆C、允许D、不允许5、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所⽰,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、⼗进制数6在8421BCD码中表⽰为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所⽰电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. ⼀个稳态C. 没有稳态D. 不能确定11、已知输⼊A、B和输出Y的波形如下图所⽰,则对应的逻辑门电路是-------( D )A. 与门B. 与⾮门C. 或⾮门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产⽣了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放⼤14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输⼊情况下,“与⾮”运算的结果是逻辑0。

数字电子技术基础题库及答案

数字电子技术基础题库及答案

综合练习题1一、填空题1、在信号处理电路中,当有用信号频率低于10 Hz 时,可选用 滤波器;有用信号频率高于10 kHz 时,可选用 滤波器;希望抑制50 Hz 的交流电源干扰时,可选用 滤波器;有用信号频率为某一固定频率,可选用 滤波器。

2、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

3、有一数码10010011,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。

4、74HC138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为 。

5、已知某函数)()(D C AB D C A B F +++= ,该函数的反函数=F 。

二、简答题 1、数制转换( 143 )10= ( )16 = ( )2 =( )8421BCD 。

(2008) D = ( )B = ( )H 。

(3EC )H = ( )D 2、用卡诺图化简下列逻辑函数(1)L (A,B,C )=C AB C B A C B A C B A +⋅++⋅⋅ (2)L (A,B,C,D )=Σm (0,2,6,7,8,10,14,15)3、已知A 、B 的波形如图所示。

设B A Y 1⊕=,试画出Y 1对应A 、B 的波形。

(4分)A B Y 1三、已知某时序电路的状态转换表如下所列,试由此画出该电路在所给时钟CP 及输入信号X 作用下的Q 2、Q 1及输出Z 。

Q 2n +1Q 1n +1/Z nQ 2n Q 1n X =0 X =1 0 0 01/011/00 1 10/0 00/1 1 1 00/1 10/0 1 011/001/0Q 1CP X Q 2Z1 2 3 4 5 6 7 8四、试用74HC138和适当门电路实现逻辑函数ABC C AB C B A BC A F +++=。

五、已知某编码变换器功能如下表所示,试用ROM 实现此编码变换器。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。

DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是116.存储8位二进制信息要 D 个触发器。

A.2B.3C.4D.817.多谐振荡器可产生 B 。

A.正弦波B.矩形脉冲C.三角波D.锯齿波18.在下列逻辑电路中,不是组合逻辑电路的是 A 。

A.译码器B.编码器C.全加器D.寄存器19.八路数据分配器,其地址输入端有 B 个。

A.2B.3C.4D.820.8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.821.下列关于异或运算的式子中,不正确的是( B )A 、A ⊕A=0B 、1=⊕A AC 、A ⊕0=AD 、A ⊕1=A22.下列门电路属于双极型的是( A )A 、OC 门B 、PMOSC 、NMOSD 、CMOS23.N 个触发器可以构成能寄存( B )位二进制数码的寄存器。

A.N -1B.NC.N +1D.2N24.以下各电路中,( B )可以产生脉冲定时。

A. 多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器25.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。

A .111 B. 010 C. 000 D. 10126.十六路数据选择器的地址输入(选择控制)端有( C )个。

A .16 B.2 C.4 D.827. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。

A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000--011128.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。

A. 11111101B. 10111111C. 11110111D. 1111111129.随机存取存储器具有( A )功能。

A.读/写B.无读/写C.只读D.只写30.N 个触发器可以构成最大计数长度(进制数)为( D )的计数器。

A.NB.2NC.N 2D.2N 31.某计数器的状态转换图如下,其计数的容量为( B )A . 八 B. 五C. 四D. 三 32. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( A )。

A . 8.125V B.4V C. 6.25V D.9.375V33.函数F=AB+BC ,使F=1的输入ABC 组合为( D )A .ABC=000B .ABC=010C .ABC=101D .ABC=110( B )35.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门36.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1”C. 置“1”、置“0”D. 翻转、保持37.为了把串行输入的数据转换为并行输出的数据,可以使用( B )。

A .寄存器B .移位寄存器C .计数器D .存储器38. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.839.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波40.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16000 001 010 011 100 101110 11141.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B )A.N -1B.NC.N +1D.2N42.下列说法不正确的是( C )。

A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算 D. 利用三态门电路可实现双向传输43.以下错误的是( B )。

A .数字比较器可以比较数字大小B .实现两个一位二进制数相加的电路叫全加器C .实现两个一位二进制数和来自低位的进位相加的电路叫全加器D .编码器可分为普通全加器和优先编码器44.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B45.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变二、填空题:1.数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路、 时序逻辑电路 。

2.三态门的三种状态是指___0____、___1___、____高阻___。

3.实现A/D 转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。

4.半导体数码显示器的内部接法有两种形式:共 阳极 接法和共 阴极 接法。

5.已知L=A C +B C ,则L 的反函数为F =_______。

6.基本RS 触发器,若现态为1,S =R =0,则触发状态应为____1___。

7.数据选择器是一种 多个 输入 单个 输出的中等规模器件。

8.OC 门能实现“ 线与 ”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 三态门 。

9.时序逻辑电路在某一时刻的状态不仅取决于 这一时刻 的输入状态,还与电路 过去的 状态有关。

10.触发器按逻辑功能可以分为 RS 、D 、JK 、T 四种触发器。

11.双稳态触发器电路具有 两个稳态 , 并能 触发翻转 的两大特性。

12.模数转换电路包括 采样 、 保持 、 量化 和编码 四个过程。

13.F=A BCD+A B C+AB C +ABC =Σm(__7,10,11,12,13,14,15_______)。

14.F=AC+B D 的最小项表达式为_Σm (1,3,9,10,11,14,15)____________________。

15.一个基本R S 触发器在正常工作时,它的约束条件是R +S =1,则它不允许输入S = 0 且R = 0 的信号。

16.55定时器的最后数码为555的是 T T L 产品,为7555的是C M O S 产品。

17.TTL 与非门的多余输入端悬空时,相当于输入_____高____电平。

18数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路 、时序逻辑电路 。

19.对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。

20.逻辑函数F=A +B+C D 的反函数F = A B (C+D ) 。

21.施密特触发器具有 回差 现象,又称 电压滞后 特性。

22.触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。

23.三态门电路的输出有高电平、低电平和(高阻)3种状态。

24.TTL 与非门多余的输入端应接(高电平或悬空)。

25.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

26.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

27.某计数器的输出波形如图1所示,该计数器是( 5 )进制计数器。

28.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。

27.数字电路按照是否具有记忆功能通常可分为两类: 组合逻辑电路 、 时序逻辑电路 。

29.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。

相关文档
最新文档