实验七 计数器的设计与仿真

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验七计数器的设计与仿真

【实验目的】:

通过设计与仿真一个计数器,使同学们更全面的理解多进制计数器电路的设计过程,同时掌握数字电路的基本设计与仿真技能。

【实验内容】:

一、应用两片74160或者74161芯片(可根据需要添加逻辑门)设计一个60进制计数器。设计电路,并分析输出波形,如图7-1所示。

二、用四片74161及若干基本逻辑门设计一个20×20进制计数器,要求用层次化设计方法完成设计。其中每个BLOCK (H1和H2)各用两片74161,如图7-2所示。其输出波形如图7-3所示。

【实验步骤】:

1.找到OrCAD软件所在行并单击Capture CIS 图标,进入OrCAD Capture CIS 系统;

2.创建新电路图文件;

使用菜单:打开File 菜单,并选择其中的new命令,将鼠标箭头右移到Project命令,单击鼠标,进入创建电路图文件的菜单;

3.绘制电路原理图;

4.取放元器件;

5.放置偏置电源和接地符号;

6.连接线路和放置节点;

7.元器件属性编辑;

8.设置网络连线节点名称;

9.放置说明文字;

10.完成电路图的绘制后,创建新仿真文件

【实验要求】:

本次实验要求同学们完成实验内容的第一项。实验内容二作为课后练习,实验报告书写要求包括:实验题目、实验目的、实验内容、实验步骤、实验结果(实验数据、仿真波形及对结果的分析)、实验过程中遇到的问题及解决方法、实验心得总结。

【原理图】

U1

74160C L R

1A 3

B 4

C 5

D 6

CLK 2

ENT 10

ENP

7

LOAD

9QA 14QB 13QC 12QD 11RCO 15U274160

C L R

1A 3

B 4

C 5

D 6

CLK 2

ENT 10

ENP

7

LOAD

9QA 14QB 13QC 12QD 11RCO 15Q1Q0EN Q3Q2LO ov erf low

rst Q4Q7Q6Q5HI LO EN rst ov erf low U3A 7400123ov erf low S1DSTM1Implementation = clk S1DSTM2Implementation = rst

【实验结果】

相关文档
最新文档