晶振电容选择

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

按晶振规格的Load Capacitance (CL)

选择C1 C2 以符合以下公式

CL = Cstray + (C1 C2)/(C1+C2)

Cstray: 实际电路上的杂散电容

今天要做晶振的second source,把晶振焊上去后发现普遍比较低,要求是25M +/-20ppm,就是说偏差不超过500Hz,但是测量三片,只有一片合格,其他两片均偏小几百赫兹。查了数据手册得知实际频率和标称频率之间的关系:

Fx = F0(1+C1/(C0+CL))^(1/2);

而 CL = Cg*Cd/(Cg+Cd)+Cs;其中Cs为杂散电容,Cg和Cd为我们外部加的两个电容,通常大家取值相等,它们对串联起来加上杂散电容即为晶振的负载电容CL.

具体公式不用细想,我们可以从中得知负载电容的减小可以使实际频率Fx变大,

我们可以改变的只有Cg和Cd,通过初步的计算发现CL改变1pF,Fx可以改变几百Hz。

原有电路使用的是33pF的两个电容,则并联起来是16.5pF,我们的贴片电容只有27pF,33pF,39pF,所以我们选用了27pF和39pF并联,则电容为15.95pF。电容焊好后,测量比原来大了200多赫兹,落在了设计范围内。

结论:晶振电路上的两个电容可以不相等,通过微调电容的值可以微调晶振的振荡频率,不过如果你测了几片晶振,频率有大有小,而且偏移较大,那么这个晶振就是不合格的。

相关文档
最新文档