计数器及其应用实验

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

计数器及其应用实验

一、实验目的

1.学习使用集成触发器构成计数器的方法

2.掌握中规模集成计数器的使用方法及功能测试方法

3.中规模集成计数器的应用

二、实验设备与器件

数字电路实验箱、集成74LS74等

三、实验原理

计数器是典型的时序逻辑电路,它用来累计和记忆输入脉冲的个数。计数是数字系统中很重要的基本操作,集成计数器是最广泛应用的逻辑部件之一。

计数器种类较多,按构成计数器中的多触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器;根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器;根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等。

1. 用D触发器构成异步二进制加法计数器。

如图一所示,是用四只D触发器构成四位二进制异步加法计数器,其连接特点是将D 触发器接成T触发器,再由低位触发器的Q 端和高一位的CP端相连。

图一

四、实验内容

1.用74LS74 D触发器构成4位二进制异步加法计数器。

1.1按图连接,RD接至逻辑开关输出插口,将低位CP0端接单次脉冲源,输出端Q3、Q2、Q1、Q0接逻辑电平显示输入插口。清零后,逐步送入单次脉冲,观察并列表记录表二Q3—Q0状态。

表二

Q3 Q2 Q1 Q0 Q3 Q2 Q1 Q0

五、实验思考题

1.画出实验线路图,记录与整理实验现象及实验所得的相关数据。

2.根据实验说明使用集成计数器的体会。

相关文档
最新文档