时序逻辑电路的特点

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
上页
7
返回
上页
2
下页
返回
第一节 概要
2. 举例说明: 举例说明: 串行加法器指将两个多位数相加时 串行加法器指将两个多位数相加时, 指将两个多位数相加时, 采取从低位到高位逐位相加的方式完成相加运算。 采取从低位到高位逐位相加的方式完成相加运算。 需具备两个功能: 需具备两个功能: 将两个加数和来自低位的进位相加, 将两个加数和来自低位的进位相加, 记忆本位相加后的进位结果。 记忆本位相加后的进位结果。
ai bi

si
ci
CLK
上页
3
ci-1
Q
CI CO
1D
全加器执行三个数的相加运算, 全加器执行三个数的相加运算, 存储电路记下每次相加后的运算结果。 存储电路记下每次相加后的运算结果。
Q′
C1 <
串行加法器电路
下页
返回
第一节 概要
3. 时序逻辑电路的特点: 时序逻辑电路的特点:
⑴ 时序逻辑电路通常包含组合电路和存储电路两部分, 时序逻辑电路通常包含组合电路 存储电路两部分 组合电路和 两部分, 存储电路(触发器)是必不可少的。 存储电路(触发器)是必不可少的。 ⑵ 存储电路的输出状态必须反馈到组合电路的输入端, 存储电路的输出状态必须反馈到组合电路的输入端, 与输入信号一起,共同决定组合逻辑电路的输出。 与输入信号一起,共同决定组合逻辑电路的输出。
第一节 概要
第一节 概述
时序逻辑电路的特点 时序逻辑电路的功能描述 时序逻辑电路的分类
推出 下页 总目录
1
第一节 概要
一、时序逻辑电路的特点
1. 时序逻辑电路: 任一时刻的输出信号不仅取决于当时的输入信号, 任一时刻的输出信号不仅取决于当时的输入信号, 而且还取决于电路原来的状态, 而且还取决于电路原来的状态, 即还与以前的输入状态有关。 即还与以前的输入状态有关。 具备这种逻辑功能特点的电路叫做时序逻辑电路 具备这种逻辑功能特点的电路叫做时序逻辑电路。 时序逻辑电路。
x1 xi
q1
组合逻辑电路
y1 yi
z1
存储电路
qk
4
zk
上页 下页 返回
时序逻辑电路的结构框图
第一节 概要
二、 时序逻辑电路的功能描述
x1 xi
q1
存储电路 组合逻辑电路
y1 yi
z1
zk
⑴ 方程组。 方程组。 Y = F [X,Q] Z = G [X,Q]
ql
输出方程。 输出方程。 驱动方程(或激励方程) 驱动方程(或激励方程)。
上页
6
下页
Fra Baidu bibliotek返回
第一节 概要
3. 根据输出信号的特点分为: 根据输出信号的特点分为: 米利(Mealy)型和穆尔(Moore)型。 穆尔(Moore) 米利(Mealy) 米利型电路中, 在米利型电路中, 电路中 输出信号不仅取决于存储电路的状态, 输出信号不仅取决于存储电路的状态, 而且还取决于输入变量。 而且还取决于输入变量。 在穆尔型电路中, 穆尔型电路中, 电路中 输出信号仅仅取决于存储电路的状态。 输出信号仅仅取决于存储电路的状态。 穆尔型电路只是米利型电路的一种特例。 穆尔型电路只是米利型电路的一种特例。 电路只是米利型电路的一种特例
Q* = H [Z,Q] 状态方程。 状态方程。 ⑵ 状态表、状态图和时序图。 状态表、状态图和时序图。
上页
5
下页
返回
第一节 概要
三、时序逻辑电路的分类
1. 按逻辑功能划分有: 按逻辑功能划分有: 计数器、寄存器、移位寄存器、 写存储器、 计数器、寄存器、移位寄存器、读/写存储器、 顺序脉冲发生器等 顺序脉冲发生器等。 2. 根据储存电路中触发器的动作特点不同分为: 根据储存电路中触发器的动作特点不同分为: 同步时序电路和异步时序电路。 同步时序电路和异步时序电路。 在同步时序电路中,所有触发器状态的变化都是 在同步时序电路中, 在同一时钟信号操作下同时发生的。 在同一时钟信号操作下同时发生的。 在异步时序电路中,触发器状态的变化不是同时 在异步时序电路中, 发生的。 发生的。
相关文档
最新文档