数字电子技术模拟试题4
《数字电子技术》模拟试题及答案6页word
《数字电子技术》模拟试题一、填空题(每题2分,共20分)1、十六进制数97,对应的十进制数为 151。
2、“至少有一个输入为0时,输出为 0 ”描述的是与运算的规则。
3、 4 变量逻辑函数有16个最小项。
4、基本逻辑运算有: 与 、 或 和 非 运算。
5、两二进制数相加时,不考虑低位的进位信号是 半 加器。
6、TTL 器件输入脚悬空相当于输入 高 电平。
7、RAM 的三组信号线包括: 数据 线、地址线和控制线。
8、采用四位比较器对两个四位数比较时,先比较 最高 位。
二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 B 是异或门。
图12、下列逻辑函数表达式中可能存在竞争冒险的是 C 。
A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++=3、下面逻辑式中,不正确的是_ A___。
A.C B A ABC ⋅⋅=B. A AB A +=C. ()A A B A +=D. AB BA =4、时序逻辑电路中必须有___B___。
A. 输入逻辑变量 B. 时钟信号C. 计数器D. 编码器5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。
A. 输出相同B. 输出不同C. 次态相同D. 次态不同三、简答题(共10分)1、证明:B A B A A +=+(4分)解:B A B A B A A A +=+⋅=+⋅+)()()左边=(1 2、某逻辑函数的真值表如表1所示,画出卡诺图。
(6分) 表1 某逻辑函数的真值表A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 111X四、分析题(20分)图2分析图2所示电路的逻辑功能。
1)列出其时钟方程:(2分) CP1=CP ↑;CP0=CP ↑。
2)列出其驱动方程:(4分)ZJ1=Q0;K1= 1 ;J0=1Q ;K0=11Q X Q X +⋅或。
数字电子技术模拟试题及答案
《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。
,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。
、“至少有一个输入为 0 变量逻辑函数有16个最小项。
、 4 3 运算。
非和 4、基本逻辑运算有: 与、或加器。
半 5、两二进制数相加时,不考虑低位的进位信号是电平。
高 6、TTL器件输入脚悬空相当于输入线、地址线和控制线。
数据 7、RAM的三组信号线包括:位。
最高8、采用四位比较器对两个四位数比较时,先比较15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。
B 1、图1图1C 。
2、下列逻辑函数表达式中可能存在竞争冒险的是B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C3、下面逻辑式中,不正确的是_ A___。
ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须有___B___。
A. 输入逻辑变量B. 时钟信号C. 计数器D. 编码器5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。
A. 输出相同次态不同D. 次态相同C. 输出不同B.10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。
(6分)某逻辑函数的真值表 1 表F B A C0 0 0 01 1 0 01 0 1 0X 1 1 0X 0 0 10 0 1 11 1 0 1X1 11分)四、分析题(20Z图2分析图2所示电路的逻辑功能。
1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。
2)列出其驱动方程:(4分)Q1;K0==1 ;J0。
Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.五、波形题(10分)出图如3所示,试画的,入已知输信号XY,Z波形的波形。
(完整版)数字电子技术基础模拟试题及答案完整
Q K1=1; J 2
n 1
Q J Q Q K2
n;
1
3
nn 12
K
3
Qn 1
Qn 2
Y
Q3n ;Q1n1
Qn 1
Q Q Q Q Q Q Q n1
2
nn
nn
n
n
12
12
1
2
Q Q Q Q Q Q Q n1
nnn
nnn
3
1 23
1 23
(2)(4 分)
复位:
RD
Qn Qn 32
(5 分)
密
5. × 6. √ 7. × 8. √ 9. ×
d2 d3
c.“1101” d.“0000”
10
0
↑
×
8.下列描述不正确的是( )
×××
a.EEPROM 具有数据长期保存的功能且比1 E0PROM 在1数据改写↑上更方×便
b.DAC 的含义是数-模转换、ADC 的含义×是×模×数转换
c.积分型单稳触发器电路只有一个状态 1 1
× × ××
d.上面描述至少有一个不正确
1”,LD =0 并保持,请画出在两个 CP↑作用下的状态转换关系? (2)请用清零法设计一个八进制记数器(可附加必要的门电
路)
学号
年级、 班
(1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图
该电路具有什么逻辑功能并说明能否自启动
4.请用 555 定时器实现一个单稳态触发电路(暂态时间为 1S), 555 定时器功能表及引脚图如下:
姓名
学号
三(本大题 2 小题每小题 4 分共 8 分) 1 结果正确 1 分,步骤正确 3 分,参考结果如下:
数字电子技术测试试卷与答案
附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD 码计数器分别需要( )级、( )级和( )级触发器。
一个五位二进制加法计数器,由00000状表D.1题一(7)真值表D 1EN 1D 2EN 2F态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
大学课程《数字电子技术》模拟试卷及答案
大学课程《数字电子技术》模拟试卷及答案一、填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
一、判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
()5.PLA的与阵列和或阵列均可编程。
()6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )二、 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
数字电子技术-模拟题
《数字电子技术》模拟题一,选择题1.下列选项中,叙述不正确的是().A.接入滤波电容引入是消除竞争冒险的方法之一.B.引入选通脉冲不能消除竞争冒险.C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法.D.化简电路,减少逻辑器件数目,不能消除竞争冒险.[答案]:B2.下列选项中,叙述不正确的是().A.任意两个不同的最小项之积,值恒为0.B.RAM的特点是一旦停电,所存储的内容不会丢失.C.在逻辑代数中,常用的逻辑运算是与非,或非,与或非,异或等.D.单向导电特性是半导体二极管最显著的特点.[答案]:B3.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需()片.A.3B.4C.5D.10[答案]:A4.余3码10001000对应的2421码为().A.1010101B.10000101C.10111011D.11101011[答案]:C5.8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中.A.1B.2C.4D.8[答案]:D6.A+BC=().A.A+BB.A+CC.(A+B)(A+C)D.B+C[答案]:C7.EEPROM是指().A.随机读写存储器B.一次编程的只读存储器C.可擦可编程只读存储器D.电可擦可编程只读存储器[答案]:D8.下列说法正确的是()A.JK之间有约束B.主从JK触发器的特性方程是CP上升沿有效.C.主从JK触发器没有空翻现象D.JK之间没有约束[答案]:C9.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为().A.JK=00B.JK=01C.JK=10D.JK=11[答案]:D10.n位触发器构成的扭环形计数器,其无关状态数有()个.A.2n-nB.2n-2nC.2nD.2n-1[答案]:B11.N个触发器可以构成能寄存()位二进制数码的寄存器.A.NB.N+1C.N-1D.2N[答案]:A12.OC门在使用时须在()之间接一个电阻.A.输出与地B.输出与电源C.输出与输入D.输入与电源[答案]:B13.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有().A.触发器C.MOS管D.电容[答案]:A14.欲将容量为128×8的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端数为().A.1B.2C.3D.8[答案]:D15.若在编码器中有50个编码对象,则要求输出二进制代码位数为()位.A.5B.6C.10D.50[答案]:B16.存储8位二进制信息要()个触发器.A.4B.8C.2D.16[答案]:B17.触发器有两个稳态,存储8位二进制信息要()个触发器.A.2B.8C.16D.32[答案]:B18.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容().A.不确定B.保持不变C.全部为0D.全部改变[答案]:A19.只读存储器ROM在运行时具有()功能.A.读/无写B.读写D.无读/无写[答案]:A20.随机存取存储器具有()功能.A.读/写B.无读/写C.只读D.只写[答案]:A21.求一个逻辑函数F的对偶式,不可将F中的().A.”·”换成”+”,”+”换成”·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中”0”换成”1”,”1”换成”0”[答案]:B22.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用()级触发器.A.2B.3C.4D.8[答案]:B23.对于四位二进制译码器,其相应的输出端共有().A.4个B.16个C.8个D.10个[答案]:B24.函数F(A,B,C)=AB+BC+AC的最小项表达式为().A.(A,B,C)=∑m(3,5,6,7)B.F(A,B,C)=∑m(0,2,3,4C.F(A,B,C)=∑m(0,2,4)D.F(A,B,C)=∑m(2,4,6,7)[答案]:C25.在何种输入情况下,”或非”运算的结果是逻辑1.()A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1[答案]:A26.把一个五进制计数器与一个四进制计数器串联可得到()进制计数器.A.9B.20C.4D.5[答案]:B27.一个容量为512×1的静态RAM具有().A.地址线9根,数据线1根B.地址线1根,数据线9根C.地址线512根,数据线9根D.地址线9根,数据线512根[答案]:A28.以下参数不是矩形脉冲信号的参数().A.周期B.占空比C.脉宽D.扫描期[答案]:D29.相同为”0”不同为”1”它的逻辑关系是().A.异或逻辑B.与逻辑C.或逻辑D.同或逻辑[答案]:A30.下列四种类型的逻辑门中,可以用()实现三种基本运算.A.与门B.或门C.非门D.与非门[答案]:D31.下列说法正确的是()A.多谐振荡器有两个稳态B.多谐振荡器有三个稳态C.多谐振荡器有一个稳态和一个暂稳态D.多谐振荡器有两个暂稳态[答案]:D32.555定时器的阈值为().A.1/3VCCB.2/3VCCC.1/3VCC和2/3VCCD.1/3VCC和VCC[答案]:C33.555定时器构成施密特触发器时,其回差电压为().A.VCCB.1/2VCCC.2/3VCCD.1/3VCC[答案]:D34.十进制数25用8421BCD码表示为().A.10101B.00100101C.100101D.10101[答案]:B35.余3码01111001对应的8421BCD码为:()A.1000110B.111001C.1100110D.10011100[答案]:A36.常用的BCD码有().A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D37.要构成容量为4K×8的RAM,需要()片容量为256×4的RAM.A.2B.4C.8D.32[答案]:D38.由n个变量构成的最大项,有()种取值组合使其值为1.A.nB.2nC.2nD.2n-1[答案]:D39.当逻辑函数有n个变量时,共有()个变量取值组合?A.nB.2nC.n2D.2n[答案]:D40.某RAM有8位数据线,13位地址线,则其存储容量为().A.4KBB.8KBC.16KBD.64KB[答案]:B41.以下表达式中符合逻辑运算法则的是().A.C·C=C2B.1+1=10C.0<1D.A+1=1[答案]:D42.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小,能耗最低,能得到普及应用的实现方式是().A.机械式B.电磁式C.分立元件式D.集成电路[答案]:D43.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用()个触发器.A.2B.3C.4D.10[答案]:C44.下列门电路属于双极型的是().A.OC门C.NMOSD.CMOS[答案]:A45.设计一个模10计数器需要()个触发器.A.3B.4C.6D.10[答案]:B46.某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,试计算它的最大存储量是:()A.32GB.64GC.128GD.16G[答案]:B47.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要()个异或门.A.2B.3C.4D.5[答案]:B48.下列属于有权码的是().A.2421码B.余3循环码C.格雷码D.ASCⅡ码[答案]:A49.下列逻辑门中,()可以实现三种基本运算.A.与门B.或门C.非门D.与或非门[答案]:D50.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于().A.组合逻辑电路B.时序逻辑电路D.数模转换器[答案]:A51.一位十六进制数可以用()位二进制数来表示.A.1B.2C.4D.16[答案]:C52.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为().A.4VB.8.125VC.6.25VD.9.375V[答案]:B53.下列各门电路中,()的输出端可直接相连,实现线与.A.一般TTL与非门B..集电极开路TTL与非门C..一般CMOS与非门D.一般TTL或非门[答案]:B54.实现两个四位二进制数相乘的组合电路,应有()个输出函数.A.8B.9C.10D.11[答案]:A55.函数F=AB+BC,使F=1的输入ABC组合为()A.ABC=110B.ABC=101C.ABC=010D.ABC=000[答案]:A56.十六路数据选择器的地址输入(选择控制)端有()个.A.16B.2C.4D.8[答案]:C57.下列不属于数字逻辑函数的表示方法的是().A.真值表B.占空比C.逻辑表达式D.逻辑图[答案]:B58.下面几种逻辑门中,可以用作双向开关的是().A.CMOS传输门B.OD门C.异或门D.三态门[答案]:A59.四个触发器组成的环行计数器最多有()个有效状态A.4B.16C.8D.6[答案]:B60.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.8B.15C.7D.1[答案]:B61.以下各电路中,()可以完成延时功能.A.多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器[答案]:B62.表示任意两位无符号十进制数需要()二进制数.A.6B.7C.8D.9[答案]:B63.在一个8位的存储单元中,能够存储的最大无符号整数是().A.(256)10B.(127)10C.(128)10D.(255)10[答案]:D64.五个D触发器构成环形计数器,其计数长度为().A.5B.10C.15D.20[答案]:A65.利用异步清零端构成N进制加法计数器,则应将()所对应的状态译码后驱动清零控制端.A.NB.N-1C.N+1D.0[答案]:A66.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时作用[答案]:C67.4线-16线译码器有()输出信号.A.1B.4C.8D.16[答案]:D68.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出的值是().A.111B.10C.0D.101[答案]:C69.在何种输入情况下,”与非”运算的结果是逻辑0.()A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1[答案]:D70.补码1.1000的真值是().A.1.0111B.-1.0111C.-0.1001D.-0.1000[答案]:D71.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态.B.暂稳状态维持一段时间后,将自动返回稳定状态.C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数.D.在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳状态. [答案]:A72.多谐振荡器可产生().A.正弦波B.矩形脉冲C.三角波D.锯齿波[答案]:B73.多谐振荡器有().A.两个稳定状态B.一个稳定状态,一个暂稳态C.两个暂稳态D.记忆二进制数的功能[答案]:C74.多谐振荡器与单稳态触发器的区别之一是().A..前者有2个稳态,后者只有1个稳态B..前者没有稳态,后者有2个稳态C.前者没有稳态,后者只有1个稳态D.两者均只有1个稳态,但后者的稳态需要一定的外界信号维持[答案]:C75.一个触发器可记录一位二进制代码,它有()个稳态.A.0B.2C.1D.4[答案]:B76.卡诺图上变量的取值顺序是采用()的形式,以便能够用几何上的相邻关系表示逻辑上的相邻.A.二进制码B.循环码C.ASCII码D.十进制码[答案]:B77.标准或-与式是由()构成的逻辑表达式.A.与项相或B.最小项相或C.最大项相与D.或项相与[答案]:B78.逻辑函数的表示方法中具有唯一性的是().A.真值表B.表达式C.逻辑图D.状态图[答案]:A79.用卡诺图化简包含无关条件的逻辑函数时,对无关最小项().A.不应考虑B.令函数值为1C.令函数值为0D.根据化简的需要令函数值为0或者1[答案]:D80.时序逻辑电路的一般结构由组合电路与()组成.A.全加器B.存储电路C.译码器D.选择器[答案]:B二,判断题1.”0”的补码只有一种形式.[答案]:T2.构成一个7进制计数器需要3个触发器[答案]:T3.8421码1001比0001大.[答案]:T4.A/D转换器的功能是将数字量转换成模拟量.[答案]:F5.A+AB=A+B[答案]:F6.CMOS与非门的未用输入端应连在高电平上.[答案]:T7.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能.[答案]:F8.Mealy型时序电路:电路输出是输入变量与触发器状态的函数.[答案]:T9.输出与输入有直接的关系,输出方程中含输入变量的是Moore型时序电路.[答案]:F10.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性.[答案]:T11.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态.[答案]:T12.PAL的每个与项都一定是最小项.[答案]:F13.PAL和GAL都是与阵列可编程,或阵列固定.[答案]:T14.PROM不仅可以读,也可以写(编程),则它的功能与RAM相同.[答案]:F15.PROM的或阵列(存储矩阵)是可编程阵列.[答案]:T16.ROM的每个与项(地址译码器的输出)都一定是最小项.[答案]:T17.ROM和RAM中存入的信息在电源断掉后都不会丢失.[答案]:F18.RS触发器的输出状态QN+1与原输出状态QN无关.[答案]:F19.八进制数(8)8比十进制数(8)10小.[答案]:F20.Moore型时序电路:电路输出仅仅是触发器状态的函数.[答案]:T21.RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息. [答案]:T22.电平异步时序逻辑电路反馈回路之间的竞争可能导致错误的状态转移. [答案]:T23.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号. [答案]:T24.反码和补码均可实现将减法运算转化为加法运算.[答案]:F25.环形计数器如果不作自启动修改,则总有孤立状态存在.[答案]:T26.用或非门可以实现3种基本的逻辑运算.[答案]:T27.由或非门构成的基本RS触发器输入端RS为10时,次态为1.[答案]:F28.计数器的模是指对输入的计数脉冲的个数.[答案]:F29.计数器的模是指构成计数器的触发器的个数.[答案]:F30.并行加法器采用先行进位(并行进位)的目的是提高运算速度.[答案]:F31.在系统可编程逻辑器件ISP-PLD不需编程器就可以高速而反复地编程,则它与RAM随机存取存储器的功能相同.[答案]:F32.逻辑变量的取值,1比0大.[答案]:F33.若逻辑方程AB=AC成立,则B=C成立.[答案]:F34.在若干个逻辑关系相同的与-或表达式中,其中包含的与项数最少,且每个与项中变量数最少的表达式,称最小项表达式.[答案]:F35.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等.[答案]:F36.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件.[答案]:T37.计数器除了能对输入脉冲进行计数,还能作为分频器用.[答案]:T38.脉冲异步时序逻辑电路不允许两个或两个以上的输入端同时出现脉冲.[答案]:T39.计数模为2n的扭环计数器所需的触发器为n个.[答案]:T40.采用奇偶校验电路可以发现代码传送过程中的所有错误.[答案]:F三,问答题1.TTL与非门闲置的输入端能否悬空处理?CMOS与非门呢?[答案]:TTL与非门闲置的输入端一般也不要悬空处理,但当外界干扰较小时,就可以把闲置的输入端悬空处理:而CMOS与非门闲置的输入端是不允许悬空处理的.2.在数字系统中为什么要采用二进制?[答案]:1.可行性采用二进制,只有0和1两个状态,需要表示0,1两种状态的电子器件很多,如开关的接通和断开,晶体管的导通和截止,磁元件的正负剩磁,电位电平的高与低等都可表示0,1两个数码.使用二进制,电子器件具有实现的可行性.2.简易性二进制数的运算法则少,运算简单,使计算机运算器的硬件结构大大简化(十进制的乘法九九口诀表55条公式,而二进制乘法只有4条规则).3.逻辑性由于二进制0和1正好和逻辑代数的假(false)和真(true)相对应,有逻辑代数的理论基础,用二进制表示二值逻辑很自然.3.时序逻辑电路的基本单元是什么?组合逻辑电路的基本单元又是什么?[答案]:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路.4.试述卡诺图化简逻辑函数式的步骤.[答案]:利用卡诺图化简逻辑函数式的步骤:1.根据变量的数目,画出相应方格数的卡诺图;2.根据逻辑函数式,把所有为”1”的项画入卡诺图中;3.用卡诺圈把相邻最小项合并,合并时就遵照卡诺圈最大优化原则;4.根据所圈的卡诺圈,消除圈内全部互非的变量,每一个圈作为一个”与”项,将各”与”项相或,即为化简后的最简与或表达式.5.在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象是什么?抑制空翻的最好措施是什么?[答案]:在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象称为空翻.抑制空翻的最好措施就是让触发器采取边沿触发方式.6.分析组合逻辑电路目的是什么?有几个步骤?[答案]:分析组合逻辑电路,目的就是清楚该电路的功能.分析步骤一般有以下几个步骤:1.根据已知逻辑电路图写出相应逻辑函数式:2.对写出的逻辑函数式进行化简.如果从最简式中可直接看出电路功能,则以下步骤可省略:3.根据最简逻辑式写出相应电路真值表,由真值表输出,输入关系找出电路的功能:4.指出电路功能.。
《数字电子技术》模拟试题及答案
《数字电子技术》模拟试题一、填空题(每题2分,共20分)1、十六进制数97,对应的十进制数为 (1) 。
2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。
3、 (3) 变量逻辑函数有16个最小项。
4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。
5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。
6、TTL 器件输入脚悬空相当于输入 (8) 电平。
7、RAM 的三组信号线包括: (9) 线、地址线和控制线。
8、采用四位比较器对两个四位数比较时,先比较 (10) 位。
二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。
图12、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。
A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++=3、下面逻辑式中,不正确的是_ (13)____。
A.C B A ABC ⋅⋅=B. A AB A +=C. ()A A B A +=D. AB BA =4、时序逻辑电路中必须有___(14)___。
A. 输入逻辑变量 B. 时钟信号C. 计数器D. 编码器5、有S1,S2两个状态,条件 (15) 可以确定S1和S2不等价。
A. 输出相同B. 输出不同C. 次态相同D. 次态不同三、简答题(共10分)1、证明:B A B A A +=+(4分)2、某逻辑函数的真值表如表1所示,画出卡诺图。
(6分) 表1 某逻辑函数的真值表A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 11X四、分析题(20分)图2分析图2所示电路的逻辑功能。
1)列出其时钟方程:(2分) CP1= ;CP0= 。
2)列出其驱动方程:(4分)J1= ;K1= ;J0= ;K0= 。
数字电子技术模拟试题
《数字电子技术》模拟试题 2(试卷共8页,答题时间120分钟)1. 101101.11 10= 16 ;8F.C 16 二 2 二102.逻辑或是当决定事物结果的条件_______________ 具备时,结果才发生。
而逻辑非是当决定事物结果的条件_______________ 具备时,结果才发生。
3.对于n变量函数,其卡诺图中共有________________ 个小方格,图中几何位置上相邻的最小项在逻辑上也_____________________ 。
4.TTL反相器电路由 ___________ , __________ 和__________ 三部分组成。
5.译码器的逻辑功能是把输入的二进制代码译成对应的__________________ 信号,常用的译码器有____________ ,_____________ 和 _____________ 三类。
6.用于比较两个数字大小的逻辑电路叫做_________________ 。
7.触发器按照逻辑功能的不同可以分为______________________ ,_________________ ,_________________ ,__________________ 等几类。
8.时序逻辑电路在任一时刻的输出不仅取决于_______________________ ,而且还取决于______________________ 。
9.计数器按照各触发器是否同时翻转分为_____________ 式和 ____________ 式两种。
10.施密特触发器可以用于____________ , ___________ ,____________ 等。
11.从模拟信号到数字信号的转换称为_________________ ,其中采样频率f s与模拟信号最咼频率f i max 的关系必须满足 __________________________ ,这就是所谓的____________ 定理。
数字电子技术试卷4p
一.填空(16)1.十进制数123的二进制数是;十六进制数是。
3.逻辑代数的三种基本运算是,和。
4.三态门的工作状态是,,。
5.描述触发器逻辑功能的方法有。
6.施密特触发器的主要应用是。
7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D转换的主要方法有,,。
二.判断题(10)1.BCD码即8421码()2.八位二进制数可以表示256种不同状态。
()3.TTL与非门与CMOS与非门的逻辑功能不一样。
()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
()5.计数器可作分频器。
( )三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
2.用卡诺图化简∑∑=m dD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15) 数字电子技术试卷(2)一. 填空(16)1.十进制数35.85的二进制数是;十六进制数是 。
2.逻辑代数中逻辑变量得取值为。
3.组合逻辑电路的输出状态只与有关而与电路 。
4.三态门的输出有,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意。
5.触发器的基本性质有 。
6.单稳态触发器的主要应用是 。
7.设6位D/A 转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为。
8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。
数字电子技术习题库及参考答案
数字电⼦技术习题库及参考答案数字电⼦技术习题库⼀、填空题(每空1分,共20分)1. 有⼀数码10010011,作为⾃然⼆进制数时,它相当于⼗进制数(),作为8421BCD 码时,它相当于⼗进制数()。
2.三态门电路的输出有⾼电平、低电平和()3种状态。
3.TTL 与⾮门多余的输⼊端应接()。
4.TTL 集成JK 触发器正常⼯作时,其和端应接()电平。
5. 已知某函数,该函数的反函数()。
6. 如果对键盘上108个符号进⾏⼆进制编码,则⾄少要()位⼆进制数码。
7. 典型的TTL 与⾮门电路使⽤的电路为电源电压为()V ,其输出⾼电平为()V ,输出低电平为()V , CMOS 电路的电源电压为() V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输⼊为A 2A 1A 0 110时,输出应为()。
9.将⼀个包含有32768个基本存储单元的存储电路设计16位为⼀个字节的ROM 。
该ROM 有()根地址线,有()根数据读出线。
10. 两⽚中规模集成电路10进制计数器串联后,最⼤计数容量为()位。
11. 下图所⽰电路中, Y 1=();Y 3 =()。
12. 某计数器的输出波形如图1所⽰,该计数器是()进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
d R d S ??? ??+??? ??++=D C AB D C A B F F 01234567Y Y Y Y Y Y Y YABY 1 Y 2 Y 3⼆、单项选择题(本⼤题共15⼩题,每⼩题2分,共30分)(在每⼩题列出的四个备选项中只有⼀个是最符合题⽬要求的,请将其代码填写在题后的括号内。
错选、多选或未选均⽆分。
)1. 函数F(A,B,C) AB+BC+AC 的最⼩项表达式为( ) 。
A .F(A,B,C) ∑m (0,2,4) B. (A,B,C) ∑m (3,5,6,7) C .F(A,B,C) ∑m (0,2,3,4) D. F(A,B,C) ∑m(2,4,6,7)2.8线—3线优先编码器的输⼊为I 0—I 7 ,当优先级别最⾼的I 7有效时,其输出的值是()。
《数字电子技术》模拟试题西南交通大学
《数字电子技术》模拟试题西南交通大学《数字电子技术》模拟试题级别层次专业学号姓名成绩一、单项选择题:在下列各题中,将唯一正确的答案代码填入括号内 (本大题共10小题,总计23分) 1、(本小题2分)图示逻辑电路为( )。
(a) “ 与非” 门(b) “ 与” 门(c) “ 或” 门(d) “ 或非” 门ABC2、(本小题2分)场效应管门电路如图所示,该电路为( )。
(a)“ 与非” 门(b) “ 非” 门(c) “ 或”门+UDDF3、(本小题2分)逻辑图和输入 A ,B 的波形如图所示,分析在 t 1 时刻输出 F 为( )。
(a) “1”(b) “0”(c) 任意t 1=1AFBA B4、(本小题2分)半加器的逻辑图如下,指出它的逻辑式为( )。
(a) S =A ⊕B C =AB (b) S =A B+A B C =A B (c) S =A ⊕B C =ABABCS5、(本小题2分)逻辑电路如图所示,当A=“0”,B=“1” 时,C 脉冲来到后 D 触发器 ( )。
(a) 具有计数功能 (b) 保持原状态 (c) 置“0” (d) 置“1”B6、(本小题2分)某数/模转换器的输入为 8 位二进制数字信号(D 7 ~ D 0),输出为 0~25.5V 的模拟电压。
若数字信号的最低位是“1” 其余各位是“0”,则输出的模拟电压为( )。
(a) 0.1V (b) 0.01V (c) 0.001V7、(本小题2分)逻辑式F =A BC +ABC +A B C ,化简后为( )。
(a) F =A B +B C (b)F =A C +AB (c) F =A C +BC8、(本小题3分)二位二进制译码器的逻辑式为 Y 0=B A 、Y 1 =B A 、Y 2 =B A 、Y 3 =BA ,由逻辑式画出的逻辑电路为 ( )。
B A()b A()a9、(本小题3分)如图所示逻辑电路为()。
(a) 异步二进制计数器 (b) 异步四进制计数器 (c) 异步八进制计数器C10、(本小题3分)如图所示时序逻辑电路为()。
数字电子技术模拟试题及参考答案
数字电子技术模拟试题及参考答案多做一些模拟试题能帮助你更好地掌握数字电子技术课程的知识。
以下是要与大家分享的数字电子技术模拟试题,供大家参考!(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。
2.将xx个“1”异或起来得到的结果是( )。
3.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。
4.TTL器件输入脚悬空相当于输入( )电平。
5.根本逻辑运算有: ( )、( )和( )运算。
6.采用四位比拟器对两个四位数比拟时,先比拟( )位。
7.触发器按动作特点可分为根本型、( )、( )和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用 ( ) 触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。
10.施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。
11.数字系统按组成方式可分为、两种;12.两二进制数相加时,不考虑低位的进位信号是 ( ) 加器。
13.不仅考虑两个相加,而且还考虑相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和有关,而且还与有关。
15.计数器按CP脉冲的输入方式可分为和。
16.触发器根据逻辑功能的不同,可分为、、、、等。
17.根据不同需要,在集成计数器芯片的根底上,通过采用、、等方法可以实现任意进制的技术器。
18.4. 一个 JK 触发器有个稳态,它可存储位二进制数。
19.假设将一个正弦波电压信号转换成同一频率的矩形波,应采用20. 把JK触发器改成T触发器的方法是。
21.N个触发器组成的计数器最多可以组成22.根本RS触发器的约束条件是23.对于JK触发器,假设J?K,那么可完成触发器的逻辑功能;假设J?K,那么可完成 D 触发器的逻辑功能。
(5分):1、(11.001)2=( )16=( )102、(8F.FF)16=( )2=( )103、( 25.7)10=( )2=( )164、(+1011B)原码=( )反码=( )补码5、(-101010B)原码=( )反码=( )补码(5分)1、化简等式Y?ABC?ABC?ABCY?AB?AC?BCY?CD(A?B)?ABC?ACD,给定约束条件为:AB+CD=02 用卡诺图化简函数为最简单的与或式(画图)。
数字电子技术练习题第4章 习题
第4章 习题一、填空题1.组合逻辑电路在任一时刻输出信号的稳态值由 决定,与 无关。
2.对于集成组合逻辑电路,主要通过 来掌握其各管脚的逻辑功能,还应判别其 权的排列以达到正确使用。
3.能将特定信息转换成机器识别的 制数码的组合逻辑电路,称为 器;能将机器识别的 制数码转换成人们熟悉的 制或某种特定信息的组合逻辑电路,称为 器;74LS85是常用的集成组合逻辑电路 器。
4.在多数数据选送过程中,能够根据需要将其中任意一路挑选出来的电路,称为 器,也叫做 开关。
5.74LS147是 线- 线8421BCD 码优先编码器;74LS148芯片是 线- 线的集成优先编码器,其使能端=S 时允许编码;当=S 时各输出端及E O 、S G 均封锁,编码被禁止。
6.两片集成译码器74LS138芯片级联可构成一个 线- 线译码器。
7.目前常用的显示器件有 显示器件和 显示器件。
其中七段发光二极管内部的两种接法分别是: 和 接法。
8.共阴极接法的LED 数码管应与输出 电平有效的译码器匹配,而共阳LED 数码管应与输出 电平有效的译码器匹配。
9.一个班级有52位学生,现采用二进制编码器对每位学生进行编码,则编码的输出至少需 位二进制数才能满足要求。
10.欲实现一个三变量组合逻辑函数,应选用 电路芯片。
二、判断下列说法的对与错1.组合逻辑电路的输出只取决于输入信号的现态。
( )2.3线—8线译码器电路是三—八进制译码器。
( )3.已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。
( )4.编码电路的输入量一定是人们熟悉的十进制数。
( )5.74LS138集成芯片可以实现任意变量的逻辑函数。
( )6.组合逻辑电路中的每一个门实际上都是一个存储单元。
( )7.共阴极结构的显示器需要低电平驱动才能显示。
( )8.只有最简的输入、输出关系,才能获得结构最简的逻辑电路。
( )9.半加器与全加器的区别在于半加器无进位输出,而全加器有。
数字电子技术模拟试题与解答共36页
60、生活的道路一旦选定,就要勇敢地 走到底 ,决不过 去和未 来文化 生活的 源泉。 ——库 法耶夫 57、生命不可能有两次,但许多人连一 次也不 善于度 过。— —吕凯 特 58、问渠哪得清如许,为有源头活水来 。—— 朱熹 59、我的努力求学没有得到别的好处, 只不过 是愈来 愈发觉 自己的 无知。 ——笛 卡儿
数字电子技术模拟试题与解答
21、没有人陪你走一辈子,所以你要 适应孤 独,没 有人会 帮你一 辈子, 所以你 要奋斗 一生。 22、当眼泪流尽的时候,留下的应该 是坚强 。 23、要改变命运,首先改变自己。
24、勇气很有理由被当作人类德性之 首,因 为这种 德性保 证了所 有其余 的德性 。--温 斯顿. 丘吉尔 。 25、梯子的梯阶从来不是用来搁脚的 ,它只 是让人 们的脚 放上一 段时间 ,以便 让别一 只脚能 够再往 上登。
大学课程《数字电子技术》模拟试卷及答案
大学课程《数字电子技术》模拟试卷及答案一、填空题(20分)1.数字信号只有和两种取值。
2.十进制123的二进制数是;八进制数是;十六进制数是。
3.设同或门的输入信号为A 和B ,输出函数为F 。
若令B=0,则F= 若令B=1,则F= 4.三态门的输出有、、三种状态。
5.设JK 触发器的起始状态Q=1若令J=1,K=0,则1n Q 。
若令J=1,K=1,则1nQ 。
6.BCD 七段翻译码器输入的是位码,输出有个。
7.一个N 进制计数器也可以称为分频器。
8.有一个6位D/A 转换器,设满度输出为 6.3V ,输入数字量为110111,则输出模拟电压为。
9.设ROM 容量为256字×8位,则它应设置地址线条,输出线条。
10.用256字×4位RAM ,扩展容量为1024字×8位RAM ,则需要片。
二、选择题(20分)1.离散的,不连续的信号,称为()A 、模拟信号 B 、数字信号2.组合逻辑电路通常由()组合而成。
A 、门电路 B 、触发器 C 、计数器3.十六路数据选择器的地址输入(选择控制)端有()个A 、16 B 、2 C 、4 D 、8 4.一位8421BCD 码译码器的数据输入线与译码输出线的组合是()A 、4:6B 、1:10C 、4:10D 、2:4 5.能实现脉冲延时的电路是()A 、多谐振荡器B 、单稳态触发器C 、施密特触发器6.8线—3线优先编码器的输入为70I I ,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是()A 、111B 、010C 、000D 、1017.JK 触发器在CP 作用下,若状态必须发生翻转,则应使()A 、J=K=0 B 、J=K=1 C 、J=O ,K=18.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是()A、1011—0110—1100—1000—0000B、1011—0101—0010—0001—00009.有一位二进制数码需要暂时存放起来,应选用()A、触发器B、2选1数据选择器C、全加器10.EPROM是指()A、随机读写存储器B、可编程逻辑阵列可编程只读存储器 D、可擦除可编程只读存储器三、判断题(10分)1、n个变量的逻辑函数,其全部最小项共有n个。
数字电子技术模拟试题4套
模拟试题一一、选择填空(每空1分,共20分)1.纯洁的半导体喊〔〕。
掺进3价杂质元素形成的半导体喊〔〕,它要紧靠导电〔〕。
A.空穴B.本征半导体C.P型半导体D.自由电子2.PN结正偏时,多子的〔〕运动较强,PN结变薄,结电阻较〔〕。
A.扩散B.漂移C.小D.大3.三极管有〔〕和〔〕两种载流子参与导电,故称作〔〕极型晶体管;而场效应管称作〔〕极型晶体管。
A.双极B.空穴C.单极D.自由电子4.负相应放大电路的含义是〔〕。
A.输出与输进之间有信号通路B.电路中存在反向传输的信号通路C.除放大电路之外还有信号通路D.电路中存在使输进信号削弱的反向传输信号5.一个放大电路的对数频率特性的水平局部为40dB,当信号频率恰好是上限频率时,实际电压增益为〔〕。
A.43dB B.40dB C.37dB D.3dB6.通常在下面全然组态放大电路中,输进电阻最大的是〔〕;输出电阻最小的是〔〕;高频特性最好的电路是〔〕。
A.共射电路B.共集电路C.共基电路D.共源电路7.集成放大电路采纳直截了当耦合方式的缘故是〔〕。
A.便于设计B.放大交流信号C.不易制作大容量电容8.功率放大电路互补输出级采纳共集形式是为了使〔〕。
A.电压放大倍数大B.不失真输出电压大C.带负载能力强9.欲得到电流-电压转换电路,应在放大电路中引进〔〕;欲将电压信号转换成与之成比例的电流信号,应在放大电路中引进〔〕。
A.电压串联负相应B.电压并联负相应C.电流串联负相应D.电流并联负相应10.为了防止50Hz电网电压的干扰进进放大器,应选用〔〕滤波电路。
A.带阻B.带通C.低通D.有源11.直流稳压电源的全然组成有变压器、整流、〔〕、稳压。
A.对比B.滤波C.调整二、判定正误(每题2分,共10分)1.因为N型半导体的多子是自由电子,因此它带负电。
〔〕2.电路只要满足,就一定会产生正弦波振荡。
〔〕3.放大电路必须加上适宜的直流电源才能正常工作。
〔〕4.假设放大电路的放大倍数为负,那么引进的相应一定是负相应。
数电模拟试卷四
一、选择题(每题2分,共10题) 1: 下列数中,最大的数是 ( )。
A .( 65 ) 8 B .( 111010 ) 2 C .( 57 ) 10D .( 3D ) 162:逻辑函数)(AB A F ⊕=,欲使1=F ,则AB 取值为( ) A .00 B .01 C .10 D .11 3. 所谓三极管工作在饱和状态,是指三极管( )。
A 发射结正偏置,集电结反偏置 B 发射结正偏置,集电结正偏置 C 发射结反偏置,集电结正偏置 D 发射结反偏置,集电结反偏置 4:优先编码器的编码( )。
A 是唯一的B 不是唯一的C 有时唯一,有时不唯一D A 、B 、C 都不对5:四位比较器(74LS85)的三个输出信号A 〉B ,A=B ,A<B 中,只有一个是有效信号时,它呈现( )。
A 高电平B 低电平C 高阻D 任意电平 6:T 触发器特性方程( )。
A n n n TQ TQ Q +=+1B n n Q T Q =+1C n n n Q T Q T Q+=+1D n n Q Q =+17.五个D 触发器构成环形计数器,其计数长度为( )。
A.5 B.10 C.25 D.328.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要( )时间。
A.10μS B.80μS C.100μS D.800m s9:四位DAC 和八位DAC 的输出最小电压一样大,那么他们的最大输出电压( )。
A 一样大 B 前者大于后者 C 后者大于前者 D 不确定10:若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用 个触发器。
A.2B.3C.4D.10 二、填空题(每题1分,共10题)1: 数字电路根据半导体的导电类型不同,可分为 ( ) 电路和 ( ) 电路。
2:逻辑函数=+++=B A B A B A B A Y ( )3.CMOS 门电路的功耗随着输入信号频率的增加而 ( ) 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
泰山学院课程考试专用
《数字电子技术》模拟试题 4
(试卷共8页,答题时间120分钟)
一、填空题(每空 1分,共 20 分。
)
1、(33)10=( )16=( )2
2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。
3、一个数字信号只有 种取值,分别表示为 和 。
4、一个三态门如图1.4,
当E ′=__________时,Y=)('AB 。
5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。
6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。
7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
8、A/D 转换的一般步骤包括 、 、 和 。
9、欲将触发器置为“1”态,应使D
R '= , D S '= 。
二、选择题(每题 2分,共 20 分。
请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。
A.接高电平
B.接低电平
C.悬空
D.通过大电阻接地
2、下图中,满足Q * =1 的触发器是_____________。
3、由四个触发器构成十进制计数器,其无效状态有__________。
A.四个
B.五个
C.六个
D.十个
4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。
A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器
5、逻辑代数中有3种基本运算: 、 和 。
A. 或非,与或,与或非
B. 与非,或非,与或非
C. 与非,或,与或
D. 与,或,非
6、用555定时器构成的施密特触发器的回差电压可表示为 。
A. cc V 3
1 V 3
2 C. V cc D. cc V 4
3 7、在下列门电路中,输出端不可以并联使用的是 。
A. 三态门
B.集电极开路门(OC 门)
C.具有推挽输出结构的TTL 门电路
D.CMOS 传输门
8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。
A. f s ≤1KHz
B. f s =8KHz
C. f s ≥16KHz
D. f s ≥2KHz
9、四位环形计数器的有效状态有 个。
A. 2
B. 4
C. 6
D. 8
10、下列电路中不属于时序逻辑电路的是 。
A.计数器
B. 全加器
C.寄存器
D.分频器
1、Y 1=A )('BC +AB C '
2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。
要求:(1)写出驱动方程和状态方程;(2)画出Q 1、Q 2的波形。
设各触发器的初态均为0。
(本题10分)
(a )
2、分析图4.2电路功能。
(本题5分)
图4.2
3、分析图4.3电路功能,要求画出状态转换图并说明是否能够自启动。
(本题10分)
图4.1
图4.3
4、判断图4.4由555定时器构成了何种应用
电路?若R 1=R 2=5.1K Ω,C=0.01μF,
V CC =12V ,试计算电路的振荡频率。
(本题5
分)
1、 已知全加器真值表,试用一片74LS138
和尽可能少的门实现全加器,。
其中A i 、B i 为加数,C i -1为低位来的进位,S i 为本位和,C i 为向高位的进位。
2、已知74LS161功能表,试分析下列电路能构成几进制计数器,并画出状态
要求写出简要的分析过程,并画出电路图。
图4.4。