“数字电子技术”作业
数字电子技术基础作业
《数字电子技术基础》作业第一部分:1.P17 思考题P29 思考题题1.3.3 题1.3.6 题1.3.7 题1.3.8P47 习题1.7 习题1.142.P37思考题题1.4.1 题1.4.2 题1.4.4P47 习题1.16 习题1.18第二部分:1.P54 思考题题2.1.2 题2.1.3 题2.1.4P71 思考题题2.2.1 题2.2.5 题2.2.7 题2.2.8P100 习题2.7 习题2.10 习题2.122.P85 思考题题2.4.3 题2.4.6 题2.4.10.P89 思考题题2.5.2P94 思考题题2.6.1 题2.6.3.P102 习题2.14 习题2.17 习题2.18第三部分:1.P112 思考题题3.1.1P116 思考题题3.2.1 题3.2.3P156 习题3.4 习题3.92.P145 思考题题3.4.3 题3.4.8 题3.4.10.P156 习题3.10 习题3.11第四部分:1.P166 思考题题4.1.1 题4.1.2 题4.1.3P169 思考题题4.2.2 题4.2.5P183 习题4.2 习题4.42.P175 思考题题4.3.1 题4.3.6 题4.3.7.P179 思考题题4.4.1 题4.4.3 题4.4.4P182思考题题4.5.2 题4.5.4P185 习题4.7 习题4.10第五部分:1.P191 思考题题5.1.2 题5.1.3 题5.1.4P197 思考题题5.2.1 题5.2.4P252 习题5.1 习题5.2 习题5.32.P211 思考题题5.3.3 题5.3.4 题5.3.5P226 思考题题5.4.1 题5.4.6 题5.4.7 题5.4.8P253习题5.6 习题5.11 习题5.133.P245 思考题题5.5.5 题5.5.8P257 思考题题5.6.1 题5.6.4P252 习题5.19 习题5.20第六部分:1.P155 思考题题3.5.3 题3.5.4 题3.5.5 题3.5.8P158 习题3.14 习题3.152.P261 思考题题6.1.1 题6.1.2 题6.1.3P269 思考题题6.2.2 题6.2.6 题6.2.8P275 习题6.63.P273 思考题题6.3.1 题6.3.3P290 思考题题7.2.1P298 思考题题7.3.1第七部分:1.P329 思考题题9.1.4 题9.1.5P339 思考题题9.2.1 题9.2.2 题9.2.3 题9.2.6 题9.2.8 P348 习题9.1 习题9.2 习题9.42.P346 思考题题9.3.1 题9.3.2 题9.3.3 题9.3.4P349 习题9.5 习题9.9第八部分:1.P303 思考题题8.1.1 题8.1.2 题8.1.4P307 思考题题8.2.2 题8.2.5P321 习题8.8 习题8.102.P313 思考题题8.3.2 题8.3.4P319 思考题题8.4.2 题8.4.3 题8.4.6。
数字电子技术练习题及答案
数字电子技术练习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。
(110110.01)2=( 36.4 )16=( 54.25 )10。
2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。
3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。
4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。
5、组成逻辑函数的基本单元是( 最小项 )。
6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。
7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。
复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。
8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。
11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。
在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。
12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。
(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。
16、T TL 与非门的多余输入端不能接( 低 )电平。
17、18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。
19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。
数字电子技术练习题完整
5、若将一个异或门(输入端为A、B)当作反向器使用,则A,B端应按连接。
A、A或B中有一个接1 B、A或B中有一个接0
C、A和B并联使用D、不能实现
6、如图所示的电路,输出F的状态是
A、AB、A
C、1D、0
7、如果编码0100表示十进制数4,则此码不可能是。
C、可用前级的输出作为后级触发器的时钟
D、可用后级的输出作为前级触发器的时钟
15、设模值为36的计数器至少需要个触发器。
A、3 B、4 C、5 D、6
16、一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为。
A、0001 B、0111 C、1110 D、1111
11、下图所示的电路是逻辑电路。
A、或门B、与门C、或非门D、与非门
VCC
12、三极管作为开关时工作区域是。
A、饱和区+放大区B、击穿区+截止区
C、放大区+击穿区D、饱和区+截止区
13、下逻辑图的逻辑表达式为。
A、 B、
C、 D、
14、同步计数器是指的计数器。
A、由同类型的触发器构成的计数器
B、各触发器时钟连在一起,由统一时钟控制
10、与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的___ ___;还与电路有关。
11、已知ROM有24位地址输入,8位数据输出,该ROM能够存放
个8位数据。
12、A/D转换的基本步骤是、保持、量化、四个。
13、如果对全班50名同学各分配一个二进制代码,而该功能用一逻辑电路来实现,则该电路称为,该电路的输出代码至少有位。
余3码加法规则:
西安交通大学《数字电子技术》在线作业-005
《数字电子技术》在线作业A:AB:BC:CD:D正确选项:D欲把并行数据转换成串行数据,可用()。
A:计数器B:分频器C:移位寄存器D:脉冲发生器正确选项:C组合电路分析的结果是要获得A:逻辑电路图B:电路的逻辑功能C:电路的真值表D:逻辑函数式正确选项:BA:AB:BC:CD:D正确选项:C如果触发器的次态仅取决于CP ()时输入信号的状态,就可以克服空翻。
A:上(下)沿B:高电平C:低电平D:无法确定正确选项:A组合电路分析的结果是要获得___________。
A:逻辑电路图B:电路的逻辑功能C:电路的真值表D:逻辑函数式正确选项:B基本RS触发器的输入直接控制其输出状态,所以它不能称为触发器A:直接置1、清0B:直接置位、复位C:同步D:异步正确选项:C用不同数制的数字来表示2007,位数最少的是()。
A:二进制B:八进制C:十进制D:十六进制正确选项:D当________时,增强型NMOS管相当于开关接通。
A:AB:BC:CD:D正确选项:A两个开关控制一盏灯,用A和B为1表示相应开关为闭合状态,如果只有两个开关都闭合时灯才亮,则该电路的逻辑关系为( )A:同或B:或非C:异或D:与正确选项:D十进制数36转换为十六进制数,结果为()。
A:26B:24C:22D:20正确选项:B842BCD码0000表示的十进制数是()。
A:131B:103C:87D:13正确选项:C。
《数字电子技术》在线作业答案
一、单选题(共20道试题,共40分。
)1.一位8421BCD码计数器至少需要(B)个触发器A. 3B. 4C. 5D. 102.逻辑变量的取值1和0不可以表示(C).A. 开关的闭合、断开B. 电位的高、低C. 数量的多少D. 电流的有、3.描述触发器的逻辑功能的方法不包括(D)A. 状态转表B. 特性方程C. 状态转换图D. 状态方程满分:2分4.把一个五进制计数器与一个四进制计数器串联可得到(D)进制计数器A. 4B. 5C. 9D. 20满分:2分5.在下列逻辑电路中,不是组合逻辑电路的有(D)A. 译码器B. 编码器C. 全加器D. 寄存器满分:2分6.同步计数器和异步计数器比较,同步计数器的显著优点是(A)。
A. 工作速度高B. 触发器利用率高C. 电路简单D. 不受时钟CP控制满分:2分7.以下各电路中,(B)可以产生脉冲定时A. 多谐振荡器B. 单稳态触发器C. 施密特触发器D. 石英晶体多谐振荡器满分:2分8.五个D触发器构成环形计数器,其计数长度为(A)A. 5B. 10C. 25D. 32满分:2分9.不属于矩形脉冲信号的参数有(D).A. 周期B. 占空比C. 脉宽D. 扫描期满分:2分10.下列触发器中,有空翻现象的有(C)A. 边沿D触发器B. 主从RS触发器C. 同步RS触发器D. 主从JK触发器满分:2分11.4位倒T型电阻网络DAC的电阻网络的电阻取值有(B)种A. 1B. 2C. 4D. 8满分:2分12.以下电路中常用于总线应用的有(A).A. TSL门B. OC门C. 漏极开路门D. CMOS与非门满分:2分13.在一个8位的存储单元中,能够存储的最大无符号整数是(D).A. (256)10B. (127)10C. (FE)16D. (255)10满分:2分14.以下代码中为无权码的为(C).A. 8421BCD码B. 5421BCD码C. 余三码D. 2421码满分:2分15.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端(B)A. J=K=1B. J=Q,K=/QC. J=/Q ,K=Q满分:2分16.逻辑函数的表示方法中具有唯一性的是(A).A. 真值表B. 表达式C. 逻辑图D. 时序图满分:2分17.一位十六进制数可以用(C)位二进制数来表示A. 1B. 2C. 4D. 16满分:2分18.用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为(B)A. 3.33VB. 5VC. 6.66VD. 10V满分:2分19.以下代码中为恒权码的为(B).A. 循环码B. 5421BCD码C. 余三码D. 格雷码满分:2分20.边沿式D触发器是一种(C)稳态电路A. 无B. 单C. 双D. 多满分:2分二、多选题(共10道试题,共20分。
西交14秋《数字电子技术》在线作业答案
C. 4-16
D.无法确定。
?
正确答案:C
11.当________时,增强型NMOS管相当于开关接通。
A.
B.
C.
D.
?
正确答案:A
12. A.
B.
C.
D.
?
正确答案:B
13.门电路输入端对地所接电阻R≤ROFF时,相当于此端_______。
A.接逻辑“1”
B.接逻辑“0”
C.接2.4V电压
25.七段译码器74LS47的输入是4位__________,输出是七段反码。
A.二进制码
B.七段码
C.七段反码
D. BCD码
?
正确答案:D
26.用原码输出的译码器实现多输出逻辑函数,需要增加若干个__________。
A.非门
B.与非门
C.或门
D.或非门
?
正确答案:C
27.用不同数制的数字来表示2007,位数最少的是______。
A.一定相同
B.一定不同
C.不一定相同
D.无法确定
?
正确答案:C
17. A.
B.
C.
D.
?
正确答案:C
18.二极管与门的两输入信号AB=_______时,输出为高电平。
A. 00
B. 01
C. 10
D. 11
?
正确答案:D
19.数字电路中使用的是______。
A.二进制
B.八进制
C.十进制
D.十六进制
41.格雷码的优点是______。
A.代码短
B.记忆方便
C.两组相邻代码之间只有一位不同
D.同时具备以上三者
数字电子技术习题附答案
注意:红色字体部分为简略参考答案,解题过程不全一、填空题。
面、不详细。
1.基本的逻辑门电路有,,S , %。
1 ---------------2.基本逻辑运算有与、或、非3种。
3.描述逻辑函数各个变量取值组合与函数值对应关系的表格叫里值表。
4.十进制数72用二进制数表示为1001000,用8421BCD码表示为皿10010。
二进制数111101用十进制数表示为_6L5.数制转换:(8F)16 = ( 143 )10= ( 10001111)2= (217 )8;(3EC)H = ( 1004 )D;(2003) D = (11111010011)B= ( 3723)O。
6.有一数码10010011,作为自然二进制数时,它相当于十进制数14L,作为8421BCD码时,它相当于十进制数93 _。
7. (35.75)10=( 100011.11 )2 = ( 00110101.01110101 )8421BCD。
8.在8421BCD码中,用工位二进制数表示一位十进制数。
9.在逻辑运算中,1+1=」;十进制运算中1+1= / ;二进制运算中1+1= 1010、表示逻辑函数功能的常用方法有逻辑表达式、逻辑真值表、卡诺图等。
11.将2004个“1”异或得到的结果是(0 )。
12. TTL门电路中,输出端能并联使用的有OC门和三态门。
13.在TTL与非门电路的一个输入端与地之间接一个10K Q电阻,则相当于在该输入端输入_高电平。
14. TTL与非门多余输入端的处理方法通常有接至正电源,接至固定高电平,接至使用端。
15. COM逻辑门是上极型门电路,而TTL逻辑门是辿极型门电路。
16.与TTL电路相比,COM电路具有功耗加、抗干扰能力出、便于大规模集成等优点。
17. TTL门电路的电源电压一般为 5 V, CMOS电路的电源电压为3-18 V。
18. OC门的输出端可并联使用,实现线与功能;三态门可用来实现数据的双向传递、总线结构等19.三态门输出的三态为1、0、高阳态。
《精品》北师大网络教育数字电子技术在线作业答案一、二、三.doc
《数字电子技术》作业(一)参考答案本课程作业由两部分组成。
第一部分为“选择题”,由8个选择题组成,每题1分,共 8分。
第二部分为“分析题”,由简答题和论述题组成,共22分。
作业总分30分,将作为 平时成绩记入课程总成绩。
一、选择题(每题1分,共8分)1、③;2、③;3、②;4、④;5、①;6、①;7、④;8、①。
二、分析题(共22分)1、(5 分)解:Y = ACD + ABCD + ABCD = AD + ACD + ABD饱和堆扱电流贝为命 <人2所以三极恃匸作于放大区.3、(6 分)2、(5分)解:曲图知,U BE =0.7V,所以:解:画Di 与Ci 的卡诺图,如下:合并最小项,可得:卩=AjBjG_i + A i B j C i _l + A i B i C i _] +ABC- A EC T A ’BC _I G = AB : + AC_i + Be —=40 AC •-1 EC —i解:(1)设触发器状态用Q2,Q1,QO 表示,C 表示输出进位,画七进制加 法计数器状态图:/)用与非门实现的组合电路如下图所示:(2)求时钟方程、状态方程和输出方程时钟方程:CP. = CP、=CP2= CP利用其卡诺图分别求各触发器状态方程和输出方程:合并最小项可得:QT0+000 er1 = Q;©+Q;Q;血的l; i淤(3)求驱动方程:3的卜卅图U的I训图边沿JK 触发器的特H 功网b =用I KQ 2 J 变换状态方程Q :: '[一Q ;QTQQ 陀 I QP二QQQ I QQQgQQ 为约束项) =QQ+gQ QT-Q Q ; I Q ;QQ ; Q ; |=Q (Q ;丨・G :丨 1 ・Q ;.所以峻动方程•为人=0? @— Q 人匸Q ;,代严QK* 人—QQJ<D ~1(4)检查能否自启动:(5)画逻辑电路图:《数字电子技术》作业(二)参考答案木课程作业由两部分组成。
数字电子技术习题及答案
第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。
已知A 、B 的波形如图题1-5所示。
试画出Y 1、Y 2、Y 3对应A 、B 的波形。
图题1-51-6选择题1.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。
地大《数字电子技术》离线作业
地大《数字电子技术》离线作业一、简答题(每小题10分,共20分)1.简述组合电路和时序电路各自的特点是什么?答:组合电路的特点:任何时刻电路的稳定输出,仅取决于该时刻各个输入变量的取值,组合电路是由门电路组合而成,没有输出到输入的反馈连接,也不含记忆性的元件; 时序电路的特点:在数字电路中,凡是任何时刻到来的稳态输出,不仅和该时刻的输入信号有关,还取决于电路原来的状态者,都叫做时序电路;时序电路中一定含有可存储电路状态的触发器;2.什么是竞争冒险,消除它的基本方法有哪些?(至少列举三种方法)答:在组合电路中,当输入信号改变状态时,输出端可能出现虚假信号——过渡干扰脉冲的现象,叫做竞争冒险;消除竞争冒险的基本方法有四种:引入封锁脉冲、引入选通脉冲、接入滤波电容、修改逻辑设计增加冗余项。
二、计算题(共48分)1.写出F1、F2的最简与或表达式。
答:1F AB BC AD =++2()()()F A B C BCABC ABC BCC AB B B AC C AC BC AB=⊕+=++=+++=++2.对下列门电路,要求:写出门电路的名称;写出它们的输出。
例:与门 Y=AB(a) (a)异或门 Y=B A B A += A ⊕B(b) (b) 传输门 0=C 时 传输门断开;1=C 时 i o u u =(c) (c) 三态门 0=EN 时 B A Y •= 1=EN 时输出高阻(d) (d) 漏极开路门 B A Y •=三、论述题(共32分)1. 分析下面电路的逻辑功能,要求:写出时钟方程、驱动方程、状态方程、画出状态转换图。
=1 YB A & YB A & B A Y ENC u O u I TG答:时钟方程:012CP CP CP CP === 驱动方程:012201,,n n n D Q D Q D Q === 状态方程:111021021,,n n n n n n Q Q Q Q Q Q +++===状态转换表:210n n n Q Q Q111210n n n QQ Q +++状态转换图:210n n n Q Q Q 001100010101。
数字电子技术A第3次作业
一、单项选择题(只有一个选项正确,共7道小题)1. 为将D触发器转换为T触发器,图9.4.2所示电路的虚线框内应是。
(A) 或非门(B) 与非门(C) 异或门(D) 同或门你选择的答案:B [错误]正确答案:D解答参考:2. 一位十进制计数器至少需要个触发器。
(A) 3(B) 4(C) 5(D) 10你选择的答案:未选择[错误]正确答案:B解答参考:3. 图1-4所示电路中,能完成Q n+1=逻辑功能的电路是()(A)(B)(C)(D)你选择的答案:未选择[错误]正确答案:B解答参考:4. 某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:(A) 与非(B) 同或(C) 异或(D) 或你选择的答案:未选择[错误]正确答案:B解答参考:5. 为了把串行输入的数据转换为并行输出的数据,可以使用()(A) 寄存器(B) 移位寄存器(C) 计数器(D) 存储器你选择的答案:未选择[错误]正确答案:B解答参考:6. 单稳态触发器的输出脉冲的宽度取决于()(A) 触发脉冲的宽度(B) 触发脉冲的幅度(C) 电路本身的电容、电阻的参数(D) 电源电压的数值你选择的答案:未选择[错误]正确答案:C解答参考:7. 已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()(A) 五进制计数器(B) 五位二进制计数器(C) 单稳态触发器(D) 多谐振荡器你选择的答案:未选择[错误]正确答案:A解答参考:(注意:若有主观题目,请按照题目,离线完成,完成后纸质上交学习中心,记录成绩。
在线只需提交客观题答案。
)二、主观题(共7道小题)8.已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。
设触发器的初态为0。
参考答案:主观题答案暂不公布,请先自行离线完成。
9.逻辑电路如图4所示,试画出Q0、Q1、Q2的波形。
设各触发器初态为0。
参考答案:主观题答案暂不公布,请先自行离线完成。
数字电子技术试题及答案
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
《数字电子技术》作业答案
单选题(10.0 分)1.1.逻辑表达式(A+B)(A+C)可以等效为( )。
A) A :ABB) B :A+BCC) C :A+BD) D :A+C纠错(10.0 分)2.2.函数Y=A+B+C _______等价于()。
A .Y=A·B·CB .Y=A —·B —·C —C .Y=A•B ___D .Y=A+B+C ____A) A :AB) B :BC) C :CD) D :D纠错(10.0 分)3. 3.A) A :AB) B :BC) C :CD) D :D纠错(10.0 分)4.4.逻辑函数F =ABC ___+ABC _______·AB _____的最简与或式为( )A.A ___+B ___B.B ___+C ___C.A ___+C ___D.A ___+B ___+C ___A) A :AB) B :BC) C :CD) D :D纠错(10.0 分)5.5.逻辑函数F=A ___B+BC ___+AC ____BDE 的最简与或式为( ) A.A ___B+BC ___B.A ___+BC ___C. AB ___+B ___C D. A+B ___CA) A :AB) B :BC) C :CD) D :D纠错(10.0 分)6.6.逻辑函数F(A,B,C,D)=Σ(0,2,9,13),其约束条件为A ___B+CD=0,则最简与或式为( ) A.A ___·B ___+AB B.B ___·D ___+BD C.A ___·D ___+AD D.B ___·C ___+BCA) A :AB) B :BC) C :CD) D:D纠错(10.0 分)7.7.逻辑函数F=AB___+C的标准与或式为()A) A:Σ(1,2,3,4,5)B) B:Σ(1,3,4,5,7)C) C:Σ(1,3,4,5,6)D) D:Σ(1,2,3,5,7)纠错(10.0 分)8.8. ()可实现“线与”功能。
数字电子技术作业解答(五大题共16小题)
一、逻辑代数基础(逻辑函数化简、变换) (1小题) 1、解:(1)BD A D C B A Y +'=),,,((2)))(())((),,,(''•=''+'=BD A BD A D C B A Y(3)用反演定理得:D A B A D B A D C B A Y '+'='+'•=')(),,,( 或利用卡诺图得: D A B A D B A D C B A Y '+'='+'•=')(),,,(则))()(()(),,,(''+'+'+'=''+'=D A B A D A B A D C B A Y二、器件(门电路、触发器、存储器、ADC/DAC )(8小题)1、答:OC 门 )(1'=AB Y )(2'=CD Y )()()(21'+=''==CD AB CD AB Y Y Y2、答: 三态门EN=0时,)(1'=AB Y Y 2为高阻态 )('=AB Y EN=1时,Y 1为高阻态 )(2'=CD Y )('=CD Y 3、答:D = A ⊕Q CLK 上升沿触发 触发时Q * =D= A ⊕Q =AQ'+A'Q T 触发器 4、答:J = A 、K = A' CLK 的下降沿触发 Q * = JQ'+K'Q = A D 触发器 5、答:(1)RAM (2)地址线10根、数据线4根 (3)容量:210×4位 6、答:(1)4212⨯ (2)字扩展,因为数据线位数没变、增加了地址线位数。
7、答: D/A 转换器)2222(2001122334REF d d d d V v O +++−= 当4位数字量为0101时, v O =2.5V 8、答: A/D 转换器由mV 202V1.5≤n得8=n 分辨率8位 三、组合逻辑电路的设计(3小题)1、 解:(1(2)ABC +ABC C AB C B A BC A C O +'+'+'=(3)ABC C B A C B A C B A S +''+''+''=CA BC AB C O ++=(4)))()()()(('''''''''''=ABC C B A C B A C B A S))()()((''''=CA BC AB C O(5)逻辑图BC 101111011011 0 0 10 1000ABC 101111010001 01 10 100A2、解:(1(2)函数式)(765476543''•'•'•'=+++=m m m m m m m m Y )(763276322''•'•'•'=+++=m m m m m m m m Y )(753175311''•'•'•'=+++=m m m m m m m m Y)(176543210765432100''•'•'•'•'•'•'•'=+++++++=≡m m m m m m m m m m m m m m m m Y(3)电路图Y 32Y 13、解:(1)依题意得函数式如下:B S S A S S B A S S B S S A S S B A S S B A S S B S S A S S B A S S F '+'+'''+''+'''='+'+'''+''+'''=01010101010101010101)(),,,(与以下74LS152的函数式进行对比70126012501240123012************D A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y +'+'+''+'+''+''+'''=若令:12S A =、01S A =、A A =0,则160==D D 、B D D D D '====7432、051==D D 时,有F=Y 。
“数字电子技术”作业及答案
第1章作业1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?答:二进制代码最少需要10位,八进制最少需要4位,十六进制最少3位.1.4将下列二进制数转换为等值的十进制数。
(1)(101.011)2 ;(3)(1111.1111)2。
答:1、5.375 ; 3、15.93751.5将下列二进制数转换为等值的八进制数和十六进制数。
(2)(1001.1101)2;(4)(101100.110011)2。
答:2、11.64, 9 ; 4、54.63, 261.6将下列十六进制数转换为等值的二进制数。
(1)(8.C)16;(3)(8F.FF)16。
答:1、(10001100)2 ;3、(10001111.11111111)21.9将下列十进制数转换为等值的二进制数和十六进制数。
要求二进制数保留小数点以后4位有效数字。
(2)(188.875)10;(4)(174.06)10。
答:2、10111100.111 B=BC.EH ;4、10101110.0001 B=AE.1H1.14用二进制补码运算计算下列各式。
式中的4位二进制数是不带符号位的绝对值。
如果和为负数,请求出负数的绝对值。
(提示:所用补码的有效位数应足够表示代数和的最大绝对值。
)(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。
答: 2、补码取5位有效数字和1位符号位001101+001011=0110004、补码取4位有效数字和1位符号位01101+10101=000106、1011-11018、-1101-1011第2章作业2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。
表P2.4(a ) 表P2.4(b )2.7写出图P2.7(a )、(b )所示电路的输出逻辑函数式。
图P2.72.8已知逻辑函数Y 的波形图如图P2.8所示,试求Y 的真值表和逻辑函数式。
《数字电子技术(高起专)》作业考核试题与答案
西安交通大学16年3月课程考试《数字电子技术(高起专)》作业考核试题一、单选题1. TTL与非门低电平输出电流IOL 的参数规范值是( D )。
A. 20μAB. 40μAC. 1.6mAD. 16mA2. 已知F=(ABC+CD)',选出下列可以肯定使F=0的取值( D )。
A. ABC=011B. BC=11C. CD=10D. BCD=1113. 把模拟量转换成为相应数字量的转换器件称为( D )。
A. 数-模转换器B. DACC. D/A转换器D. ADC4. “与非”逻辑运算结果为“0”的条件是该与项的变量( B )。
A. 全部输入“0”B. 全部输入“1”C. 至少有一个输入“1”D. 任一个输入“0”5. 用三态门可以实现“总线”连接,但其“使能”控制端应为( D )。
A. 固定接0B. 固定接1C. 同时使能D. 分时使能6. 高密度可编程逻辑器件中具有硬件加密功能的器件是( D )。
A. HDPLD和FPGAB. GALC. HDPLDD. FPGA7. 改变( D )之值不会影响555构成单稳态触发器的定时时间tw。
A. 电阻RB. 电容CC. C-U端电位D. 电源VCC8. 如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于0mV,最少应选用( C )位ADC。
A. 6B. 8C. 10D. 129. 用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的×是按()处理;在包围圈外的×是按( B )处理。
A. 1,1B. 1,0C. 0,0D. 不确定10. 二极管与门的两输入信号AB=( D )时,输出为高电平。
A. 00B. 01C. 10D. 1111. 用不同数制的数字来表示2004,位数最少的是( A )。
A. 十六进制B. 十进制C. 八进制D. 二进制12. 若双积分A/D转换器第一次积分时间T取20mS的整倍数,它便具有( B )的优点。
数字电子技术彭杰课后作业
数字电子技术彭杰课后作业一、填空(25分)1、基本逻辑门电路有与门、或门、非门三种,其中逻辑功能是:有0出0,全1出1的是与门。
2、完成数制转换:(100101)2=( 37 )10 (59)10=( 111011 )23、0+0=(0),1.1=(1),A.0=(0)4、n个逻辑变量的逻辑函数有多少最小项(2n)5、化简逻辑函数式AD+A+AB+C+BD得(A+C+BD)。
6、逻辑函数的表示方法有(卡诺图)、(波形图)、(真值表)、(表达式)、(逻辑图)等7、RS触发器具有置(0)、(置1 )、(保持)功能。
同步RS触发器可能出现(空翻)现象。
8、主从JK触发器在J=K时具有(保持)和(翻转)功能,在J≠K 时具有(置0)和(置1)功能。
9、基本RS触发器的特性方程为()。
二、判断题:(20分)1、逻辑运算L=A+B含义是:L等于A与B的和,而当A=1,B=1时,L=A+B=1+1=2。
……………………………………………………………(× )2、逻辑代数式L1 =(A+B)·C,L2 =A·(B+C),则L1 = L2 。
……………… (× )3、若A·B·C=A·D·C则B=D。
…………………………………………………(× )4、已知逻辑式AB+B=AC+C,则B=C。
…………………………………………(√ )5、如果A+B=A+C,且AB=AC,则B=C。
……………………………………………(√ )6、组合逻辑电路无记忆功能。
………………………………………………(√ )7、与非门的逻辑功能是:见1出0,全0 出1。
………………………………(× )8、数字电路中的高电平、低电平都是指一定的电压范围,而并非某一固定值。
…………………………………………………………………………(√ )9、正逻辑体制下,由三个开关并联起来控制一只电灯时,电灯的亮与不亮同三个开关的闭合或断开之间的对应关系属于“与”的逻辑关系。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第1章作业1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?答:如用二进制最少需10位,用八进制最少需4位,用十六进制最少需3位1.4将下列二进制数转换为等值的十进制数。
(1)(101.011)2 ;(3)(1111.1111)2。
解(1)(101.011)2 =5.375 (3)(1111.1111)2=15.93751.5将下列二进制数转换为等值的八进制数和十六进制数。
(2)(1001.1101)2;(4)(101100.110011)2。
解:(2)(1001.1101)2=11.64Q=9DH (4)(101100.110011)2=54.63Q=H 1.6将下列十六进制数转换为等值的二进制数。
(1)(8.C)16;(3)(8F.FF)16。
1.9将下列十进制数转换为等值的二进制数和十六进制数。
要求二进制数保留小数点以后4位有效数字。
(2)(188.875)10;(4)(174.06)10。
1.14用二进制补码运算计算下列各式。
式中的4位二进制数是不带符号位的绝对值。
如果和为负数,请求出负数的绝对值。
(提示:所用补码的有效位数应足够表示代数和的最大绝对值。
)(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。
第2章作业2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。
表P2.4(a)表P2.4(b)2.7写出图P2.7(a)、(b)所示电路的输出逻辑函数式。
图P2.72.8已知逻辑函数Y 的波形图如图P2.8所示,试求Y 的真值表和逻辑函数式。
图P2.82.10将下列各函数式化为最小项之和的形式。
(1)C B AC BC A Y '++'= (3)CD B A Y ++=(5)L N N M M L Y '+'+'=2.12将下列逻辑函数式化为与非–与非形式,并画出全部由与非逻辑单元组成的逻辑电路图。
(2)()()()'+'++'=BC C B A B A Y(4)()()'⎪⎭⎫ ⎝⎛+''+''+'=BC B A B A BC A Y 2.13将下列逻辑函数式化为或非–或非形式,并画出全部由或非逻辑单元组成的逻辑电路图。
(1)C B C B A Y '+'=(3)()D B A D C B C AB Y ''+'''+'=2.15用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式。
(2)C B A C B A Y '++'+'= (4)D C A ABD CD B A Y '++'=(6)()()'⎪⎭⎫ ⎝⎛+'+'+'+'=CE AD B BC B A D C AC Y(8)()()()C B A C B A C B A Y +++'+''++=(10) ()F E AB E D C B E D C B E D B F E B A D C A AC Y '+''+''+⊕+''+'+= 2.17用卡诺图化简法化简以下逻辑函数。
(2)D C B A BC C B A Y ''++'=2 (4)∑=)14,11,10,9,8,6.4,3,2,1,0(),,,(4m D C B A Y2.22将下列具有约束项的逻辑函数化为最简与或形式。
(2)()D C B A D C B A D C A Y ''+'''+'++=2,给定约束条件为0=+'+'+''+'+''ABCD D ABC D C AB D C AB CD B A D C B A 。
(4)()()()()'+'++'+'=C B B A D C B B A Y 4,给定约束条件为0=+++BCD ACD ABD ABC 。
第3章作业3.8试画出图P3.8(a )、(b )两个电路的输出电压波形,输入电压波形如图(c )所示。
图P3.83.10图P3.10中的G 1~G 4是OD 输出结构的与非门74HC03,它们接成线与结构。
试写出线与输出Y 与输入A 1、A 2、B 1、B 2、C 1、C 2、D 1、D 2之间的逻辑关系式,并计算外接电阻R L 取值的允许范围。
图P3.103.12在图P3.12所示的电路中,试计算当输入端分别接0V、5V和悬空时输出电压v O的数值,并指出三极管工作在什么状态。
假定三极管导通以后v BE≈0.7V,电路参数如图中所注。
三极管的饱和导通压降V CE(sat)≈0.1V,饱和导通内阻R CE(sat)=20Ω。
图P3.123.14指出图P3.14中各门电路的输出是什么状态(高电平、低电平或高阻态)。
已知这些门电路都是74系列TTL电路。
图P3.143.15说明图P3.15中各门电路的输出是高电平还是低电平。
已知它们都是74HC系列CMOS 电路。
图P3.153.16在图P3.16所示的由74系列TTL与非门组成的电路中,计算门G M能驱动多少同样的与非门。
要求G M输出的高、低电平满足V OH≥3.2V,V OL≤0.4V。
与非门的输入电流为I IL ≤-1.6mA,I IH≤40μA。
V OL≤0.4V时输出电流最大值为I OL(max)=16mA,V OH≥3.2V时输出电流最大值为I OH(max)=-0.4mA。
G M的输出电阻可忽略不计。
图P3.163.17在图P3.17所示由74系列TTL或非门组成的电路中,试求门G M能驱动多少同样的或非门。
要求G M输出的高、低电平满足V OH≥3.2V、V OL≤0.4V。
或非门每个输入端的输入电流为I IL≤-1.6mA,I IH≤40μA。
V OL≤0.4V时输出电流最大值为I OL(max)=16mA,V OH≥3.2V 时输出电流最大值为I OH(max)=-0.4mA。
G M的输出电阻可忽略不计。
图P3.173.18试说明在下列情况下,用万用表测量图P3.18中的v I2端得到的电压各为多少:(1)v I1悬空;(2)v I1接低电平(0.2V);(3)v I1接高电平(3.2V);(4)v I1经51Ω电阻接地;(5)v I1经10kΩ电阻接地。
图中的与非门为74系列的TTL 电路,万用表使用5V 量程,内阻为20k Ω/V 。
图P3.183.19若将上题中的与非门改为74系列TTL 或非门,试问在上述五种情况下测得的v I2各为多少?3.20若将图P3.18中的门电路改为CMOS 与非门,试说明当v I1为题[3.18]给出的五种状态时测得的v I2各等于多少?3.21在图P3.21所示电路中R 1、R 2和C 构成输入滤波电路。
当开关S 闭合时,要求门电路的输入电压V IL ≤0.4V ;当开关S 断开时,要求门电路的输入电压V IH ≥4V ,试求R 1和R 2的最大允许阻值。
G 1~G 5为74LS 系列TTL 反相器,它们的高电平输入电流I IH ≤20μA ,低电平输入电流mA I IL4.0≤。
图P3.213.23计算图P3.23电路中上拉电阻R L 的阻值范围。
其中G 1、G 2、G 3是74LS 系列OC 门,输出管截止时的漏电流为I OH ≤100μA ,输出低电平V OL ≤0.4V 时允许的最大负载电流I OL (max )=8mA 。
G 4、G 5、G 6为74LS 系列与非门,它们的输入电流为mA I IL4.0≤,I IH ≤20μA 。
给定V CC =5V ,要求OC 门的输出高、低电平满足V OH ≥3.2V 、V OL ≤0.4V 。
图P3.233.24在图P3.24电路中,已知G 1和G 2、G 3为74LS 系列OC 输出结构的与非门,输出管截止时的漏电流最大值为I OH (max )=100μA ,低电平输出电流最大值为I OL (max )=8mA ,这时输出的低电平为V OL (max )=0.4V 。
G 3~G 5是74LS 系列的或非门,它们高电平输入电流最大值为I IH (max )=20μA ,低电平输入电流最大值为I IL (max )=-0.4mA 。
给定V CC =5V ,要求满足V OH ≥34V 、V OL ≤0.4V ,试求R L 取值的允许范围。
图P3.243.25图P3.25所示是一个继电器线圈驱动电路。
要求在v I=V IH时三极管T截止,而v I=0时三极管T饱和导通。
已知OC门输出管截止时的漏电流I OH≤100μA,导通时允许流过的最大电流I OL(max)=10mA,管压降小于0.1V,导通内阻小于20Ω。
三极管β=50,饱和导通压降V CE(sat)=0.1V,饱和导通内阻R CE(sat)=20Ω。
继电器线圈内阻240Ω,电源电压V CC=12V,V EE=-8V,R2=3.2kΩ,R3=18kΩ,试求R1的阻值范围。
图P3.253.26在图P3.26(a)所示电路中已知三极管导通时V BE=0.7V,饱和压降V CE(sat)=0.3V,饱和导通内阻为R CE(sat)=20Ω,三极管的电流放大系数β=100。
OC门G1输出管截止时的漏电流约为50μA,导通时允许的最大负载电流为16mA,输出低电平≤0.3V。
G2~G5均为74系列TTL电路,其中G2为反相器,G3和G4是与非门,G5是或非门,它们的输入特性如图P3.26(b)所示。
试问:(1)在三极管集电极输出的高、低电平满足V OH≥3.5V、V OL≤0.3V的条件下,R a的取值范围有多大?(2)若将OC门改成推拉式输出的TTL门电路,会发生什么问题?图P3.26第4章4.2图P4.2是一个多功能函数发生电路,试写出当S0S1S2S3为0000~1111 16种不同状态时输出Y的函数关系式。
图P4.24.6有一水箱由大、小两台水泵M L和M S供水,如图P4.6所示。
水箱中设置了3个水位检测元件A、B、C,水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。
现要求当水位超过C点时水泵停止工作;水位低于C点而高于B点时M S单独工作;水位低于B点而高于A点时M L单独工作;水位低于A点时M L和M S同时工作。