电子数字电子技术ppt啊
合集下载
数字电子技术基础全套ppt课件
输出方程
Y ( A Q ( 1 Q 2 ) ( A Q 1 Q 2 ) ) A Q 1 Q 2 A Q 1 Q 2
③计算、 列状态转
换表
Y 输A 入Q 1 Q 2 现A Q 态1 Q 2
A Q2 Q1
次
Q2*
态
Q1*
00 0
01
00 1
10
01 0
11
QQ102*1*AQ01 1 Q1
双向移位寄存器
2片74LS194A接成8位双向移位寄存器
用双向移位寄存器74LS194组成节日彩灯控制电路
1k
LED 发光 二极管
Q=0时 LED亮
+5V
RD Q0 DIR D0
Q1
Q2
Q3 S1
74LS194
S0
D1 D2 D3 DIL CLK +5V
RD Q0 DIR D0
Q1
Q2
Q3 S1
二.一般掌握的内容:
(1)同步、异步的概念,电路现态、次态、有效 状态、无效状态、有效循环、无效循环、自启动的 概念,寄存的概念;
(2)同步时序逻辑电路设计方法。
6.1 概述
一、组合电路与时序电路的区别
1. 组合电路: 电路的输出只与电路的输入有关, 与电路的前一时刻的状态无关。
2. 时序电路:
电路在某一给定时刻的输出
1 0 Q2
0 1
0 1
10 1
00
11 0
01
11 1
10
输出
Y
0 0 0 1 1 0 0 0
Q Q2*1*D D21A Q1 Q1 Q2
YA Q 1 Q 2A Q 1 Q 2
转换条件
Y ( A Q ( 1 Q 2 ) ( A Q 1 Q 2 ) ) A Q 1 Q 2 A Q 1 Q 2
③计算、 列状态转
换表
Y 输A 入Q 1 Q 2 现A Q 态1 Q 2
A Q2 Q1
次
Q2*
态
Q1*
00 0
01
00 1
10
01 0
11
QQ102*1*AQ01 1 Q1
双向移位寄存器
2片74LS194A接成8位双向移位寄存器
用双向移位寄存器74LS194组成节日彩灯控制电路
1k
LED 发光 二极管
Q=0时 LED亮
+5V
RD Q0 DIR D0
Q1
Q2
Q3 S1
74LS194
S0
D1 D2 D3 DIL CLK +5V
RD Q0 DIR D0
Q1
Q2
Q3 S1
二.一般掌握的内容:
(1)同步、异步的概念,电路现态、次态、有效 状态、无效状态、有效循环、无效循环、自启动的 概念,寄存的概念;
(2)同步时序逻辑电路设计方法。
6.1 概述
一、组合电路与时序电路的区别
1. 组合电路: 电路的输出只与电路的输入有关, 与电路的前一时刻的状态无关。
2. 时序电路:
电路在某一给定时刻的输出
1 0 Q2
0 1
0 1
10 1
00
11 0
01
11 1
10
输出
Y
0 0 0 1 1 0 0 0
Q Q2*1*D D21A Q1 Q1 Q2
YA Q 1 Q 2A Q 1 Q 2
转换条件
数字电子技术基础全套课件ppt
二进制 补码的 形式编 码
经 营 者 提 供 商品或 者服务 有欺诈 行为的 ,应当 按照消 费者的 要求增 加赔偿 其受到 的损失 ,增加 赔偿的 金额为 消费者 购买商 品的价 款或接 受服务 的费用
二、直接A/D转换器
并联比较型
0≤vi < VREF/15 时,7个比较 器输出全为0, CP 到来后,7 个触发器都置 0。经 编码器编码后 输出的二进制 代 码 为 d2d1d0 =000。
教学内容
§11.1 概述 §11.2 D/A转换器 §11.3 A/D转换器
教学要求
1、掌握DAC和ADC的定义及应用; 2、了解DAC的组成、倒T型电阻网络、集 成D/A转换器、转换精度及转换速度; 3、了解ADC组成、逐次逼近型A/D转换器、 积分型A/D转换器、转换精度及转换速度。
11.1 概述
取 1 8
取 2 15
最大量化误差为 △,即1/8V
最大量化误差为 1/2△,即1/15V
经 营 者 提 供 商品或 者服务 有欺诈 行为的 ,应当 按照消 费者的 要求增 加赔偿 其受到 的损失 ,增加 赔偿的 金额为 消费者 购买商 品的价 款或接 受服务 的费用
对双极性模拟电压的量化和编码
由于V-≈V+=0,所以开关S合到哪一边,都相当 于接到了“地”电位,流过每条电路的电流始终不 变。可等效为:
经 营 者 提 供 商品或 者服务 有欺诈 行为的 ,应当 按照消 费者的 要求增 加赔偿 其受到 的损失 ,增加 赔偿的 金额为 消费者 购买商 品的价 款或接 受服务 的费用
i2 Id34 Id28 Id11Id 60 取RF=R
CB7520电路原理图
经 营 者 提 供 商品或 者服务 有欺诈 行为的 ,应当 按照消 费者的 要求增 加赔偿 其受到 的损失 ,增加 赔偿的 金额为 消费者 购买商 品的价 款或接 受服务 的费用
经 营 者 提 供 商品或 者服务 有欺诈 行为的 ,应当 按照消 费者的 要求增 加赔偿 其受到 的损失 ,增加 赔偿的 金额为 消费者 购买商 品的价 款或接 受服务 的费用
二、直接A/D转换器
并联比较型
0≤vi < VREF/15 时,7个比较 器输出全为0, CP 到来后,7 个触发器都置 0。经 编码器编码后 输出的二进制 代 码 为 d2d1d0 =000。
教学内容
§11.1 概述 §11.2 D/A转换器 §11.3 A/D转换器
教学要求
1、掌握DAC和ADC的定义及应用; 2、了解DAC的组成、倒T型电阻网络、集 成D/A转换器、转换精度及转换速度; 3、了解ADC组成、逐次逼近型A/D转换器、 积分型A/D转换器、转换精度及转换速度。
11.1 概述
取 1 8
取 2 15
最大量化误差为 △,即1/8V
最大量化误差为 1/2△,即1/15V
经 营 者 提 供 商品或 者服务 有欺诈 行为的 ,应当 按照消 费者的 要求增 加赔偿 其受到 的损失 ,增加 赔偿的 金额为 消费者 购买商 品的价 款或接 受服务 的费用
对双极性模拟电压的量化和编码
由于V-≈V+=0,所以开关S合到哪一边,都相当 于接到了“地”电位,流过每条电路的电流始终不 变。可等效为:
经 营 者 提 供 商品或 者服务 有欺诈 行为的 ,应当 按照消 费者的 要求增 加赔偿 其受到 的损失 ,增加 赔偿的 金额为 消费者 购买商 品的价 款或接 受服务 的费用
i2 Id34 Id28 Id11Id 60 取RF=R
CB7520电路原理图
经 营 者 提 供 商品或 者服务 有欺诈 行为的 ,应当 按照消 费者的 要求增 加赔偿 其受到 的损失 ,增加 赔偿的 金额为 消费者 购买商 品的价 款或接 受服务 的费用
数字电子技术基础ppt课件
R
vo K合------vo=0, 输出低电平
vi
K
只要能判
可用三极管 代替
断高低电 平即可
在数字电路中,一般用高电平代表1、低 电平代表0,即所谓的正逻辑系统。
2.2.2 二极管与门
VCC
A
D1
FY
B
D2
二极管与门
A
B
【 】 内容 回顾
AB Y 00 0 01 0 100 11 1
&
Y
2.2.2 二极管或门
一般TTL门的扇出系数为10。
三、输入端负载特性
输入端 “1”,“0”?
A
ui
RP
R1 b1
c1
T1
D1
•
R2
•
T2
•
R3
VCC
•
R4
T4 D2
•
Y
T5
•
简化电路
R1
VCC
ui
A ui
T1
be
RP
2
be 0
RP
5
RP较小时
ui
RP RP R1
(Vcc Von )
当RP<<R1时, ui ∝ RP
•
R4
T4 D2
•
Y
T5
•
TTL非门的内部结构
•
R1
R2
A
b1 c1
T1
•
T2
D1
•
R3
VCC
•
R4
T4 D2
•
Y
T5
•
前级输出为 高电平时
•
R2
R4
VCC
T4 D2
数字电子技术基础-第一章PPT课件
•15
第一章:数字逻辑基础
【例1-3】将十六进制数8A.3按权展开。 解:(8A.3)16=8×161+10×160+3×16-1
•16
第一章:数字逻辑基础
1.2.2 不同进制数的转换 1. 十进制数转换为二进制、八进制和十六进制数 转换方法: (1) 十进制数除以基数(直到商为0为止)。 (2) 取余数倒读。
•17
第一章:数字逻辑基础
【例1-4】将十进制数47转换为二进制、八进制和十六进制数。 解:
(47)10=(101111)2=(57)8=(2F)16。
•18
第一章:数字逻辑基础
【例1-5】将十进制数0.734375转换为二进制和八进制数。
解:
(1)转换为二进制数。
首先用0.734375×2=1.46875 (积的整数部分为1,积的小数部分为
•25
第一章:数字逻辑基础
按选取方式的不同,可以得到如表1.1所示常用的几种BCD编码。 表1.1 常用的几种BCD编码
•26
第一章:数字逻辑基础
2. 数的原码、反码和补码 在实际中,数有正有负,在计算机中人们主要采用两种
方法来表示数的正负。第一种方法是舍去符号,所有的数字 均采用无符号数来表示。
•7
第一章:数字逻辑基础
2. 数字电路的分类
1) 按集成度划分 按集成度来划分,数字集成电路可分为小规模、中规模、大规模和超大
规模等各种集成电路。 2) 按制作工艺划分
按制作工艺来划分,数字电路可分为双极型(TTL型)电路和单极型(MOS 型)电路。双极型电路开关速度快,频率高,工作可靠,应用广泛。单极型 电路功耗小,工艺简单,集成度高,易于大规模集成生产。 3) 按逻辑功能划分
第一章:数字逻辑基础
【例1-3】将十六进制数8A.3按权展开。 解:(8A.3)16=8×161+10×160+3×16-1
•16
第一章:数字逻辑基础
1.2.2 不同进制数的转换 1. 十进制数转换为二进制、八进制和十六进制数 转换方法: (1) 十进制数除以基数(直到商为0为止)。 (2) 取余数倒读。
•17
第一章:数字逻辑基础
【例1-4】将十进制数47转换为二进制、八进制和十六进制数。 解:
(47)10=(101111)2=(57)8=(2F)16。
•18
第一章:数字逻辑基础
【例1-5】将十进制数0.734375转换为二进制和八进制数。
解:
(1)转换为二进制数。
首先用0.734375×2=1.46875 (积的整数部分为1,积的小数部分为
•25
第一章:数字逻辑基础
按选取方式的不同,可以得到如表1.1所示常用的几种BCD编码。 表1.1 常用的几种BCD编码
•26
第一章:数字逻辑基础
2. 数的原码、反码和补码 在实际中,数有正有负,在计算机中人们主要采用两种
方法来表示数的正负。第一种方法是舍去符号,所有的数字 均采用无符号数来表示。
•7
第一章:数字逻辑基础
2. 数字电路的分类
1) 按集成度划分 按集成度来划分,数字集成电路可分为小规模、中规模、大规模和超大
规模等各种集成电路。 2) 按制作工艺划分
按制作工艺来划分,数字电路可分为双极型(TTL型)电路和单极型(MOS 型)电路。双极型电路开关速度快,频率高,工作可靠,应用广泛。单极型 电路功耗小,工艺简单,集成度高,易于大规模集成生产。 3) 按逻辑功能划分
数字电子技术第一章.ppt
1 0001 1
1
2 0010 2
2
3 0011 3
3
4 0100 4
4
5 0101 5
5
6 0110 6
6
7 0111 7
7
8 1000 10 8 9 1001 11 9 10 1010 12 A 11 1011 13 B 12 1100 14 C 13 1101 15 D 14 1110 16 E 15 1111 17 F
20
+
3
23
第一节 数制与编码
十进制(Decimal)
按权展开式
(652.5)D = 6 102 + 5 101 + 2 100 + 5 10-1
位置计数法 下标D表权示十进制权
权
权
任意一个十进制数,都可按其权位展成多项式的形式。
(N)D=(Kn-1 K1 K0. K-1 K-m)D
=Kn-1 10n-1 + +K1101 + K0100 + K-1 10-1 + + K-m 10-m
二进制原码、补码及反码
各种数制都有原码和补码之分。
二进制数N 的基数的补码又称为2的补码, 常简称上为一节补介码绍,的其十定进义制和为二进制数都属于原码。
补码分为两种N:补基数2 n的补N码和降基数的补码。
n是二进制数N整数部分的位数。
例:[1010]补=24-1010=10000-1010=0110 [1010.101]补=24-1010.101=10000.000- 1010.101 =0101.011
例:(11010111.0100111)B = (?3)27Q.234 )Q
《数字电子技术基础》课件
计数器
是一种用于计数的电路,能够实现二 进制数的加法运算。
计数器种类
包括二进制计数器、十进制计数器和 任意进制计数器等。
计数器特性
描述了计数器的位数、工作原理和状 态转换图等。
计数器应用
在数字电路中,计数器用于实现定时 器和控制器等。
2023
PART 03
数字电路的分析与设计
REPORTING
数字电路的分析方法
介绍数字电路调试的基本技巧和 方法,如使用示波器、逻辑分析 仪等工具进行调试。
2023
PART 04
数字系统设计实例
REPORTING
数字钟的设计与实现
总结词
功能全面、技术复杂
详细描述
数字钟是数字电子技术基础中的典型应用,它具备时、分、秒的基本计时功能,同时还可以进行闹钟、定时等扩 展功能的设计。在实现上,数字钟需要运用数字逻辑电路、触发器、计数器等数字电子技术基础中的知识,设计 过程相对复杂。
率先
19971小小抵抗 its197
your. its17. it the
2023
REPORTING
THANKS
感谢观看
描述了逻辑门的输入、 输出关系,以及真值表
等。
逻辑门应用
在数字电路中,逻辑门 用于实现各种逻辑运算
和组合逻辑电路。
触发器
触发器
是一种具有记忆功能的电路, 能够存储二进制信息。
触发器种类
包括RS触发器、D触发器、JK 触发器和T触发器等。
触发器特性
描述了触发器的状态、输入、 输出关系,以及工作原理等。
交通灯控制系统的设计与实现
总结词
实际应用、安全性高
详细描述
交通灯控制系统是交通管理中的重要组成部分,用于控制交通路口的车辆和行人 流动,保障交通安全。在设计中,需要考虑红、绿、黄三种信号灯的控制逻辑, 以及不同交通状况下的灯控方案,以确保交通流畅且安全。
数字电子技术实验ppt课件
数字电子技术实验PPT课件
• 实验概述 • 基本理论 • 实验操作 • 实验结果与分析 • 结论与建议
01
实验概述
实验目的
掌握数字电子技术的 基本原理和实验方法。
加深学生对数字电子 技术在现代电子系统 中的应用理解。
培养学生对数字电路 的分析、设计、调试 和故障排除能力。
实验设备与材料
01
数字示波器
寄存器与移位器实验
总结词:理解寄存器与移位器
的工作原理和功能
01
详细描述
02
介绍寄存器和移位器的基本概
念,包括寄存器的读写操作、
移位器的位移操作等。
03
演示寄存器和移位器的电路图
、符号和功能表。
04
实验操作演示,包括寄存器和 移位器的输入和输出测量。
05
分析实验结果,总结寄存器和 移位器的工作原理和应用。
实验操作演示,包括逻辑门电路的输入和 输出测量。
05
06
分析实验结果,总结逻辑门电路的功能和 应用。
触发器实验
总结词:理解触发器的工 作原理和功能
介绍触发器的基本概念, 包括RS触发器、D触发器
等。
实验操作演示,包括触发 器的输入和输出测量。
详细描述
演示触发器的电路图、符 号和状态转换图。
分析实验结果,总结触发 器的工作原理和应用。
数据和参与运算等功能。
寄存器的分类
寄存器可以分为基本寄存器和移位 寄存器两大类。
移位器的应用
移位器主要用于实现数据的位移操 作,如左移、右移和循环移位等。
03
实验操作
逻辑门电路实验
总结词:理解逻辑门电路的基本原理和功能
01
02
详细描述
• 实验概述 • 基本理论 • 实验操作 • 实验结果与分析 • 结论与建议
01
实验概述
实验目的
掌握数字电子技术的 基本原理和实验方法。
加深学生对数字电子 技术在现代电子系统 中的应用理解。
培养学生对数字电路 的分析、设计、调试 和故障排除能力。
实验设备与材料
01
数字示波器
寄存器与移位器实验
总结词:理解寄存器与移位器
的工作原理和功能
01
详细描述
02
介绍寄存器和移位器的基本概
念,包括寄存器的读写操作、
移位器的位移操作等。
03
演示寄存器和移位器的电路图
、符号和功能表。
04
实验操作演示,包括寄存器和 移位器的输入和输出测量。
05
分析实验结果,总结寄存器和 移位器的工作原理和应用。
实验操作演示,包括逻辑门电路的输入和 输出测量。
05
06
分析实验结果,总结逻辑门电路的功能和 应用。
触发器实验
总结词:理解触发器的工 作原理和功能
介绍触发器的基本概念, 包括RS触发器、D触发器
等。
实验操作演示,包括触发 器的输入和输出测量。
详细描述
演示触发器的电路图、符 号和状态转换图。
分析实验结果,总结触发 器的工作原理和应用。
数据和参与运算等功能。
寄存器的分类
寄存器可以分为基本寄存器和移位 寄存器两大类。
移位器的应用
移位器主要用于实现数据的位移操 作,如左移、右移和循环移位等。
03
实验操作
逻辑门电路实验
总结词:理解逻辑门电路的基本原理和功能
01
02
详细描述
《数字电子技术基础》课件
数字信号的特点与优势
总结词
易于存储、传输和处理
详细描述
数字信号可以方便地存储在各种存储介质上,如硬盘、光盘等,并且可以轻松地 进行传输,如通过互联网或数字电视广播。此外,数字信号还可以通过各种数字 信号处理技术进行加工处理,如滤波、压缩、解调等。
数字信号的特点与优势
总结词:灵活性高
详细描述:数字信号可以方便地进行各种形式的变换和处理,如时域变换、频域 变换等,使得信号处理更加灵活和方便。
存储器设计
实现n位静态随机存取存储器(SRAM)。
移位器设计
实现n位左/右移位器。
微处理器设计
实现简单的微处理器架构。
CHAPTER 04
数字信号处理
数字信号的特点与优势
总结词
清晰、稳定、抗干扰能力强
详细描述
数字信号以离散的二进制形式表示,信号状态明确,不易受到噪声和干扰的影 响,具有较高的稳定性和抗干扰能力。
数字系统集成测试
对由多个数字电路组成的数字系统进 行集成测试,确保系统整体功能和性 能达标。
THANKS FOR WATCHING
感谢您的观看
对数字电路进行全面测试,确保产品质量 ,提高客户满意度。
数字电路的调试方法与技巧
分段调试
将数字电路分成若干段,逐段进行调试,以 确定问题所在的位置。
仿真测试
利用仿真软件对数字电路进行测试,模拟实 际工作情况,以便发现潜在问题。
逻辑分析
使用逻辑分析仪对数字电路的信号进行实时 监测和分析,以便快速定位问题。
编码器和译码器的应用
编码器和译码器在数字电路中有 着广泛的应用,如数据转换、数 据传输和显示驱动等。
CHAPTER 03
数字系统设计
精选数字电子技术讲义(ppt)
这种在CLK由“0”到“1”整个正脉冲期间触发器动 作的控制方式称为电平触发方式。 如果CLK=1期间内输入信号多次发生变化,则触发器的 状态也会发生多次翻转,这降低了电路的抗干扰能力。
上页 下页 返回
CHale Waihona Puke K[例5.2.1] 已知电平触
O
S
t
发SR触发器的输入波
形如图所示,画出 Q
O
t
R
和Q′端的电压波形。
RD=1
Q=0
锁存器的0态
复位端或置0输入端
SD=0 Q=0
Q =1
c . RD=0,SD=0
若Q=0
SD=0 Q =0
Q * =1
Q*=0
Q-原态,Q*-新态
若Q=1
Q * =0
RD=0
Q* =0
Q*=Q 保持原态
Q*=1
d . RD=1,SD=1
1
0
Q=Q = 0,为禁态,也称为
不定态,即RD和SD同时去掉
上页 下页 返回
触发器的分类:
1. 根据电路结构形式的不同分为: 基本RS触发器、同步RS触发器、主从触发器、 维持阻塞触发器、CMOS边沿触发器。
2. 根据逻辑功能的不同分为: RS触发器、 JK触发器、 T触发器、 D触发器。
3. 根据存储数据的原理不同分为: 静态触发器和动态触发器。
上页 下页 返回
上页 下页 返回
2.由与非门构成:
功能表如表5.2.2所示
表5.2.2
SD RD
00 01
Q* 说明 1 ① 禁态(不定态) 1 置1(置位)
1 0 0 置0(复位) 1 1 Q 储存
[例5.1.1]已知基本RS触发器输入信号的波形, 画出输出信号波形。
上页 下页 返回
CHale Waihona Puke K[例5.2.1] 已知电平触
O
S
t
发SR触发器的输入波
形如图所示,画出 Q
O
t
R
和Q′端的电压波形。
RD=1
Q=0
锁存器的0态
复位端或置0输入端
SD=0 Q=0
Q =1
c . RD=0,SD=0
若Q=0
SD=0 Q =0
Q * =1
Q*=0
Q-原态,Q*-新态
若Q=1
Q * =0
RD=0
Q* =0
Q*=Q 保持原态
Q*=1
d . RD=1,SD=1
1
0
Q=Q = 0,为禁态,也称为
不定态,即RD和SD同时去掉
上页 下页 返回
触发器的分类:
1. 根据电路结构形式的不同分为: 基本RS触发器、同步RS触发器、主从触发器、 维持阻塞触发器、CMOS边沿触发器。
2. 根据逻辑功能的不同分为: RS触发器、 JK触发器、 T触发器、 D触发器。
3. 根据存储数据的原理不同分为: 静态触发器和动态触发器。
上页 下页 返回
上页 下页 返回
2.由与非门构成:
功能表如表5.2.2所示
表5.2.2
SD RD
00 01
Q* 说明 1 ① 禁态(不定态) 1 置1(置位)
1 0 0 置0(复位) 1 1 Q 储存
[例5.1.1]已知基本RS触发器输入信号的波形, 画出输出信号波形。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
&
1
vo
(1)
(2) 电压比较器
C1和C2。当U+>U-时, UC输出高电平,反之 则输出低电平。
VCC (8)
RD(4)
5 k
vIC (5)
+
R
&
vI1 (6)
- C1
5 k
S
&
-
vI2 (2)
+ C2
vo’(7)
5 k
T
G
(3)
&
1
vo
(1)
VIC为控制电压输入端。
当VIC悬空时,C1,C2 基准电压分别为2/3VCC和1/3VCC。
+
R
&
vI1 (6)
- C1
5 k
S
&
-
vI2 (2)
+ C2
vo’(7)
5 k
T
G
(3)
&
1
vo
(1)
(4) 放电管T
T是集电极开路的三极管。相当于一个受控电子开关。 输出为0时,T导通,输出为1时,T截止。
VCC (8)
RD(4)
vIC (5)
5 k
+
R
&
vI1 (6)
- C1
5 k
S
&
-
vI2 (2)
+ -C1
R
&
5kΩ
G
vI2
- +C2
S
&
&1
Q
vO
vO 5kΩ T
阈值输入
(VI1)
×
ห้องสมุดไป่ตู้
2 3 VCC
2 3 VCC
2 3 VCC
输入
触发输入
(VI2)
×
1 3 VCC
1 3 VCC
1 3 VCC
输出
复位(RD)
输出 (VO)
0
0
放电 管T
导通
1
1 截止
1
0 导通
1
不变 不变
2、工作原理
VCC
RD
5kΩ
vIC vI1
+ -C1
R
&
5kΩ
G
vI2
- +C2
S
&
&1
Q
vO
vO 5kΩ T
阈值输入
(VI1)
×
2 3 VCC
2 3 VCC
2 3 VCC
输入
触发输入 (VI2) ×
1 3 VCC
1 3 VCC
1 3 VCC
输出
复位(RD)
输出 (VO)
0
0
放电 管T
导通
1
1 截止
1
0 导通
8.4 555定时器及其应用
8.4.1 555定时器 8.4.2 用555定时器组成施密特触发器 8.4.3 用555定时器组成单稳态触发器
8.4.4 用555定时器组成多谐振荡器
8.4 555定时器及其应用
8.4.1 555定时器
1、电路 结构
VCC (8)
RD(4)
5 k
vIC (5)
+
R
&
vI1 (6)
3.输出周期性的矩形脉冲信号,由于含有丰富的 谐波分量,故称作多谐振荡器。
1、电路组成
R1
VCC
VCC (8)
RD (4)
(VCC-
)
84
R2
7
3
vO
R1 R2 -
5 k
(5) + (6) - C1
5 k
R
&
vo
S
&
-
(2) + C2
G
&
1
vC C
6 555 5
2 1
0.01F
5 k
(7)
T
C
(1)
3) 脉冲定时
单稳态触发器能够产生一定宽度tw的矩形脉冲,利用这 个脉冲去控制某一电路,则可使它在tw时间内动作(或者不动
作)。
脉冲定时
8.4.4 用555定时器组成多谐振荡器
1.多谐振荡器没有稳定状态,只有两个暂稳态。
2.通过电容的充电和放电,使两个暂稳态相互交 替,从而产生自激振荡,无需外触发。
vo
1
vI
VT
2
VT
1
O
t
vO
vO
VOH
O
t
vO
VOL
o VT+
VT-
合理选择回差电压,可消除干扰信号O 。
t
8.4.3 用555定时器组成单稳态触发器
1、电路
5kΩ
vIC vI1
+ -C1
5kΩ
vI
vI2
- +C2
VCC
RD
R&
S
&
&
vO 5kΩ T
G 1
vO
5kΩ
RD
VCC
vIC vI1
+ -C1
RD(4)
5 k
vIC (5)
+
R
&
vI1 (6)
- C1
5 k
S
&
-
vI2 (2)
+ C2
vo’(7)
5 k
T
G
(3)
&
1
vo
(1)
(3) 基本RS触发器
其置0和置1端为低电平有效触发。 RD是低电平有效的复位输入端。 正常工作时,必须使RD处于高电平。
VCC (8)
RD(4)
vIC (5)
5 k
1
不变 不变
8.4.2 用555定时器组成施密特触发器
vI
2 3
VCC
VCC
RD
1 3
VCC
5kΩ
O
vI
vIC vI1
+ -C1
R
&
vO
t
5kΩ
G
vI2
- +C2
S
&
(3)
&
1
vO
O
vO
t
vO 5kΩ T
如何改变回差电压?
O
VCC/3 2VCC/3
vI
施密特触发器的应用
vO1
1)波形变换
VOH
VCC VCC
2、工作原理
VCC (8)
RD (4)
当VIC=UCO时, C1,C2 基准电压分别为UCO和1/2UCO。
VCC (8)
RD(4)
5 k
vIC (5)
+
R
&
vI1 (6)
- C1
5 k
S
&
-
vI2 (2)
+ C2
vo’(7)
5 k
T
G
(3)
&
1
vo
(1)
VI1称为高触发端(阈值输入端),VI2称为低触发端(触发 输入端)。
VCC (8)
- C1
5 k
S
&
-
vI2 (2)
+ C2
vo’(7)
5 k
T
(1)
G
(3)
&
1
vo
(1) 电阻分压器
由3个5kΩ的电阻R组成,为电压比较器C1和C2 提供基准电压。
VCC (8)
RD(4)
5 k
vIC (5)
+
R
&
vI1 (6)
- C1
5 k
S
&
-
vI2 (2)
+ C2
vo’(7)
5 k
T
G
(3)
R
&
5kΩ
G
vI
vI2
- +C2
S
&
&1 vO
vO 5kΩ T
①没有触发信号时( υi
1 3
VCC)电路处于稳态,输出为0
②外加触发信号,电路转换到暂态,输出为1
③触发信号消除后,电容充电电路自动转换到稳态输出为0
4、)工作波形及输出脉宽的计算
R
84
VCC
vI
7
3
vO
vC 6 555
O vC
vI
2
84 7
1
R
vO2
VOL
o VT_ VT+
vI
vI
vI
6 2
555
3
15
vO1 VIC
23VCC 13VCC
0
t
0.01F
vO1
VOH
0
t
2)脉冲整形
在数字系统中,矩形脉冲经传输后往往发生波 形畸变,或者边沿产生振荡等。通过施密特触发器 整形,可以获得比较理想的矩形脉冲波形。
3) 消除干扰信号
vI
5
C
1
0.01F
O
vO
O
tw=RC1n3≈1.1RC
2 3 VCC
t
t
tW t
555组成的单稳态的应用:
1) 脉冲宽度调制器
VCC
vIC
R
84
vI
3 2
O
vO
vI
7
vIC
5
O
16
vO
C
O
工作波形
VCC 1323VVCCCC