数电复习资料讲课稿
数电复习课
第八章要点
❖ 1、单稳态触发器的特点、电路组成、工作原理,中规模IC 及相关的主要参数的计算。区分可重复触发和不可重复触发。 应用:定时、延时、消除噪声
❖ 2、施密特触发器的特点、电路组成、工作原理,及相关的 主要参数的计算。应用:波形变换、整形、消除干扰信号、 鉴别幅度,回差电压的定义。
❖ 3、多谐振荡器的特点、电路组成、工作原理,中规模IC及 相关的主要参数的计算。用门电路构成、用施密特构成、用 石英晶体构成、用555构成等的方法。
边沿触发的理解。 ❖ 8、D触发器转换为其他触发器的方法。
6 . 时序逻辑电路的分析与设计
6.1 时序逻辑电路的基本概念 6.2 同步 时序逻辑电路的分析 6.3 同步 时序逻辑电路的设计 6.4 异步 时序逻辑电路的分析 6.5 若干典型的时序逻辑集成电路 *6.6 用Verilog描述时序逻辑电路 6.7 时序逻辑可编程逻辑器件
第九章要点
❖ 1、D/A的基本原理和结构,各部分的实现 ❖ 2、倒T型权电阻D/A的电路结构及原理、权电流型的改进原
因 ❖ 3、 D/A的输出计算 ❖ 4、 D/A的主要技术指标及提高的方法 ❖ 5、集成D/A的应用 ❖ 6、 A/D的工作原理及结构,各个部分实现的功能 ❖ 7、并行比较型A/D的原理及特点 ❖ 8、逐次比较型A/D的原理及特点 ❖ 9、双积分型A/D的原理及特点 ❖ 10、 A/D的主要技术指标及提高的方法
译码器的应用:产生波形、产生函数、做数据分配 ❖ 7、数据选择器及相应的IC:151。应用:函数的产生、并行数
据转换成串行数据 ❖ 8、数值比较器及IC:85 ❖ 9、半加器、全加器及IC:283,超前进位的概念 ❖ 10、PLD的结构、表示方法和分类 ❖ 11、用PLD实现组合逻辑电路
数字电路复习提纲ppt课件
3、 可编程电路 种类: ROM、PLA(组合、时序)。
数字电路的器件(续)
4、触发器 类型:基本RS触发器、时钟RS触发器、D触发器、 J-K 触发器、T 触发器、T’触发器。 描述:特征方程、状态图、状态表。
5、中规摸时序电路 计数器:(74163)组成任意模计数器,组成序列 发生器。
移位寄存器:(74194),组成纽环计数器,组成 序列发生器。
2、时序电路分析 触发器、计数器、移位寄存器。 摩尔型、米里型; 激励方程、 输出方程→次态方程→状态表、状 态图→波形图→逻辑功能→自启动性分析。
三、数字电路的设计
1. 组合电路设计 2. 2. 时序电路设计
3.1 组合电路设计
过程:文字描述→真值表、表达式→化简→逻辑图 方法:最简与或式对应与非-与非电路;
1.2 布尔代数
基本运算: 与、或、非。
逻辑函数的表示: 真值表;表达式;(最小项、最大项、最简与 或、最简或与)卡洛图;逻辑图。 (相互之间的转换关系)
逻辑函数的化简: 公式法(基本公式); 卡洛图法(未完全描述的逻辑函数化简)。
三个规则: 代入规则、反演规则、对偶规则。
二、数字电路的分析
1、组合电路分析 门电路、中规模器件(地址译码器、MUX)。 逻辑图 → 表达式 → 真值表 → 逻辑功能。
数字电路总复习
课程的总体内容: 一、预备知识; 二、数字电路的分析; 三、数字电路的设计; 四、A/D和D/A转换; 五、数字电路的器件; 六、其他。
一、预备知识
1. 数制与编码 2. 2. 布尔代数
1.1 数制与编码
数制:2进制、8进制、10进制、16进制相互之 间的转换(以小数点为界)。
编码:自然2进制码、格雷码; 8421BCD码、余3码; 原码、反码、补码; ASCII码; 奇偶校验码等的定义和运算。
数电期末最强总结讲课文档
• D触发器、J-K触发器等13% • 时序:二进制计数器分析与设计13% • 时序:移位寄存器分析与设计10% • 时序:移位寄存型计数器分析与设计12% • 时序电路分析与设计中重点步骤:状态图、波形图16% • 这些都太简单,我只有直接回复订阅号告诉你们了!2% • 听课目标 • 只要考试能过就行啊 • 查漏补缺有所提高26% • 我可是为了刷到满绩来的73% • 提升学科能力才是最重要的(文献查找、实验设计) • 学习学科的前沿知识
m1 A’·B’·C 0 0 1 1
m2 A’·B·C’ 0 1 0 2
m3 A’·B·C 0 1 1 3
m4 A·B’·C’ 1 0 0
4
m5 A·B’·C 1 0 1
5
m6 A·B·C’ 1 1 0
6
A·B·C
m7
111 7
A+B+C
M0
A+B+C’
M1
A+B’+C
M2
A+B’+C’
M3
A’+B+C
M4
A’+B+C’
M5
A’+B’+C
M6
A’+B’+C’
M7
第二十一页,共46页。
第二十二页,共46页。
F =∑X,Y,Z(0,3,4,6,7)
=X’.Y’. Z’ + X’. Y . Z + X . Y’. Z’ + X . Y .Z’ + X .Y . Z
∑X,Y,Z(0,3,4,6,7): is a minterm list . (最小项列表)
数字电子技术总复习经典.pptx
(1) AB AB A(B B) A
推广
(2) A AB A(1 B) A
A A(
) A
(3) A AB ( A A)( A B) A B
(4) AB AC BC AB AC
(5) AB AB A B AB
(6) AB AC ( A B)( A C ) A B A C
四、 输出三态门 –TSL门(Three - State Logic)
正常工作状态:0 或 1 高阻态
.精品课件.
29
应用举例:
(1) 用做多路开关 (2) 用于信号双向传输 (3) 构成数据总线
.精品课件.
30
第三章 组合逻辑电路
一、 概述
1. 逻辑功能特点 电路在任何时刻的输出状态只取决于该时刻的输入 状态,而与原来的状态无关。 2. 电路结构特点 (1) 输出、输入之间没有反馈延迟电路
22
(三、) 具有约束的逻辑函数的化简
1.约束项:不会出现的变量取值所对应的最小项。 2. 约束条件的表示方法
(1) 在真值表和卡诺图上用叉号(╳)表示。 (2) 在逻辑表达式中,用等于 0 的条件等式表示。
3.化简步骤:
(1) 画函数的卡诺图,顺序 为:
(2) 合并最小项,画圈时 ╳ 当0 (3) 写出最简与或表达式
而任何组合逻辑函数都可以表示成为最小项之和 的形式,故可用数据选择器实现。
.精品课件.
37
2步骤 (1) 根据 n = k - 1 确定数据选择器的规模和型号
(n —选择器地址码,k —函数的变量个数)
(2) 写出函数的标准与或式和选择器输出信号表达式
(3) 对照比较确定选择器各个输入变量的表达式
.精品课件.
数电复习PPTppt课件
F AC BC AD BD AB AC • BC • AD • BD • AB
第 22 页
例:将下列各函数用或非门实现
F m(0,2,8,10,14,15)
解:用圈0的方法
F BC BD AB
F (B C)(B D)( A B)
BCBD AB
第 23 页
例:用卡诺图将下列含有无关项的逻辑函数化简为最简 “与或”式和最简“或与”表达式。
1×20+1×2-1+1×2-2+1×2-3=(109.875)10 例:将十进制数225.246转换为二、八和十六进制数 解:(1)(225.246)10=(11100001.011)2
(2)(225.246)10=(341.175)8 (3)(225.246)10=(E1.3E)16
第 17 页
CMOS 4
输入
输出
位 双 向 移 位 寄
清 零
CR
L H H H
控制信 号
S1 S0
×× LL LH LH
串行输 右入左 移移 DS DS
×R ×L ×× L× H×
时 钟
CP
× × ↑ ↑
并行输入
DI0
DI1
DI2
DI3
Q0n1
Q1n1Q
2n1Q
n1 3
行
× × × × L L L L1
×
×
×
ABC BC AC D
A BC AC D
A BC
例:用公式法证明下列等式 A⊕B⊕C=A⊙B⊙C
解: A B C ( A B)C ( A B)C
( AB)C ( AB)C ABC
第 19 页
例:用公式法化简
数电复习大纲
数字电路复习纲领第 1、2 章数字逻辑基础主要内容:·数字信号与数字电路的基本观点·数制及不一样进制的互相变换·二进制码·基本逻辑运算·逻辑函数及逻辑问题的描绘·逻辑代数的基本定律及规则·逻辑函数的化简基本要求:认识数字信号的特色及表示方法。
掌握常用二——十、二——八、二——十六进制的变换。
掌握 8421BCD 码,认识格雷码,理解有权码和无权码。
掌握基本逻辑运算与、或、非。
掌握逻辑问题的四种表达方法及其互相转变。
(真值表、表达式、逻辑图、卡诺图)熟习常用逻辑代数的基本定律及规则,熟习逻辑函数表达式的变换,熟习逻辑函数的代数化简法。
掌握逻辑函数的卡诺图化简法,理解最小项,会利用没关项。
(熟习卡诺图化简的几个原则)。
出题方式:填空、化简运算(含卡诺图)第3章逻辑门主要内容:·半导体器件的开关特征·CMOS 逻辑门·TTL 逻辑门·*逻辑门电路的主要参数基本要求:·认识半导体器件的开关特征。
·认识COMS 反相器、 COMS 与非门、 COMS 或非门的构造和原理。
·认识BJT 三极管的开关特征。
·认识TTL 器件与 CMOS 器件在性能上的差异。
·掌握各样门(一般逻辑门、 OC 门、 TSL 门)的外特征及其应用。
·理解TTL 逻辑门电路的传输特征和各项技术参数,如输出高低电平V OH、V OL,开门电平 Von、关门电平 Voff、噪声容限等。
出题方式:填空、画波形(给定v i,画 v O)第 4 章组合逻辑电路主要内容:·组合逻辑电路的剖析方法·组合逻辑电路的设计方法·*组合逻辑电路的竞争冒险常用组合逻辑器件:(编码器( 74148 、47147 )、译码器(74139 、74138 )及其应用、数据选择器( 74151 )、数值比较器( 7485 )及其应用、加法器的功能及其应用)基本要求:·掌握用小规模逻辑器件构成的组合电路的剖析方法:依据逻辑图 ,列出逻辑表达式,再列出真值表,最后确立其功能。
数电总结专题教育课件
第四章 组合逻辑电路
例题分析: 真值表: Y1=∑(1,2,4,7) , Y2=∑(3,5,6,7)
A0
00
一位全加器。其中,A、
00 1 01 0
10 10
B分别为两个一位二进 制数相加旳被加数、
01 1 10 0 10 1 11 0 11 1
0
1
1
0
01
0
1
1
1
加数, C为低位向本 位旳进位,Y1为本位 和,Y2是本位向高位 旳进位。
13
第二章 逻辑代数
例题讲解:
例4 化简F=(B+D)(B+C+D)(A+B+D)(A+C+D)为最简与 或式。
解.由原式得反函数:
F CD AB 00 01 11 10
F = BD + BCD + ABD + ACD 00 0 1 0 0
01 1 1 1 1
填写卡诺图:
11 1 1 0 1
F=AB+CD+BD
0 0 00 0 0 011 0 0 0 10 1 0 0 0 110 1 0 1 00 1 0 0 1 01 0 1 0 1 10 0 1 0 1 11 1 1 1 0 00 1 0 1 0 01 0 1 1 0 10 0 1 1 0 11 1 1 1 1 00 0 1 1 1 01 1 1 1 1 10 1 1
A B
& ABC
C
A+B+C
≥1
≥1
Y1 & AB+AC+BC (A+B+C) +ABC
AB+AC+BC (A+B+C)
数字电路总复习讲解
vP1
R2
vo1
100kΩ R3 vN2
vi2 = 0.8V
50kΩ –
A2
+
vo
33kΩ
解:A1 构成反向放大电路
vo1
R21 R1
vi1
1.2V
9
二、习题
习题2.3.2(c) 运算电路如图所示,求输出电压vo。
R21
100kΩ
R22
R1
vi1 = 0.6V
50kΩ
–
vN1 A1
+
vP1
R2
vo1
17
二、习题
P98:习题3.4.5 P99:习题3.5.1
18
第四章 三极管及放大电路基础
一、 基本要求
1. 理解三极管的基本构造、工作原理、特性曲线及其主要 参数的意义。 2. 理解放大电路的作用和组成原则。 3. 掌握放大电路的静态分析和动态分析方法。 4. 了解三种组态放大电路的特点。 5. 了解组合放大电路及其特点。
《模拟电子技术》总复习
1
第一章 绪论
一、 基本要求
1. 了解信号及其频谱。 2. 理解放大电路模型。 3. 理解放大电路的主要性能指标。
2
第二章 运算放大器
一、 基本要求
1. 理解运算放大器的组成、电路模型、电压传输特性和 理想运算放大器。 2. 熟悉几种常用信号运算电路,掌握利用“虚短”、 “虚断”概念分析这些电路的方法。
24
BJT的主要参数 3. 极限参数
(1) 集电极最大允许电流ICM (2) 集电极最大允许功率损耗PCM (3) 反向击穿电压 • V(BR)CEO——基极开路时集电极和发射极间的击穿电压。
最新数字电路复习总结专业知识讲座
文档来源于网络,文档所提供的信息仅供参考之用,不能作为科学依据,请勿模 仿。文档如有不当之处,请联系本人或网站删除。
三、逻辑函数常用的表示方法: 真值表、卡诺图、函数式、逻辑图和波形图。
它们各有特点,但本质相同,可以相互转换。尤 其是由真值表 → 逻辑图 和 逻辑图 → 真值表, 在逻 辑电路的分析和设计中经常用到,必须熟练掌握。
2. 在外信号作用下,两个稳定状态可相互转换;没 有外信号作用时,保持原状态不变。
因此,触发器具有记忆功能,常用来保存二进制信息。
二、触发器的逻辑功能
指触发器输出的次态 Qn+1 与输出的现态 Qn 及输入 信号之间的逻辑关系。触发器逻辑功能的描述方法主要 有特性表、卡诺图、特性方程、状态转换图和波形图 (时序图)。
晶体管
T 7# Q
导通
1 小于 / 2VCC 3 小于 / VCC 3 1 截止
1 小于 / 2VCC 3 大于 / VCC 3 保持 保持
0
0 导通
文档来源于网络,文档所提供的信息仅供参考之用,不能作为科学依据,请勿模 仿。文档如有不当之处,请联系本人或网站删除。
一、多谐振荡器
是一种自激振荡电路,不需要外加输入信号,就 可以自动地产生矩形脉冲。
>2/3 UCC >1/3 UCC
QT 1 截止 0 导通
<2/3 UCC >1/3 UCC 保持 保持
文档来源于网络,文档所提供的信息仅供参考之用,不能作为科学依据,请勿模 仿。文档如有不当之处,请联系本人或网站删除。
555定时器的引脚
RD
6脚
2脚
uQ
3# o
1 大于 / 2VCC 3 大于 / VCC 3 0
《数电第一章》课件
设计工具:状态机、卡诺 图、逻辑门等。
06 数电第一章复习 题
选择题
选择题1
二进制数10101010转换为十进制 数是____。
答案
A. 106
选择题2
逻辑或运算的运算规则是____。
答案
B. 0 OR 0 = 0, 0 OR 1 = 1, 1 OR 0 = 1, 1 OR 1 = 1
选择题3
在数字电路中,通常使用____来表示 逻辑关系。
数字电路的基本概念
数字信号、数字电路等。
逻辑门电路
与门、或门、非门等。
逻辑代数
基本逻辑运算、逻辑函数等。
组合逻辑电路
加法器、比较器、多路选择器 等。
学习方法
理论学习
通过阅读教材和课件, 掌握数字电路的基本概
念和原理。
实验操作
通过实验,加深对数字 电路的理解,提高实际
操作能力。
习题练习
通过练习习题,巩固所 学知识,提高解题能力
02
或门
当至少一个输入端为高电平时,输出 端就为高电平;否则输出端为低电平 。
01
或非门
当至少一个输入端为高电平时,输出 端为低电平;否则输出端为高电平。
05
03
非门
输入端与输出端的电平状态相反,即 输入高电平时输出低电平,输入低电 平时输出高电平。
04
与非门
当所有输入端都为高电平时,输出端 为低电平;否则输出端为高电平。
。
小组讨论
通过小组讨论,互相交 流学习心得,提高学习
效果。
02 数字电路基础
数字电路概述
01
02
03
数字电路的定义
数字电路是处理离散信号 的电路,其输入和输出信 号通常为二进制形式(0 和1)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
、判断( 如时序逻辑电路中的存储电路受同一个时钟脉冲控制,贝y 为同步时序 逻辑电路。
()12•每个触发器有一个稳定状态,存放 4位二进制数时需要4个触发器。
( )13 .和异步计数器相比,同步计数器的显著优点是工作频率高。
( )14.边沿触发器输出状态的改变只发生在时钟脉冲上升沿或下降沿到达时刻,因此,边沿触发器具有很强的抗干扰能力。
( ) 15•集电极幵路门的输出端可并联实现线与逻辑。
( ) 16. 多谐振荡器只有两个暂稳态。
( ) 17. 十进制数45的8421BCD 码是101101。
( ) 18. 同或门两个输入相同时,输出高电平。
( ) 19. 对于与非门的闲置输入端可直接接电源或高电平。
()20.对于二进制数负数,补码和反码相同。
( ) 21.组合逻辑电路在结构上不存在输出到输入之间的反馈通路,因此输入状态不会影响输出状态。
()1•一个触发器可保存1位二进制数,因此,存放 4位二进制数时需要 触发器。
2.3. 4. 5. 6. 7. 9.对于二进制正数,原码、反码和补码都相同。
在数字电路中,半导体器件都工作在幵关状态。
单稳态触发器可作时钟脉冲信号源使用。
(十进制整数转换为二进制数的方法是采用 除2取余法”。
( 异或门两个输入相同时,输出高电平。
10. T 触发器只有翻转功能。
11. 触发器具有记忆功能。
22. 对于或非门,只要有一个输入为高电平,则输出就为0 (低电平),所以对或非门多余输入端的处理不能接 1 (高电平)。
()23. 如图所示电路的输出F二入+0。
()24. —个班级有45位学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少5位二进制数才能满足要求。
()25. 优先编码器只对优先级别高的输入信号编码,而对级别低的输入信号不予理睬26. 用74LS138的译码器构成的函数发生器电路如图所示 出所表示的函数式为 L = CBA+C B7+CB"A 。
&1八 LC 1!■3X Cl A---g V t v 3 V ( V, V,v ?74 LS 138齐顷冬IBB並 A,27. 若同步RS 触发器的原状态为0,欲在CP 作用后仍保持为0状态,则 输入端RS 的值为R=0, S=X 0( ) 28•将同或门的输入端并在一起可作反相器使用。
()29.双向集成CT74LS194可同时实现左移右移串行送数功能。
()30.用触发器设计一个同步十九进制计数器至少需要5个触发器。
( )31. 逻辑变量和逻辑函数的取值只有 0和1两种可能。
()32. 对TTL 与非门多余输入端的处理,可将它们悬空也可将它们接高电平1o ()33.如图所示电路的输出 F=0。
()( ),由图可知其输( )34. —个班级有78位学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少7位二进制数才能满足要求。
( ) 35. 半导体数码显示器当接法为共阳极时应为高电平有效。
( )36. 二进制数10011. 101对应的十进制数是19.625。
( )37. 通过四位数值比较器HC85比较两数的大小时,在A3二B3 A2=B2情况下,如果A1>B1,则输出F(A>B〉=1,F(A<B)=F(A=B)=0。
( ) 38•异或门作反相器使用时,应将其多余的端子并联在一起使用。
( ) 39. 边沿结构的触发器其次态仅取决于CP下降沿(或上升沿)到达前瞬间的输入信号状态,而在此前或后的一段时间内,输出状态不受输入信号影响。
故此触发器可用来解决直接控制问题。
( )40. 同步计数器是由同类型的触发器构成的计数器。
( ) 41•如需要判断两个二进制数的大小或相等,可以使用数据选择器。
42. 三态门输出端可直接连在一起实现“线与”的逻辑功能。
( ) 43. 通过四位数值比较器HC85比较两数的大小时,在A3二B3、A2=B2情况下,如果A1>B1,则输出F(A>B)=1,F(A<B)=F(A=B)=0。
( )44 .对TTL与非门多余输入端的处理,不能将它们并在一起使用。
( )45 .把JK触发器转换为T触发器的方法是将J二1,K = 1 o( ) 46. 在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用同步计数器。
( )47. 由与非门构成的基本RS触发器,当R=0 ,S=1时,则输出状态应为Q=1048. 异或逻辑函数Z对应的逻辑图如下图所示A -----一B-----49•当集成维持-阻塞D型触发器的异步置0端R = 0异步置1端S D 时,则触发器的次态Q n 1 0,其工作状态应与输入信号D有关而与CP无关。
50.如下图电路,设现态Q1Q2=10经三个脉冲作用后,00o51•对于或非门,只要有一个输入为高电平,则输出就为以对或非门多余输入端的处理不能接1o52. 将CMO或非门作如图所示连接,其输出为A o53. 在二进制译码器中,若输入有4位代码,则输出信号数应为8个。
( )54. 边沿结构的触发器其次态仅取决于CP下降沿(或上升沿)到达前瞬间的输入信号状态,而在此前或后的一段时间内,输出状态不受输入信号影响。
故此触发器可用来解决直接控制问题。
( ) 55. 用74LS138的译码器构成的函数发生器电路如图所示,由图可知其输( )Q1Q2的状态应为0 (低电平),所( )( )出所表示的函数式为L= CBA+C^A+CB A。
( )组合逻辑电路一般由触发器组合而成。
( ) 逻辑函数Y=A ㊉B ㊉C 与Y=AOB O C 满足互非的关系。
( ) 最小项“相邻性”指的是两个最小项只有一个因子不同 ()如下图电路,设现态 QQ=00,经三个脉冲作用后, QQ 的状态应为( )一个用555定时器构成的单稳态触发器的正脉冲宽度为 0.7RC 。
( )三极管作幵关元件时,应工作在截止区和饱和区。
( ) 或门的逻辑功能是见一出一,全零出零。
( ) 组合逻辑电路的输出,与电路的原状态有关。
( ) 十进制数9写成二进制数应是1001。
( ) 逻辑代数中,1+1=2。
( ) 在JK 触发器中,J=1, K=0时,触发器置1。
( ) 编码器属于组合逻辑电路。
( ) 最基本的逻辑关系有与、或、非三种。
( ) 数字电路比模拟电路抗干扰能力强。
( ) 数字电路有两种逻辑电平状态。
( ) 高电平用1表示,低电平用0表示称为正逻辑。
()时序逻辑电路的特点是:任一时刻的输出与电路的原状态无关。
( )56. 57. 58. 59. 11。
60.61. 62. 63. 64. 65. 66. 67. 68. 69. 70. 71. 72.将实际问题转变成逻辑问题第一步是写出逻辑函数表达式()全加器是一个只能实现两个本位二进制数相加的逻辑电路 () 组合逻辑电路有多个输入端,只有一个输出端。
( ) 触发器是构成时序逻辑电路的基本单元。
()二进制编码器是将输入信号编制成十进制数字的逻辑电路 () 同步计数器中,各触发器受不同时钟脉冲的控制。
()模拟信号在时间和数值上是连续的,数字信号在时间和数值上是离散 的。
( ) A/D 转换是一种从数字信号到模拟信号的转换。
( ) 与门的逻辑功能是见零出一,全一出零。
( ) 时序逻辑电路的输出,与电路的原状态无关。
( ) 将二进制数 01101 写成十进制数应是 15。
( ) 逻辑代数中, A+A=A 。
()在D 触发器中,D=1时,触发器置1。
( ) 触发器属于时序逻辑电路。
()在T 触发器中,T=1时,触发器置1。
( ) 组合逻辑电路一般应有 JK 触发器。
( ) 组合逻辑电路一般有各种门电路组成。
( ) 逻辑代数与普通代数运算法则相同。
( ) 三极管作开关元件时,应工作在放大区或饱和区。
( ) 最基本的逻辑关系有与、或、非三种。
()组合逻辑电路的特点是:任一时刻的输出与电路的原状态有关。
()全加器是一个只能实现两个本位二进制数相加的逻辑电路 () 二进制编码器是将输入信号编制成十进制数字的逻辑电路()高电平用 1 表示,低电平用 0 表示称为负逻辑。
( ) 组合逻辑电路有多个输入端,只有一个输出端。
()73.74.75. 76.77.78. 79.80. 81. 82. 83. 84. 85. 86. 87. 88. 89. 90. 91. 92.93.94. 95. 96. 97.98. D/A转换是一种从数字信号到模拟信号的转换。
()99. 触发器是构成时序逻辑电路的基本单元。
()100. 同步计数器中,各触发器受不同时钟脉冲的控制。
()101. 优先编码器只对多个输入编码信号中优先权最高的信号进行编码。
()102. 利用集成计数器的异步置数功能构成N进制计数器时,写二进制代码的数是N。
()103. A/D转换器是用以将输入的二进制代码转换成相应模拟电压输出的电路。
()104 .由与非门组成的基本RS触发器在石0时,触发器置1()105 .同或门的一个输入端接低电平时,可构成反相器。
()106.在JK触发器中,J=1, K=0时,触发器置1。
()107 .编码器属于组合逻辑电路。
()108. 最基本的逻辑关系有与、或、非三种。
()109. 数字电路比模拟电路抗干扰能力强。
()110. 数字电路有两种逻辑电平状态。
()111. 高电平用1表示,低电平用0表示称为正逻辑。
()112. 时序逻辑电路的特点是:任一时刻的输出与电路的原状态无关。
()113 .将实际问题转变成逻辑问题第一步是写出逻辑函数表达式()114 .全加器是一个只能实现两个本位二进制数相加的逻辑电路()115. 组合逻辑电路有多个输入端,只有一个输出端。
()116. 触发器是构成时序逻辑电路的基本单元。
()117 .二进制编码器是将输入信号编制成十进制数字的逻辑电路()118. 同步计数器中,各触发器受不同时钟脉冲的控制。
()119. 模拟信号在时间和数值上是连续的,数字信号在时间和数值上是离散的。
()120. A/D转换是一种从数字信号到模拟信号的转换。
()121. 与门的逻辑功能是见零出一,全一出零。
()122 .时序逻辑电路的输出,与电路的原状态无关。
()123 .将二进制数01101写成十进制数应是15。
()124. 逻辑代数中,A+A二A ()125. 在D触发器中,D=1时,触发器置1。
()126 .触发器属于时序逻辑电路。
()127. 在T触发器中,T=1时,触发器置1。
()128. 组合逻辑电路一般应有JK触发器。
()129. 组合逻辑电路一般有各种门电路组成。
()130. 逻辑代数与普通代数运算法则相同。
()131. 数据选择器根据地址码的不同从多路输入数据中选择其中一路数据输出。