倒计时计时器
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
倒计时计时器
一、对设计课题进行简要阐述:
倒计时计时器可以用做定时,控制被定时的电器的工作状态,实现定时开或者定时关,最长定时时间为999分钟。
还可以用做倒计时记数,最长记时时间为999秒,有三位数码管显示记数状态。
为保证时钟脉冲的稳定和精度,决定采用晶体振荡器发出的脉冲经过整形、分频获得1Hz的秒脉冲。
如晶振为32768 Hz,通过15次二分频后可获得1Hz的脉冲输出。
计数部分采用74LS192芯片;译码、显示部分采用采用和译码器74LS248和共阴极LED数码管LC5011-11。
二、任务具体要求:
1、具有显示十进制数字的功能,启动和暂停/连续功能
2、在直接清零时,数码管断点熄灯
3、具有外部清零开关
4、计时阶段,时间间隔为一秒
5、计时器递减及时至零时,数码管不熄灭,并伴有光电报警信号
三、总体设计方案方框图及各部分电路设计(含各部分电路功能、输入信号、输出信号、电路设计原理图及其功能阐述、所选用的集成电路器件等):
设计思路: 用三个可预置数的减计数器组成三位二-十进制减计数器,用三个译码器和三个LED数码管显示器,CMOS电路组成秒/分选择器,另外有控制电路,控制器随着计数器计数的状态发生改变,计时期间,用电气开关断开,当计时完毕时,用电气开关闭合。
脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器发出的脉冲经过整形、分频获得1Hz 的秒脉冲。
如晶振为32768 Hz ,通过15次二分频后可获得1Hz 的脉冲输出,电路图如图1.2所示。
74LS74
1Hz
图1.2 秒脉冲发生器
由晶振32768Hz 经14分频器分频为2Hz ,再经一次分频,即得1Hz 标准秒脉冲,供时钟计数器用。
2、8421BCD 码递减计数器
引脚说明:Cdn---减计数脉冲输入,当作减计数操作时Cup 接高电平。
Cup---增计数脉冲输入,当作加计数操作时Cdn 接高电平。
BO---借位输出信号,在减计数时出现,低电平有效。
CO---进位输出信号,加计数时出现,低点平有效。
LD---加载,即对计数器作置数操作时的控制信号。
当LD位某个电平时,计数器可以预置初始值,除清零控制外,其他操作被禁止。
四、整机电路图(电路图应用标准逻辑符号绘制,电路图中应标明接线引出端名称、元件编号等):
五、器件清单:
NE555、74LS161、
六、调试结果记录:
七、总结与体会:。