广工数电试卷
数电(内容系建雄嗰啲相)
广东工业大学考试试卷课程名称: 数字电子技术A一、 填空題(20分)1. ( 731 )8 = ( )10= ( )8421BCD2. 半導體數碼管的每個顯示段是由 構成的。
3. JK 觸發器的次態方程為,則驅動方程J= , K= 。
4. 觸發器的輸出脈衝寬度與輸入信號無關。
5. 在A/D 電路中輸入信號的最大頻率是15kHz,則取樣脈衝的頻率至少要大於 kHz 。
6. 若把輸入的正弦波轉換成同頻的矩形波,則採用 電路。
7.一個8位D/A 轉換器的每個量化階梯為0.025V 電壓,則它最大能表示 V 電壓 。
8. 圖1所示電路的最簡與或式為 。
二、判斷題(5分) 1. 由譯碼器和邏輯門構成的電路能同時實現多個函數輸出。
( ) 2. 函數 與互為反函數。
( ) 3. 將4個三態門的輸出接到同一條數據線上,則在任何時刻應至少有一個三態門處於高阻態 ( )4. 石英晶體多謝振盪器的主要優點是振盪頻率高。
( )5. 連續“同或”100個0的結果是1。
( )三、單項選擇題 (15分)1. 函數F(a,b,c,d)=Σm(2,3,6,8,9,10,11,12,12,14)的最簡 與-或 式是F= 。
A. B. C. D. 2. 十進制計數器74160不能實現( )分頻。
A. 4B. 10C. 2D. 163. 在8位D/A 轉換器中,其分辨率是 。
A. 1/8B. 1/256C. 1/255D. 1/24. 右圖中CMOS 邏輯門構成的電路 輸出不為高電平的是( )。
A. Y 1和Y 2B. Y 2和Y 3C. Y 3和Y 4,且Y 2為高阻態D. Y 2和Y 4+=+++=++=++++++++5. 圖3所示邏輯電路的邏輯功能是()。
A. 譯碼器B. 數據比較器C. 數據選擇器D. 全加器四. 寫出如圖所示各門電路的輸出最簡表達式。
圖中是74系列TTL電路。
Y1= Y2= Y3= 五、寫出下圖所示電路的次態方程,並畫出觸發器輸出端波形圖。
(完整word版)广工模拟电子技术基础试卷1
RE
U CC
1
2 uo1 uo2
图5
广东工业大学试卷用纸,共 页,第 页
3.已知 RB11=30k,RB12=20k,RB2=130k,,RC1=4k,,RE1=4k,RE2=3k, RL=3k , 1=2=50,UCC=12V。求静态工作点及电压放大倍数。(12 分)
4. 已知 RG=10M,RG1=2M,RG2=47k,RD=30k, RS=2k ,
入电阻最小的是___共基极____.
10、晶体管阻容耦合放大器电路中,高频时放大倍数下降的主要原因是_极间电容__
的影响;低频时放大倍数下降的主要原因是_耦合电容旁路电容_的影响。
二.. .项选择题(每小题 2 分,共 12 分)在每小题列出的四个选项中只有一个选项是符合题目要求 的,请将正确选项前的字母填在题后的括号内。
6.某共射电路如题图,已知三极管的 rbb’=300Ω ,rb’e=700Ω ,gm=0.04s 不考虑 Cb’c, Cb’e=400pF,图中 C1=2μ F,C2=4μ F,Rb=20kΩ ,Rs=800Ω ,Rc=RL=2kΩ ;(12 分) (1) 计算上、下限截止频率ƒH,ƒL ;
(2) 简要画出幅频、相频特性波特图;
A.35
B.37
C.40
D.43
16.输入信号 vi 的频率范围为 50Hz~20kHz,应选择下限频率 fL 和上限频率 fH 分别为( C 放大电路,才能对信号进行不失真放大。
A.≤50Hz、≥15kHz
B. ≤100Hz、≥15kHz
C. ≤50Hz、≥20kHz
D. ≤100Hz、≥20kHz
UDD=18V, UGS=-0.2V,gm=1.2.mA/V 。 求 (1)静 态工 作 点 ;(2) 电压 放 大倍 数;(3)输入电阻和输出电阻。(12 分)
数电期末试卷及答案(共4套)
##大学信息院《数字电子技术根底》期终考试试题〔110分钟〕(第一套)一、填空题:〔每空1分,共15分〕1.逻辑函数Y AB C=+的两种标准形式分别为〔〕、〔〕。
2.将2004个“1〞异或起来得到的结果是〔〕。
3.半导体存储器的结构主要包含三个局部,分别是〔〕、〔〕、〔〕。
4.8位D/A转换器当输入数字量10000000为5v。
假设只有最低位为高电平,那么输出电压为〔〕v;当输入为10001000,那么输出电压为〔〕v。
5.就逐次逼近型和双积分型两种A/D转换器而言,〔〕的抗干扰能力强,〔〕的转换速度快。
6.由555定时器构成的三种电路中,〔〕和〔〕是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对〔〕进展编程设定其〔〕的工作模式来实现的,而且由于采用了〔〕的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:〔共15分〕1.将逻辑函数P=AB+AC写成“与或非〞表达式,并用“集电极开路与非门〞来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:〔10分〕1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数〞的四舍五入电路〔采用8421BCD码〕。
要求只设定一个输出,并画出用最少“与非门〞实现的逻辑电路图。
〔15分〕五、电路与CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0〞,试画出输出端B和C的波形。
〔8分〕BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
〔6分〕七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
数电期末考试试题及答案
数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
广东工业大学数字电子技术试卷2
试卷二一填空题:(每空 2 分,共16 分)1 、十进制数27.25 对应的二进制数为,十六进制数为。
2 、二进制数1000111 对应的8421BCD 码为。
3 、逻辑函数的反函数,对偶函数F ′ = 。
4 、有一个容量为256 × 4 位的ROM ,该ROM 有个存储单元,根地址线。
5 、题5 图所示电路中,若输入时钟脉冲CP 的频率为40kHz ,则输出Z 的频率为。
题5 图二、选择题:在每小题的四个备选答案中选出一个或多个正确答案,并将其代号写在题中的括号“【】”内。
(每小题 2 分,共12 分)6 、在下列逻辑电路中,不是组合逻辑电路的有。
. 译码器. 编码器. 全加器. 寄存器7 、题7 图所示各电路中,能正常工作的是。
题 7 图《数字电子技术》试题A( 共5 页) 第1 页8 、题8 图所示TTL 电路中,若开门电阻,关门电阻,能实现逻辑功能的电路是。
题 8 图9 、题9 图所示电路中,能完成逻辑功能的电路是。
题 9 图10 、用ROM 实现逻辑设计时,要求ROM 的与阵列必须产生。
变量的个最小项变量的个或项变量的个与项变量的个或项11 、构造一个十进制加法计数器,至少要用JK 触发器。
. 3 个. 4 个. 5 个. 10 个三、分析与设计题(共72 分)12 、将下列逻辑函数化简为最简与或式(方法不限,但要写出化简过程。
共6 分)••,约束条件为。
《数字电子技术》试题 A( 共 5 页 ) 第 2 页13 、某双 4 选 1 数据选择器的功能如下表,接成如题 13 图 所示的电路。
分析电路功能,写出输出逻辑函数的表达式,用最小项之和的形式表示。
(共 8 分) 4 选 1 选择器功能表题 13 图选通 地 址 输出1 × × 0 0 00 0 0 1 0 10 0 1 1试卷二14 、写出题 14 图( )所示电路的次态函数(即),并画出在题 14 图()给定信号作用下的电压波形。
数电试题及答案
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
广东工业大学电工试卷
+ US
-
i
R1 +
S
R
C
uC
-
R2
广东工业大学考试试卷 ( A )答案
一、1、(c) 2、(a) 3、(c) 4、(a) 5、(c) 6、(a) 7、(a) 8、(c)
9、(b) 10、(b) 11、(c) 12、(c) 13、(a)
二、1、I1=IS3-IS2=1-2=-1A
I3=IS1-IS2=3-2=1A
u 与 i 的 相 位 差 arctan X L arctan 100 72.34o
R
100
IU
120 / 2
0.2574 A
Z 1002 (100)2
有 功 功 率 P I 2 R 0.25742 100 6.62 W
无 功 功 率 Q I 2 X L 0.25742 100 20.8 var
与 电 流 i 的 相 位 差 ;(2) 电 源 输 出 的 有 功 功 率 和 无 功 功 率。
i
+ R
u
L -
5. (本题 10 分 )
图 示 电 路 原 已 稳 定,t = 0 时 将 开 关 S 断 开。已 知:R = 8 ,R1 = R2 = 4 ,C =1 F,
US = 8 V。求 S 断 开 后 的 i (t ) 和 uC (t ) 。
总计 22 分 )
1、图 示 电 路 中,已 知 电 流 I1 = 1 A ,则 电 流 I 为(
)。Leabharlann (a) 0.25 A (b) 0.5 A (c) 0.75 A
I
. . . I1
14
14
20
数字集成电路设计专业考试试卷及答案
广东工业大学考试试卷答案(A卷)课程名称:数字集成电路设计试春满分100分考试时间:2014年1月13日(第19周星期二)一、名词释义(共20分)摩尔定律:当价格不变时,集成电路上可容纳的晶体管数目,约每隔18个月便会増加一倍,性能也将提fl—倍。
(4分)传播延时:tpHL,输岀由高变低翻转的响应时间,50%Vin->50%Vout5 tpLH,輸岀由低变高翩转的响应肘间,50%Vin->50%Vout^(4分)扇岀:连接到驱动门描岀端负載门的数目。
(4分)寄存器:存放二进制数据器件,由锁存器构成,一般为边沿触发。
(4分)时钟抖动:同一点上相继的时钟沿随时间的变动。
(4分)二、埴空(共40分)1.电感憫合噪声(2分)电容福合噪声(2分)电源地噪声(2分)2.扩散电容(2分)覆盖电容(2分)沟道电容(2分)3.全比例缩小(2分)电压恒定按比例缩小(2分)一般化缩小(2分)4.动态功耗(2分)短路功耗(2分)静态功耗(2分)5.2N (2分)N+1 (2分)N+2 (2分)6.同或F I~.IB^A3(2 分)异或Fl -.45-^5 (2分)7.全定制(2分)半定制(2分)8. a (2 分)三、分析设计(共40分)1.组合逻辑a. r = U*scD;b・若以最小尺寸反相器为参考,在该电路中,串联器件尺寸増大两倍,并联器件尺寸维持不变。
如图所示。
C.输入中最后穏定的信号为关铤信号,保证关键信号路径上的晶体管靠近输岀,可减小延时。
如图所示。
2.时序逻辑a.上升沿触发;工作原理:若理想时钟,当CLK=O时,T1导通,T2截止, 数据D通过T1保存到Ch当CLK=1时,T1截止,T2导通,数据D通过II, T2, 12传输到Q。
b.大于T1的传播延时;4:近似为0; ”切大于II, T2, 13的总传播延时。
3.系统时钟a.优点I H树时钟分布技术,理,想情况下的时钟偏差为零;缺点I易受工艺影响,实际几何形态不重要,电气上的对称更重要。
2021年广东工业大学网络工程专业《计算机组成原理》科目期末试卷B(有答案)
2021年广东工业大学网络工程专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、有效容量为128KB的Cache,每块16B,8路组相联。
字节地址为1234567H的单元调入该Cache,其tag应为()。
A.1234HB.2468HC.048DHD.12345H2、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。
若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。
A.13.3%B.20%C.26.7%D.33.3%3、在原码两位乘中,符号位单独处理,参加操作的数是()。
A.原码B.绝对值的补码C.补码D.绝对值4、某字长为8位的计算机中,已知整型变量x、y的机器数分别为[x]补=11110100,[y] 补=l0110000。
若整型变量z=2x+y/2,则z的机器数为()。
A.11000000B.00100100C.10101010D.溢出5、ALU属于()。
A.时序电路B.控制器C.组合逻辑电路D.寄存器6、下列关于总线说法中,正确的是()I.使用总线结构减少了信息传输量II.使用总线的优点是数据信息和地址信息可以同时传送III.使用总结结构可以提高信息的传输速度IV.使用总线结构可以减少信息传输线的条数A.I,II,IIIB.II,III,IVC.III,IVD.只有I7、控制总线主要用来传送()。
I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、CPU中不包括()。
A.操作码译码器B.指令寄存器C.地址译码器D通用寄存器9、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。
2021年广东工业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2021年广东工业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式。
若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则 Store指令中偏移量的取值范围是()。
A.-32768~+32767B.-32767~+32768C.-65536~+65535D.-65535~+655362、下列对RISC的描述中,正确的有()。
I.支持的寻址方式更多Ⅱ.大部分指令在一个机器周期完成Ⅲ.通用寄存器的数量多Ⅳ.指令字长不固定A. I、ⅣB.Ⅱ、ⅢC. I、Ⅱ、ⅢD. I、Ⅱ、Ⅲ、Ⅳ3、串行运算器结构简单,其运算规律是()。
A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算4、某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为()A.2-9B.2-8C.2-7D.2-65、在浮点机中,判断原码规格化的形式的原则是()。
A.尾数的符号位与第一数位不同B.尾数的第一数位为1,数符任意C.尾数的符号位与第一位相同D.阶符与数符不同6、下列关于虚拟存储器的说法,错误的是()。
A.虚拟存储器利用了局部性原理B.页式虚拟存储器的页面如果很小,主存中存放的页面数较多,导致缺页频率较低,换页次数减少,可以提升操作速度C.页式虚拟存储器的页面如果很大,主存中存放的页面数较少,导致页面调度频率较高,换页次数增加,降低操作速度D.段式虚拟存储器中,段具有逻辑独立性,易于实现程序的编译、管理和保护,也便于多道程序共享7、主存按字节编址,地址从0A4000H到0CBFFFH,共有()字节;若用存储容量为32K×8位的存储芯片构成该主存,至少需要()片。
广东工业大学数字电子技术试卷1
试卷一一填空题(每题2 分,共14 分)•=( ) 16 。
•函数的反函数__________ 。
•一个10 位地址码、8 位输出的ROM ,其存储矩阵的容量为__________ 。
•单稳态触发器的主要用途为__________ 、__________ 和延时。
•一个8 位D/A 转换器的最小输出电压增量为0.02V ,当输入代码为11011001 时,输出电压为__________ 。
•若一个8 位D/A 转换器的分辨率用百分数表示,则应是__________ 。
•已知TTL 与非门的特性如下: 输入电流mA ,40 m A 。
输出低电平时,输出电流最大为10mA ,输出高电平时,输出电流最大为1mA ,则其扇出系数N 0 =__________ 。
二、判断下图所示各电路接法的对错,对的打“ ? ”,错的打“ × ”。
(除特殊说明外,均为TTL 电路)(8 小题,共16 分)(1 )(2 )CMOS 电路(3 )(4 )(5 )(6 )(7) (8)CMOS 电路三用卡诺图化简逻辑函数,约束条件为。
将结果写成与非—与非形式。
(6 分)四已知逻辑函数,(1 )用公式法化简为最简与- 或式。
(2 )用3 线-8 线译码器(逻辑符号如右图)和最少的门电路实现该逻辑函数。
译码器输出低电平有效,使能端。
(10 分)五在双积分式A/D 转换器中,计数器的最大计数容量为N 1 =(3000) 10 ,若参考电压V REF =+15V ,第二次计数值N 2 =(2000) 10 ,此时的输入模拟电压为多少?输出数字量是多少?(4 分)•六用RAM2114 芯片构成和3 线-8 线译码器组成4K × 8 的RAM ,画出逻辑图。
(6 分)七试用两片如图所示的四位二进制加法计数器74LS161 (Q 3 为高位端)构成85 进制计数器。
要求两片之间采用同步级连及整体置数法置0 实现。
(8 分)74LS161 功能表CPRD LD EP ET工作状态′ 0 ′ ′ ′ 清01 0 ′ ′ 预置数′ 1 1 0 ′ 保持′ 1 1 ′ 0 保持1 1 1 1 计数八设TTL 主从JK 触发器的初态Q n =0 ,试画出下图所示的输入信号作用下触发器的工作波形。
广工数电试卷 - 副本
,8421BCD 码为 ,十进制数为
。 。 ,反
函数 Z
。
4.指出题 4 图所示各门电路的输出为何种逻辑状态(高电平、低电平或高阻态),其中
G1、G2 为 TTL 门电路,G3、G4 为 CMOS 门电路。
Y1 为
,Y2 为
,Y3 为
,Y4 为
。
G1
VIL
Y1 VCC
≥1
G2
&
1
G3
&
Y3 VIH
广东工业大学试卷用纸,共 5 页,第 页
18. 试用 8×4 位的 ROM 实现下列逻辑函数,要求(1)列出 ROM 的数据表;(2)画出存储矩阵 的点阵图。(8 分)
F1 AC
F2 AB A C BC
F3 ABC A BC BC
F4 B C AB C
19. 8 位 D/A 转换器,当输入数字量只有最高位为 1 时,输出电压为 5V;若输入数字量只有最低位 为 1 时,输出电压为多少伏?若输入为 10001000,输出电压为多少伏?(6 分)
广东工业大学试卷用纸,共 5 页,第 页
A =1 B
Q
1D Q
C1
CP
Q
CP A B D Q0
题 14 图( a )
(b )
15. 试用 2 片同步十进制加法计数器 74160 构成 63 进制计数器。要求两片之间采用并行进位方式
及整体置零法实现,允许附加必要的门电路。画出相应的连线图,标出输入、输出端。74160 的
姓 名:
线
学 号:
订
大学考试试卷
课程名称: 考试时间: 第 21 周
星期四 ( 7 月 14 日 )
题号 一 二 三 四 五 六 七 八 九 十 总分
2022年广东工业大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)
2022年广东工业大学软件工程专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、主存储器主要性能指标有()。
1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是2、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。
若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。
A.13.3%B.20%C.26.7%D.33.3%3、下列关于配备32位微处理器的计算机的说法中,正确的是()。
该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ4、假定编译器对高级语言的某条语句可以编译生成两种不同的指令序列,A、B和C三类指令的CPl和执行两种不同序列所含的三类指令条数见下表。
则以下结论错误的是()。
I.序列一比序列二少l条指令Ⅱ.序列一比序列二的执行速度快Ⅲ.序列一的总时钟周期数比序列二多1个Ⅳ.序列一的CPI比序列二的CPI大A.I、llB.1、ⅢC. ll、1VD.Ⅱ5、()可区分存储单元中在放的是指令还是数据。
A.存储器B.运算C.用户D.控制器6、总线的半同步通信方式是()。
A.既不采用时钟信号,也不采用握手信号B.只采用时钟信号,不采用握手信号C.不采用时钟信号,只采用握手信号D.既采用时钟信号,又采用握手信号7、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。
若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。
2022年广东工业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)
2022年广东工业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
A.8MB.16MBC.16MD.8MB2、某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是()。
A.19B.22C.30D.363、计算机中表示地址时,采用()。
A.原码B.补码C.移码D.无符号数4、串行运算器结构简单,其运算规律是()。
A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算5、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位6、总线宽度与下列()有关。
A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、某同步总线采用数据线和地址线复用方式,其中地址/数据线有32根,总线时钟频率为66MHz,每个时钟周期传送两次数据(上升沿和下降沿各传送一次数据),该总线的最大数据传输率(总线带宽)是()。
A.132MB/sB.264MB/sC.528MB/sD.1056MB/s8、在计算机系统中,表明系统运行状态的部件是()。
A.程序计数器B.指令寄存器C.程序状态字D.累加寄存器9、CPU中的译码器要用()。
A.地址译码人B.指令译码C.数据译码1D.控制信号译码10、下列选项中,用于设备和设备控制器(I/O接口)之间互连的接口标准是()。
A.PCIBC.AGPD.PCI-Express11、在统一编址的方式下,存储单元和I/O设备是靠()米区分的。
A.不同的地址码B.不同的地址线C.不同的指令D.不同的数据线12、下列不属于微指令结构设计所追求的目标是()。
A.提高微程序的执行速度B.提高微程序设计的灵活性C.缩短微指令的长度D.增大控制存储器的容量13、关于微指令操作控制字段的编码方法,下面叙述正确的是()。
数电期末考试试卷
数电期末考试试卷一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算2. 以下哪个不是组合逻辑电路的特点?A. 输出只与当前输入有关B. 输出与输入的过去状态有关C. 没有反馈回路D. 可以并行工作3. 触发器的主要用途是:A. 实现逻辑运算B. 存储二进制数据C. 作为放大器使用D. 进行信号调制4. 在数字电路中,同步计数器和异步计数器的主要区别是:A. 同步计数器的时钟频率更高B. 异步计数器的计数速度更快C. 同步计数器的输出是同步的D. 异步计数器的计数过程是连续的5. 下列哪个不是数字电路的优点?A. 抗干扰能力强B. 集成度高C. 功耗大D. 易于实现大规模集成电路6. 以下哪个是数字电路中常用的时钟信号?A. 正弦波B. 方波C. 锯齿波D. 三角波7. 以下哪个不是数字电路中常用的存储元件?A. 触发器B. 寄存器C. 计数器D. 锁存器8. 在数字电路中,布尔代数的基本运算不包括:A. 与B. 或C. 非D. 加9. 以下哪个是数字电路中实现数据传输的常用方式?A. 并行传输B. 串行传输C. 模拟传输D. 无线传输10. 以下哪个是数字电路中实现数据存储的常用方式?A. 静态RAMB. 动态RAMC. 只读存储器D. 所有选项都是二、填空题(每空1分,共10分)11. 数字电路中最基本的逻辑门是______和______。
12. 一个4位二进制数可以表示的最大十进制数是______。
13. 一个3位二进制计数器的最大计数值是______。
14. 在数字电路中,一个8位的寄存器可以存储的二进制数据量是______位。
15. 布尔代数中的德摩根定律指的是非(A与B)等价于______与______。
三、简答题(每题5分,共10分)16. 简述数字电路与模拟电路的主要区别。
17. 描述同步计数器和异步计数器的工作原理及其应用。
数字逻辑、数电试卷【含答案】 (34)
广东工业大学试卷用纸,共6 页,第 页1广东工业大学试卷用纸,共6 页,第 页2广东工业大学试卷用纸,共6 页,第 页3 9、欲将缓慢变化的波形转换成矩形脉冲,应选用:( A )A .施密特触发器B .多谐振荡器C .单稳态触发器D .RS 触发器 10、由555定时器构成单稳态触发器其输出脉冲宽度W t 为:(A ) A .1.1RC B . 0.7RC C .1.43RC D .2.2RC三、 分析题(本大题共30分)1、试分析图1所示逻辑电路 (1)写出标准与或表达式(4分); (2)写出最简与非-与非式(4分); (3)写出最简或非-或非式(4分)。
图1CAB C B A ABC BC A A C B C B BC A C B BC AC B BC Y +++=•++=•⊕+=•⊕•=)()()()1(1(2)画由卡诺图并圈“1”项化简,得BCAC AB Y ++=1(3)圈卡诺图“0”项化简,得)()()()()()(则C B C A B A C B C A B A Y C B C A B A CB C A B A C B C A B A C B C A B A Y +++++=+•+•+=+•+•+=••=++=++=11)()()(2、试分析图2所示电路,写出标准与或表达式(4分)0Y 1Y 2Y 3Y 4Y 5Y 6Y 7Y &Y 2AB C "1"图2&&1=&A BCY 1(A,B,C)广东工业大学试卷用纸,共6 页,第 页4广东工业大学试卷用纸,共6 页,第 页5 Y1/2 74LS153D 3 D 2 D 1 D 0A 1 A 0 STA B1C四、设计题(本大题共20分)1、现有一个组合电路真值表如下,输入为A 、B 、C ,输出为L ,试设计该电路。
(1)画出逻辑函数的卡诺图;(2分) (2)写出最简与或式;(4分) (3)写出标准与或表达式;(2分)(4)用数据选择器74153实现,画出连线图。
广工数电试卷 - 副本
与 输出(Y3 Y2Y1Y0)之间 的关系。
(8 分)
14. 写出题 14 图( a )所示电路的次态函数(即 Q n1 ),并在题 14 图( b )中画出给
定信号作用下 D 和 Q 的电压波形。假定触发器的初始状态为 0。(8 分)
题 14 图( a )
(b )
15. 试用 2 片同步十进制加法计数器 74160 构成 63 进制计数器。要求两片之间采用并
12. 试用 8 选 1 数据选择器及适当的门电路设计一个四变量奇偶检测器,要求当四个输
入变量中有偶数个 1 时输出为 1,否则输出为 0。(要有设计过程,12 分)
13. 由 4 位加法器 74LS283 组
题 13 图
成的电路如题 13 图所示,
输入为 8421BCD 码。列出
真值表,说明输入(DCBA)
的电路如题 16 图(a)所示 。(12 分)
(1)画出计数电路的状态转换图,说明这是几进制计数器;
(2)在题 16 图(b)中画出 Z1、Z2 的输出波形; 74161 的功能表与 74160 相同(见题 15 表),74LS138 的功能表见题 16 表。
题 16 表
74LS138 的功能表
输
入
输出电压 vo 为__________。
二、分析设计题(8 题共 80 分)
11. 将下列逻辑函数化简为最简与或式(方法不限,但要写出化简过程。8 分)
(1) F1 AB A C BC
(2) F2 ABC A CD C D( A B) ,约束条件为 AB CD 0
大学考试试卷
欢迎共阅
姓 名:
线
学 号:
课程名称: 考试时间: 第 21 周
数电期末试题及答案
数电期末试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出具有记忆功能C. 没有反馈回路D. 可以并行处理数据答案:B3. 触发器的主要用途是:B. 存储一位二进制信息A. 进行算术运算C. 执行逻辑判断D. 转换模拟信号答案:B4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 集成度高C. 功耗低D. 可实现复杂的功能答案:D5. 下列哪个是同步时序逻辑电路的特点?A. 所有触发器的时钟信号相同B. 所有触发器的时钟信号不同C. 没有统一的时钟信号D. 触发器之间存在反馈回路答案:A二、填空题(每空2分,共20分)1. 一个完整的数字系统包括________和________。
答案:组合逻辑部分;时序逻辑部分2. 布尔代数的基本运算有________、________和________。
答案:与;或;非3. 一个D触发器具有________个稳定状态。
答案:24. 一个4位二进制计数器可以计数到________。
答案:155. 一个8位的寄存器可以存储________位二进制数。
答案:8三、简答题(每题10分,共30分)1. 简述什么是同步时序逻辑电路,并给出其与异步时序逻辑电路的区别。
答案:同步时序逻辑电路是指电路中所有触发器的时钟信号都是同步的,即所有触发器在相同的时钟脉冲下更新状态。
与异步时序逻辑电路相比,同步时序逻辑电路具有更少的时钟偏斜,设计更简单,但可能存在竞争冒险问题。
2. 解释什么是冒险和竞争冒险,并说明它们的区别。
答案:冒险是指在逻辑电路中,由于电路的延迟,输出在稳定状态之间短暂地出现不确定状态的现象。
竞争冒险是指由于电路中存在多条路径到达某个逻辑门,不同路径的延迟时间不同,导致输出在稳定状态之间出现不确定状态的现象。
2022年广东工业大学网络工程专业《计算机组成原理》科目期末试卷B(有答案)
2022年广东工业大学网络工程专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。
若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。
A.13.3%B.20%C.26.7%D.33.3%2、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。
A.146KB.147KC.148KD.158K3、程序P在机器M上的执行时间是20s,编译优化后,P执行的指令数减少到原来的70%,而CPl增加到原来的1.2倍,则P在M上的执行时间是()。
A.8.4sB.11.7sC.14sD.16.8s4、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。
该机的MIPS数是()。
A.100B.200C.400D.6005、只有当程序要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序中的一行语句,此程序称为()。
A.目标程序B.编译程序C.解释程序D.汇编程序6、在()结构中,外部设备可以和主存储器单元统一编址。
A.单总线B.双总线C.三总线D.以上都可以7、总线宽度与下列()有关。
A.控制线根数B.数据线根数C.地址线根数D.以上都不对8、微指令操作控制字段的每一位代表一个控制信号,这种微程序的控制方式叫作()A.字段直接编码B.字段间接编码C.混合编码D.直接编码9、关于微指令操作控制字段的编码方法,下面叙述正确的是()。
A.直接编码、字段间接编码法和字段直接编码法都不影响微指令的长度B.一般情况下,直接编码的微指令位数最多C.一般情况下,字段间接编码法的微指令位数最多D.一般情况下,字段直接编码法的微指令位数最多10、CRT的分辨率为1024×512像素,像素的颜色数为256,则刷新存储器的容量为()A.256MBB.IMBC.512KBD.2MB11、I/O指令实现的数据传送通常发生在()。
2021年广州工商学院数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)
2021年广州工商学院数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下列关于页式虚拟存储器的论述,正确的是()。
A.根据程序的模块性,确定页面大小B.可以将程序放置在页面内的任意位置C.可以从逻辑上极大地扩充内存容量,并且使内存分配方便、利用率高D.将正在运行的程序全部装入内存2、一个存储器系统中,常常同时包含ROM和RAM两种类型的存储器,如果用lK×8位的ROM芯片和lK×4位的RAM芯片,组成4K×8位的ROM和1K×8位的RAM存储系统,按先ROM后RAM进行编址。
采用3-8译码器选片,译码信号输出信号为Y0~Y7,其中Y4选择的是()。
A.第一片ROMB.第五片ROMC.第一片RAMD.第一片RAM和第二片RAM3、假设寄存器的内容为00000000,若它等于-128,则该机器采用了()。
A.原码B.补码C.反码D.移码4、float型数据通常用IEEE754标准中的单精度浮点数格式表示。
如果编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是()。
A.C1040000HB.C2420000HC. C1840000HD.CIC20000H5、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010lA.I、IⅡB.Ⅱ、ⅢC.I、ⅣD.I、Ⅱ、Ⅲ6、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。
若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。
A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s7、下列关于总线设计的叙述中,错误的是()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
74161 的功能表与 74160 相同(见题 15 表),74LS138 的功能表见题 16 表。
题 16 表
74LS138 的功能表
输
入
输
出
╳
1
╳╳╳ 1 1 1 1 1 1 1
1
0
╳
╳╳╳ 1 1 1 1 1 1
11
1
0
000
011111
1
0
00
11
1
0
1
101111
1
0
01
11
1
0
0
110111
,
当 EN 为低电平时 Y =
。
题5图
学 院: 名:
装
6.根据电路结构形式的不同,可以将触发器分为基本 RS 触发
器、
、
和边沿触发器等几种类型。
7.题 7 图所示电路中,若输入时钟脉冲 CP 的频率为 80kHz,则输出 Z 的频率
为
。
1 CP
1J Q C1
1K Q
1J Q
Z
C1
1K Q
题7图
8.常用的两类通过整形产生矩形脉冲的电路为
12 分)
13. 由 4 位加法器 74LS283
题 13 图
组成的电路如题 13 图所
示,输入为 8421BCD 码。
列出真值表,说明输入
(DCBA)与 输出(Y3
Y2Y1Y0)之间的关系。
(8 分)
14. 写出题 14 图( a )所示电路的次态函数(即 Q n1 ),并在题 14 图( b )中 画出给定信号作用下 D 和 Q 的电压波形。假定触发器的初始状态为 0。(8 分)
,十进制数
为
。
3.逻辑函数 Z AB BC的最小项表达式为
Z
,反函数
Z
。
4.指出题 4 图所示各门电路的输出为何种逻辑状态(高电平、低电平或
高阻态),其中 G1、G2 为 TTL 门电路,G3、G4 为 CMOS 门电路。
Y1 为
,Y2 为
,Y3 为
,Y4
为
。
题4图
5.题 5 图所示电路中,当 EN 为高电平时 Y =
工作状
态
0
清零
10
↑ 预置数
1 1 1 1 ↑ 计数
1101
保持
11
0
保持
题 15 图 16. 由同步 4 位二进制加法计数器 74161、3 线-8 线译码器 74LS138 以及门电
路组成的电路如题 16 图(a)所示 。(12 分) (1)画出计数电路的状态转换图,说明这是几进制计数器; (2)在题 16 图(b)中画出 Z1、Z2 的输出波形;
1
0
01
11
1
0
1
111011
1
0
10
11
0
111101
10
11
1
111110
11
11
0
111111
11
01
1
111111
10
1
CP
74161
&
LD
ET
Co
EP
Q3
RD
Q2
D3
D2
Q1
D1
D0
Q0
74LS138
Y0
Y1 A2
Y2 A1
Y3 A0
1
Y4
S1
Y5
S2 Y6
S3 Y7
Z1 &
Z2 &
题 16 图(a)
11. 将下列逻辑函数化简为最简与或式(方法不限,但要写出化简过程。8 分)
(1) F1 AB A C BC (2) F2 ABC A CD C D( A B) ,约束条件为 AB CD 0 12. 试用 8 选 1 数据选择器及适当的门电路设计一个四变量奇偶检测器,要求
当四个输入变量中有偶数个 1 时输出为 1,否则输出为 0。(要有设计过程,
题 14 图( a )
(b)
15. 试用 2 片同步十进制加法计数器 74160 构成 63 进制计数器。要求两片之间
采用并行进位方式及整体置零法实现,允许附加必要的门电路。画出相应的
连线图,标出输入、输出端。74160 的功能表和逻辑符号分别见题 15 表和题
15 图。(8 分)
题 15 表 74160 的功能表
题 16 图(b)
(a)
(b)
题 17 图
18. 试用 8×4 位的 ROM 实现下列逻辑函数,要求(1)列出 ROM 的数据表;(2)
画出存储矩阵的点阵图。(8 分)
19.
和
。
9. 用 2114 芯片(1024×4 位的 ROM)组成 8k×8 位的 ROM 时,需用
片
2114 芯片,其字线和位线分别是
。
10. 一个 8 位 D/A 转换器的最小输出电压增量为,则当输入代码为 01001011 时,输出电压 vo 为________试试卷
线
学 号:
专 业: 订
课程名称:
考试时间: 第 21 周 星期四 ( 7 月 14 日 )
总 题号 一 二 三 四 五 六 七 八 九 十
分
得分
评分
人
一、填空题:(每空 1 分,共 20 分)
1.十进制数()对应的二进制数为
,8421BCD 码
为
。
2.二进制数(1101011)对应的十六进制数为