第六章-几种常用的组合逻辑电路试题及答案

合集下载

数电组合逻辑电路习题含答案)

数电组合逻辑电路习题含答案)

《组合逻辑电路》练习题及答案[3.1] 分析图P3.1电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

[解]A 、B 、C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。

[3.2] 图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。

[解](1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。

3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++= (2)COMP=0、Z=0时,Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。

COMP=1、Z=0时的真值表 COMP=0、Z=0的真值表从略。

[题 3.3] 用与非门设计四变量的多数表决电路。

当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。

[解] 题3.3的真值表如表A3.3所示,逻辑图如图A3.3所示。

表A3.3[3.4] 有一水箱由大、小两台泵M L 和M S 供水,如图P3.4所示。

水箱中设置了3个水位检测元件A 、B 、C 。

水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。

现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作。

试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。

[解] 题3.4的真值表如表A3.4所示。

真值表中的C B A 、C B A 、C B A 、C AB 为约束项,利用卡诺图图A3.4(a)化简后得到: C B A M S +=, B M L =(M S、M L的1状态表示工作,0状态表示停止)。

【数电】组合逻辑电路习题(含答案)

【数电】组合逻辑电路习题(含答案)

《组合逻辑电路》练习题及答案[3.1]分析图P3.1电路的逻辑功能,写出Y1、、Y2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

[解]、Z=0A、1时A3.3所示。

P3.4所示。

M S单独工点时M L和要求电路真值表中的C A 、C B A 、C B A 、C AB 为约束项,利用卡诺图图A3.4(a)化简后得到:C B A M S +=, B M L =(M S 、M L的1状态表示工作,0状态表示停止)。

逻辑图如图A3.4(b)。

[3.5] 设计一个代码转换电路,输入为4位二进制代码,输出为4位循环码。

可以采用各种逻辑功能的门电路来实现。

[解] 题3.5的真值表如表A3.5所示。

D 4、D 3与足上述控制要求的逻辑电路,给出控制四个指示灯状态的高、低电平信号。

74LS148的逻辑图如图P3.7所示,其功能表如表P3.7所示。

表 P3.7 74LS148的功能表A 、B 、C 、L 1、0为0000~2)工作,P3.10输 入21O 123用外加与非门实现之,如图A3.10所示。

[3.11] 画出用4线-16线译码器74LS154(参见题3.9)和门电路产生如下多输出逻辑函数的逻辑图。

[解]电路图如图A3.11所示。

[3.12] 用3线-8线译码器74LS138和门电路设计1位二进制全减器电路。

输入为被减数、减数和来自低位的借位;输出为两数之差及向高位的借位信号。

[解] 设a i 为被减数,b i 为减数,c i-1为来自低位的借位,首先列出全减器真值表,然后将Di ,Ci 表达式写成非-与非形式。

最后外加与非门[3.13] 74LS153[解] [3.14]如表P3.14 [解][3.15][解] [3.16] [解] 与4选1[3.17][解] 则 D =41507632 如图A3.17所示。

[3.18] 用8选1数据选择器CC4512(参见题3.14)产生逻辑函数[解] 将Y 变换成最小项之和形式。

【数电】组合逻辑电路习题(含答案)

【数电】组合逻辑电路习题(含答案)

《组合逻辑电路》练习题及答案[3.1] 分析图P3.1电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

[解]BCAC AB Y BC AC AB C B A ABC Y ++=+++++=21)(B 、C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。

[3.2] 图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。

[解](1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。

3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++=(2)COMP=0、Z=0时,Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。

COMP =0、Z=0的真值表从略。

[题3.3] 用与非门设计四变量的多数表决电路。

当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。

[解] 题3.3的真值表如表A3.3所示,逻辑图如图A3.3所示。

ABCD D ABC D C AB CD B A BCD A Y ++++=BCD ACD ABC ABC +++=B C D A C D A B D A B C ⋅⋅⋅=[3.4] 有一水箱由大、小两台泵M L 和M S 供水,如图P3.4所示。

水箱中设置了3个水位检测元件A 、B 、C 。

水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。

现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作。

试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。

[解] 题3.4的真值表如表A3.4所示。

电子技术——几种常用的组合逻辑电路习题及答案

电子技术——几种常用的组合逻辑电路习题及答案

第六章几种常用的组合逻辑电路一、填空题1、(8-1易)组合逻辑电路的特点是:电路在任一时刻输出信号稳态值由决定(a、该时刻电路输入信号;b、信号输入前电路原状态),与无关(a、该时刻电路输入信号;b、信号输入前电路原状态),属于(a、有;b、非)记忆逻辑电路。

2、(8-2易)在数字系统中,将具有某些信息的符号变换成若干位进制代码表示,并赋予每一组代码特定的含义,这个过程叫做,能实现这种功能的电路称为编码器。

一般编码器有n个输入端,m个输出端,若输入低电平有效,则在任意时刻,只有个输入端为0,个输入端为1。

对于优先编码器,当输入有多个低电平时,则。

3、(8-3易,中)译码是的逆过程,它将转换成。

译码器有多个输入和多个输出端,每输入一组二进制代码,只有个输出端有效。

n 个输入端最多可有个输出端。

4、(8-2易)74LS148是一个典型的优先编码器,该电路有个输入端和个输出端,因此,又称为优先编码器。

5、(8-4中)使用共阴接法的LED数码管时,“共”端应接,a~g应接输出有效的显示译码器;使用共阳接法的LED数码管时,“共”端应接,a~g应接输出有效的显示译码器,这样才能显示0~9十个数字。

6、(8-4中)译码显示电路由显示译码器、和组成。

7.(8-4易)译码器分成___________和___________两大类。

8.(8-4中)常用数字显示器有_________,_________________,____________等。

9.(8-4中)荧光数码管工作电压_______,驱动电流______,体积_____,字形清晰美观,稳定可靠,但电源功率消耗______,且机械强度_____。

10.(8-4中)辉光数码管管内充满了_________,当它们被______时,管子就发出辉光。

11.(8-4易)半导体发光二极管数码管(LED)可分成_______,_______两种接法。

12.(8-4中)发光二极管正向工作电压一般为__________。

组合逻辑电路习题解答

组合逻辑电路习题解答

自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。

2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。

3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。

输入输出均为低电平有效。

当输入7I 6I 5I …0I 为时,输出2Y 1Y 0Y 为 010 。

4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 。

5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。

6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。

7.一位数值比较器,输入信号为两个要比较的一位二进制数,用A 、B 表示,输出信号为比较结果:Y (A >B ) 、Y (A =B )和Y (A <B ),则Y (A >B )的逻辑表达式为B A 。

8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。

9.多位加法器采用超前进位的目的是简化电路结构 × 。

(√,× ) 10.组合逻辑电路中的冒险是由于 引起的。

A .电路未达到最简 B .电路有多个输出 C .电路中的时延 D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲 12.当二输入与非门输入为 变化时,输出可能有竞争冒险。

A .01→10B .00→10C .10→11D .11→01 13.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。

A .011 B .100 C .101 D .010 14.数据分配器和 有着相同的基本电路结构形式。

第六章 几种常用的组合逻辑电路试题及答案

第六章 几种常用的组合逻辑电路试题及答案

_____,字形清晰美观,稳定可靠,但电源功率消耗______,且机械强
度_____。
10.(8-4中) 辉光数码管管内充满了_________,当它们被______时,
管子就发出辉光。
11.(8-4易)半导体发光二极管数码管(LED)可分成_______,
_______两种接法。
12.(8-4中)发光二极管正向工作电压一般为__________。为了防止二
输出端有效。n个输入端最多可有 个输出端。
4、(8-2易) 74LS148是一个典型的优先编码器,该电路有 个输入端和
个输出端,因此,又称为 优先编码器。
5、(8-4中) 使用共阴接法的LED数码管时,“共”端应接 ,a~g应接输
出 有效的显示译码器;使用共阳接法的LED数码管时,“共”端应接
,a~g应接输出 有效的显示译码器,这样才能显示0~9十个数字。
C.全加器 D.寄存器
6.(8 -3中)某译码电路需要有四种不同的输出状态,那么输入信号
至少应有
A、2个
B、4个
C、3个
D、
5个
7.(8-1中) 组合电路的分析是指( )。
A、已知逻辑图,求解逻辑表达式的过程 B、已知真值表,求解逻辑功
能的过程
C、已知逻辑图,求解逻辑功能的过程 D、以上都不对
8.(8-2中)8线-3线制的74LS148属于( )。
4).根据化成的表达式画出逻辑图
8.(8-1中)组合逻辑的分析方法大致有哪几步? 9.(8-3难)请用3-8线译码器译码器和少量门器件实现逻辑函数

五,计算题 1、 (8-1易、中) 有一组合逻辑电路如图8-1(a)所示,其输入信 号A、B的波形如图8-1(b)所示。问:

组合逻辑电路习题解答

组合逻辑电路习题解答

自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。

2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。

3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。

输入输出均为低电平有效。

当输入7I 6I 5I …0I 为11010101时,输出2Y 1Y 0Y 为 010 。

4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 11111101 。

5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。

6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。

7.一位数值比拟器,输入信号为两个要比拟的一位二进制数,用A 、B 表示,输出信号为比拟结果:Y (A >B ) 、Y (A =B )和Y (A <B ),那么Y (A >B )的逻辑表达式为B A 。

8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。

9.多位加法器采用超前进位的目的是简化电路结构 × 。

〔√,× 〕 10.组合逻辑电路中的冒险是由于 引起的。

A .电路未到达最简 B .电路有多个输出C .电路中的时延D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的?A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲12.当二输入与非门输入为 变化时,输出可能有竞争冒险。

A .01→10B .00→10C .10→11D .11→0113.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。

A .011 B .100 C .101 D .01014.数据分配器和 有着相同的根本电路结构形式。

组合电路分析试题及答案

组合电路分析试题及答案

组合电路分析试题及答案1. 什么是组合逻辑电路?组合逻辑电路是指电路的输出仅取决于当前的输入值,而与电路的历史状态无关的逻辑电路。

2. 请解释布尔代数的基本定律。

布尔代数的基本定律包括:a. 幂等律:A+A=A,A·A=Ab. 互补律:A+A̅=1,A·A̅=0c. 交换律:A+B=B+A,A·B=B·Ad. 结合律:(A+B)+C=A+(B+C),(A·B)·C=A·(B·C)e. 分配律:A·(B+C)=A·B+A·C,A+(B·C)=(A+B)·(A+C)3. 如何使用卡诺图简化逻辑表达式?使用卡诺图简化逻辑表达式的步骤如下:a. 列出逻辑函数的真值表。

b. 构建卡诺图,将变量填入行和列。

c. 寻找卡诺图中的1的组合,形成最小的项。

d. 将找到的项组合成简化后的逻辑表达式。

4. 解释什么是编码器和解码器。

编码器是一种将多个输入信号转换为较少比特数的输出信号的电路。

解码器则相反,它将较少比特数的输入信号转换为多个输出信号。

5. 举例说明组合电路中的优先编码器。

优先编码器是一种特殊的编码器,它在多个输入信号同时有效时,只响应优先级最高的那个输入信号。

6. 请解释组合电路中的冒险现象。

冒险现象是指在组合逻辑电路中,由于电路的传播延迟,导致输出信号在某个瞬间出现不确定状态的现象。

7. 如何避免组合电路中的冒险?避免冒险的方法包括:a. 引入同步逻辑,使用时钟信号来同步电路的输入和输出。

b. 使用三态门来控制信号的输出,避免不必要的信号竞争。

c. 在设计时考虑电路的传播延迟,合理布局电路以减少冒险发生的可能性。

8. 请描述组合电路中的逻辑门。

组合电路中的逻辑门包括与门、或门、非门、与非门、或非门、异或门和同或门等。

9. 组合逻辑电路设计时需要考虑哪些因素?设计组合逻辑电路时需要考虑的因素包括:a. 电路的逻辑功能和性能要求。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第六章几种常用的组合逻辑电路一、填空题1、(8-1易)组合逻辑电路的特点是:电路在任一时刻输出信号稳态值由决定(a、该时刻电路输入信号;b、信号输入前电路原状态),与无关(a、该时刻电路输入信号;b、信号输入前电路原状态),属于(a、有;b、非)记忆逻辑电路。

2、(8-2易)在数字系统中,将具有某些信息的符号变换成若干位进制代码表示,并赋予每一组代码特定的含义,这个过程叫做,能实现这种功能的电路称为编码器。

一般编码器有n个输入端,m个输出端,若输入低电平有效,则在任意时刻,只有个输入端为0,个输入端为1。

对于优先编码器,当输入有多个低电平时,则。

3、(8-3易,中)译码是的逆过程,它将转换成。

译码器有多个输入和多个输出端,每输入一组二进制代码,只有个输出端有效。

n 个输入端最多可有个输出端。

4、(8-2易)74LS148是一个典型的优先编码器,该电路有个输入端和个输出端,因此,又称为优先编码器。

5、(8-4中)使用共阴接法的LED数码管时,“共”端应接,a~g应接输出有效的显示译码器;使用共阳接法的LED数码管时,“共”端应接,a~g应接输出有效的显示译码器,这样才能显示0~9十个数字。

6、(8-4中)译码显示电路由显示译码器、和组成。

7.(8-4易)译码器分成___________和___________两大类。

8.(8-4中)常用数字显示器有_________,_________________,____________等。

9.(8-4中)荧光数码管工作电压_______,驱动电流______,体积_____,字形清晰美观,稳定可靠,但电源功率消耗______,且机械强度_____。

10.(8-4中)辉光数码管管内充满了_________,当它们被______时,管子就发出辉光。

11.(8-4易)半导体发光二极管数码管(LED)可分成_______,_______两种接法。

12.(8-4中)发光二极管正向工作电压一般为__________。

为了防止二极管过电流而损坏,使用时在每个二极管支路中应______________。

13.(8-3中)单片机系统中,片内存储容量不足需要外接存储器芯片时,可用_________作高位地址码。

14.(8-3中)数字系统中要求有一个输入端,多个数据输出端,可用_________输入端作为地址码译出数据有效输出端。

15.(8-2中)74LS148优先编码器0IN ---7IN 的优先级别顺序是_____最高,_____最低。

二、选择题1.(8-2中)若在编码器中有50个编码对象,则要求输出二进制代码位数为( )位。

A.5B.6C.10D.502.(8-1易)一个有16个输入的编码器,其输出端最少有( )个。

A.1 B.4 C.8 D.16 3.(8-3中)能将输入信号转变成二进制代码的电路称为( )。

A 、译码器 B 、编码器 C 、数据选择器 D 、数据分配器 4.(易)一个8选一数据选择器的数据输入端有( )个。

A.1 B.2 C.4 D.85.(8-3易)在下列逻辑电路中,不是组合逻辑电路的有( )。

A.译码器 B.编码器 C.全加器 D.寄存器 6.(8-3中)某译码电路需要有四种不同的输出状态,那么输入信号至少应有 A 、2个 B 、4个 C 、3个 D 、5个 7.(8-1中)组合电路的分析是指( )。

A 、已知逻辑图,求解逻辑表达式的过程B 、已知真值表,求解逻辑功能的过程C 、已知逻辑图,求解逻辑功能的过程D 、以上都不对8.(8-2中)8线-3线制的74LS148属于( )。

A .普通编码器 B.优先编码器 C.普通译码器 D.加法器 9. (8-3中)下列是3线-8线译码器的是( )。

A .74L S 138 B.74L S 148 C.74L S 161 D.74L S 183 10.(8-3中)3线-8线译码器的输入数据端有( )个。

A .3 B.8 C.9. D.10 三、判断题1.(8-1易)组合逻辑电路在任何时刻的输出信号稳态值与信号输入前电路输出端原状态有关。

( )2.(8-1易)组合逻辑电路在任何时刻的输出信号稳态值仅由该时刻电路的输入信号组合有关。

( )3.(8-1易)组合逻辑电路是非记忆性逻辑电路。

( )4.(8-2中)若编码器有n个输入和m个输出,则输入和输出间应满足n≥2m。

()5.(8-2易)74LS148是一个典型的优先译码器。

()6.(8-3易)译码器为多个输入和多个输出端,每输入一组二进制代码,只有一个输出端有效。

()7.(8-3中)译码器n个输入端最多可有2n个输出端。

()8.(8-3易)74LS138是4线-16线译码器。

()9.(8-4易)使用共阴接法的LED数码管时,“共”端应接高电平。

()10.(8-4易)使用共阳接法的LED数码管时,“共”端应接高电平。

()11.(8-4中)74LS48七段译码器/驱动器有拒伪数据能力。

()12.(8-5中)不带低位向本位进位的加法运算器称为半加器,逻辑表达式为=⊕,其中S为本位和,A、B为被加数和加数。

()S A B13.(8-5中)半加器带低位向本位的进位。

()14.(8-3易)74LS138译码器有8个数据输出端口。

()15.(8-3中)4线-10线译码器74LS42输入端代码从0000到1001这10种有效。

()四、简答题1.(8-5中)设一位二进制半加器的被加数为A,加数为B,本位之和为S,向高位进位为C,试根据真值表1).写出逻辑表达式2).画出其逻辑图。

真值表:2.(8-5难)设一位二进制全加器的被加数为A i,加数为B i,本位之和为S i,向高位进位为C i,来自低位的进位为C i-1,根据真值表1).写出逻辑表达式2).画出其逻辑图。

真值表:A iB iC i-1C i S i0 0 0 0 00 0 1 0 10 1 0 0 10 1 1 1 01 0 0 0 11 0 1 1 01 1 0 1 01 1 1 1 13.(8-1难)分析图示逻辑电路:1).列真值表2).写出逻辑表达式3).说明其逻辑功能。

=++,根据给出的4.(8-3难*)用一个74LS138译码器实现逻辑函数Y ABC ABC ABC部分逻辑图完成逻辑图的连接。

5.(8-1中)简单回答组合逻辑电路的设计步骤。

6.(8-1难)试用2输入与非门和反向器设计一个3输入(I0、I1、I2)、3输出(L0、L1、L2)的信号排队电路。

它的功能是:当输入I0为1时,无论I1和I2为1还是0,输出L0为1,L1和L2为0;当I0为0且I1为1,无论I2为1还是0,输出L1为1,其余两个输出为0;当I2为1且I0和I1均为0时,输出L2为1,其余两个输出为0。

如I0、I1、I2均为0,则L0、L1、L2也均为0。

1).列真值表2).写出逻辑表达式3).将表达式化成与非式4).根据与非式画出逻辑图7.(8-1难)某个车间有红、黄两个故障指示灯,用来表示3台设备的工作情况。

如一台设备出现故障,则黄灯亮;如两台设备出现故障,则红灯亮;如三态设备同时出现故障,则红灯和黄灯都亮。

试用与非门和异或门设计一个能实现此要求的逻辑电路。

1).列真值表2).写出逻辑表达式3).根据表达式特点将其化成与非式,或者是异或式4).根据化成的表达式画出逻辑图8.(8-1中)组合逻辑的分析方法大致有哪几步?9.(8-3难)请用3-8线译码器译码器和少量门器件实现逻辑函数()()∑=7630,,,,,m A B C F 。

五,计算题1、 (8-1易、中) 有一组合逻辑电路如图8-1(a )所示,其输入信号A 、B 的波形如图8-1(b )所示。

问:(1) 写出逻辑表达式并化简 (2) 列出真值表 (3) 画出输出波形(4)描述该电路的逻辑功能。

2、(8-1易、中)根据下列各逻辑表达式画出相应的逻辑图。

(1)Y1=AB+AC(2)Y2= AB AC3、(8-1难)根据下列逻辑图写出相应的逻辑表达式并化简。

4.(8-1中)输入波形如图所示,试画出下列各表达式对应的输出波形。

1)Y A B=+2)Y AB=3)Y AB AB=+5.(易,中,难)74LS247BCD七段译码/驱动器的逻辑功能表如下所示,试问:十进制数或功能输入/BI RBO输出字形LT RBI3A2A1AAaYbYcYdYeYfYgY0 1 1 0 0 0 0 1 0 0 0 0 0 0 11 1 ㄨ0 0 0 1 1 1 0 0 1 1 1 12 1 ㄨ0 0 1 0 1 0 0 1 0 0 1 03 1 ㄨ0 0 1 1 1 0 0 0 0 1 1 04 1 ㄨ0 1 0 0 1 1 0 0 1 1 0 05 1 ㄨ0 1 0 1 1 0 1 0 0 1 0 0(1) 要a--g 某一段点亮时,则相应的Ya---Yg 应输出什么电平? (2) 在表中填写“字形”栏。

(3) 74LS247是否有拒伪码能力?(4) 正常显示时,LT 、/BI RBO 应处于什么电平?(5) 要试灯时,希望七段全亮,应如何处理LT 端?对数据输入端0A ---3A 端有什么要求?(6) 要灭零时,应如何处理RBI 端?当RBI =0时,但输入数据不为0时,七段字码显示器是否正常显示?当灭零时,/BI RBO 输出什么电平?(7) 74LS247适合与哪一类显示器配合使用(指共阳还是共阴)?第六章 几种常用的组合逻辑电路一、填空题 1,A,b,b2, 二,编码, 1,n -1,响应优先级别高的3, 编码,二进制代码,特定意义的输出信息,1,2n 4, 8,3,8线-3线5, 地,高电平,电源/+Vcc ,低电平 6,驱动器 显示器7, 通用译码器,显示译码器8,辉光数码管,半导体发光二极管数码管,液晶显示器 9,低,小,小,大,差10,惰性气体,电离 11,共阴,共阳12, 1.5—3V ,串接限流电阻 13, 译码器 14, 译码器 15. 7IN ,0IN 二、选择题 1.B 2.B3. B 4.D5.D 6.A7.C 8. B9. A 10. A三、判断题 1.错 2.对 3.对 4.错 5.错 6.对 7.对 8.错 9.错 10.对 11.对 12.对 13.错 14.对 15.对四、简答题1.(8-5中)设一位二进制半加器的被加数为A,加数为B,本位之和为S,向高位进位为C,试根据真值表1).写出逻辑表达式2).画出其逻辑图。

真值表:A B C S0 0 0 00 1 0 11 0 0 11 1 1 0参考答案:逻辑表达式:=+=⊕S AB AB A BC=AB逻辑图:2.(8-5难)设一位二进制全加器的被加数为A i,加数为B i,本位之和为S i,向高位进位为C i,来自低位的进位为C i-1,根据真值表1).写出逻辑表达式2).画出其逻辑图。

相关文档
最新文档