锁存器与触发器原理分析
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
a
b
图中两个非门的传输特性
稳态点 (Q=0) υI1(=υO2)
5Байду номын сангаас锁存器和触发器
5.1 双稳态存储单元电路
5.2 锁存器 5.3 触发器的电路结构和工作原理 5.4 触发器的逻辑功能
2、锁存器与触发器 共同点:具有0 和1两个稳定状态,一旦状态被确定,就能自行 保持。一个锁存器或触发器能存储一位二进制码。
不同点:
锁存器---对脉冲电平敏感的存储 电路,在特定输入脉冲电平作用下 改变状态。 触发器---对脉冲边沿敏感的存储电 路,在时钟脉冲的上升沿或下降沿 的变化瞬间改变状态。
5.1
双稳态存储单元电路
5.1.1 双稳态的概念 5.1.2 双稳态存储单元电路
2、锁存器与触发器 共同点:具有0 和1两个稳定状态,一旦状态被确定,就能自行 保持。一个锁存器或触发器能存储一位二进制码。 不同点:
锁存器---对脉冲电平敏感的存储 电路,在特定输入脉冲电平作用下 改变状态。
触发器---对脉冲边沿敏感的存储电 路,在时钟脉冲的上升沿或下降沿 的变化瞬间改变状态。
E E
CP
CP
5.1 双稳态存储单元电路
5.1.1 双稳态的概念
介稳态
G1 1
Q
稳态 0
稳态 1
G2 1
Q
5.1.2 双稳态存储单元电路
1. 电路结构
G1 1
反馈
Q
电路有两个互补的输出端
G2 1 Q
Q端的状态定义为电路输出状态。
2、数字逻辑分析 ——电路具有记忆1位二进制数据的功能。 如Q=1 如Q=0
E E
CP CP
教学基本要求
1、掌握锁存器、触发器的电路结构和工作原理 2、熟练掌握SR触发器、JK触发器、D触发器及 T 触发器的逻辑功能 3、正确理解锁存器、触发器的动态特性
概述
1、时序逻辑电路与锁存器、触发器: 时序逻辑电路: 工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不 仅与该当前的输入信号有关,而且与此前电路的状态有关。 结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。 锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。
G1 0 VI1 1
VO1
Q1 1
G1 VI11 1
VO1
Q0 0
1
1 VO2 G2
VI2
Q 0
0
1 VO2 G2
VI2
Q 1
3. 模拟特性分析
O1 = I2
I1 = O2
υO1(=υI2) 稳态点 (Q=1) d G
1
VI1
G1 1
VO1
Q
e
c
G
2
1 VI2 G2 VO2
Q
0
介稳态 点