总结时序电路的特点
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
4.掌握二进制数的原码、反码及补码的表示方法;
5.熟悉自然二进制码、8421bcd码和余3 bcd码
6.了解循环码的特点。
第二章逻辑代数基础
1.掌握逻辑代数的基本运算公式;
2.掌握代入规则,反演规则,对偶规则;
熟悉逻辑表达式类型之间的转换---“与或”表达式转化为“与非”表达式;
3.熟悉逻辑函数的标准形式---积之和(最小项)表达式及和之积(最大项)式表达式。(最小项与最大项之间的关系,最小项表达式与最大项表达式之间的关系)。
23
j-k触发器的特征方程和状态转换图是什么?
24
触发器实现t触发器?
25
序电路和异步时序电路?其特点是什么?
26
的分析步骤是什么?
27
的设计步骤是什么?
28
电路的方程有几个?是哪几个?
29
义是什么?怎样进行状态化简?唯一不确定.什么是组合电.组合电路的表.组合电路的分.组合电路的设.半加器与全加.译码器、编码.如何用数据选.竞争与冒险的.d触发器与.如何用j-k.什么是同步时.同步时序电路.同步时序电路.全面描述时序.状态化简的意
3、理想差动放大器其共模电压放大倍数为0,其共模抑制比为∞。
4、一般情况下,在模拟电路中,晶体三极管工作在放大状态,在数字电路中晶体三极管工作在饱和、截止状态。
5、限幅电路是一种波形整形电路,因它削去波形的部位不同分为上限幅、下限幅和双向限幅电路。
6、主从jk触发器的功能有保持、计数、置
0、置1。
7、多级放大器的级间耦合有阻容耦合、直接耦合、变压器耦合。
(a)t’触发器;(b)施密特触发器;(c)a/d转换器(d)移位寄存器
37.
篇四:
电子电路知识点总结
1、纯净的单晶半导体又称本征半导体,其内部载流子自由电子空穴的数量相等的。
2、射极输出器属共集电极放大电路,由于其电压放大倍数约等于1,且输出电压与输入Leabharlann Baidu压同相位,故又称为电压跟随器(射极跟随器)。
篇一:
时序电路实验总结
时序电路实验总结
1.掌握用仿真工具分析电路的方法:
在电路中增加测试点,通过波形仿真观察终结节点的输出信号,帮助分析电路特性。
2.修改电路中出现的问题:
tj:
tj与start反馈信号相与非后
(0)直接接入clrn端,使得74的1q端start信号马上变为0,即输出时钟脉冲t1。。。t4为0。可是start反馈信号又马上与tj相与非
8、带有放大环节串联稳压电路由调整电路、基准电路、取样电路和比较放大电路组成。
9、时序逻辑电路的特点是输出状态不仅取决于当时输入状态,还与输出端的原状态有关。
10、当pn结外加反向电压时,空间电荷区将变宽。反向电流是由少数载流子形成的。
11、半导体具有热敏性、光敏性、力敏性和掺杂性等独特的导电特性。
当要配置成高阻时,使得p2和n2管都不导通,从而实现高阻状态。
静态电流:
输入无状态反转(高低电平变换)情况下的电流。
动态电流:
电路在逻辑状态切换过程中产生的功耗,包括瞬间导通功耗和负载电容充放电功耗两部分。门电路的上升边沿和下降边沿是不可避免的,因此在输入电压由高到低或由低变高的过程中到达vt附近时,两管同时导通产生尖峰电流。该损耗取决于输入波形的好坏(cmos工艺),电源电压的大小和输入信号的重复频率。电路的负载电容的充放电也是很大的一部分。
ttl和cmos电路:
ttl是晶体管输入晶体管输出逻辑的缩写,它用的电源为5v。cmos电路是由pmos管和nmos管(源极一般接地)组合而成,电源电压范围较广,从1.2v-18v都可以。
cmos的推挽输出:
输出高电平时n管截止,p管导通;输出低电平时n管导通,p管截止。输出电阻小,因此驱动能力强。
4.了解正逻辑和负逻辑的概念。
第三章:
数字逻辑系统建模
1.熟悉代数法化简函数
(a?ab?a,a?ab?a?b, ab?ac?bc?ab?ac, a+a=a aa=a)
2.掌握图解法化简函数
3.了解列表法化简函数(q-m法的步骤)
4.能够解决逻辑函数简化中的几个实际问题。
a.无关项,任意项,约束项的处理;
用及功能扩展
6.掌握连成任意模m同步计数器的三种方法:
预置xx,清0xx,多次预置xx;
7.掌握序列码发生器的设计过程
第八章了解a/d,d/a转换的基本原理。
思考题
1.bcd码的含义是什么?
2.数字电路的特点是什么?
3.三态门的特点是什么,说明其主要用途?
4.oc门的特点是什么,说明其主要用途?
5.ttl集成逻辑门的基本参数有哪几种?
23、画交流放大器的直流通路时,电容器做开路处理;画交流通路时,电源和电容器应作短路处理。
24、pn结正向偏置时导通,反向偏置时截止,这种特性称为pn结的单向导电性。
25、工作在放大状态中三极管可视为放大器件,工作在截止饱和状态的三极管可视为开关器件。
26、差动放大器只对差模信号有电压放大作用,而对共模信号无电压放大作用。射极输出器的特点是电压放大倍数略小于1,且接近于1。所以对信号源影响小,带负载能力强。
2、掌握组合电路的分析方法:
根据电路写出输出函数的逻辑表达式,列出真值表,根
据逻辑表达式和真值表分析出电路的路基功能。
3、掌握逻辑电路的设计方法:
根据设计要求,确定输入和输出变量,列出真值表,利
用卡诺图法化简逻辑函数写出表达式,画出电路图。
4、掌握常用组合逻辑部件74ls283)、74ls85)、74ls138)、四选一数据选择器和八选
27、晶体三极管属于电流控制器件,场效应管属于电压控制器件。
一数据选择器74151的应用(利用138译码器、八选一数据选择器实现组合逻辑函数等)。
5、了解组合电路的竞争与冒险。
第六章:
同步时序电路
1.了解时序电路的特点(定义);
2.记住时序电路的分析步骤,掌握时序电路的分析方法,能够较熟练地分析同步时序
电路的逻辑功能。
3.记住时序电路的设计步骤,掌握时序电路的设计方法,会同步时序电路的设计(含状
18、当环境温度升高时,二极管的反向电流将增大。
19、晶体管放大器设置合适的静态工作点,以保证放大信号时,三极管应始终工作在放大区。
20、一般来说,硅晶体二极管的死区电压大于锗管的死区电压。
21、当硅晶体二极管加上0.3v正向电压时,该晶体二极管相当于阻值很大的电阻。
22、电子秤中使用的半导体器件是利用了半导体的力敏性。
esd保护:
electro-staticdischarge,静电放电。
输入输出缓冲器:
是缓冲器,不是缓存器,就是一个cmos门电路。输入缓冲器的作用主要是1,ttl/cmos电平转换接口;2,过滤外部输入信号噪声。输出缓冲器的作用是增加驱动能力。
配成输入模式不一定比输出模式更省电:
输入模式时输入缓冲器会打开,而输出模式时输出缓冲器会打开。
cmos门的漏极开路式:
去掉p管,输出端可以直接接在一起实现线与功能。如果用cmos管直接接在一起,那么当一个输出高电平,一个输出低电平时,p管和n管同时导通,电流很大,可能烧毁管子。单一的管子导通,只是沟道的导通,电流小,如果两个管子都导通,则形成电流回路,电流大。
输入输出高阻:
在p1和n1管的漏极再加一个p2管和n2管,,
13.怎样用代数法化简逻辑函数?
14.怎样用xx图法化简逻辑函数?
简化后的逻辑表达式是。
a.
b.不唯一
c.
d.任意。
15
路?什么是时序电路?各自的特点是什么?
16
示形式有几种,是哪几种?
17
析步骤是什么?
18
计步骤是什么?
19
器的功能有何区别?
20
器、比较器如何进行级联?
21
择器实现逻辑函数?
22
起因是什么?
态化简)。
第七章:
常用时序逻辑部件
4.了解常用的时序逻辑部件,如各种计数器(74ls
161、74ls
163、74ls193)、移位寄
存器(74ls194)及寄存器;不要求详尽的去研究其内部电路,但能够应用时序逻辑部件构成给定的逻辑功能。
5.会看时序逻辑部件及组合逻辑部件的功能表,根据功能表掌握其逻辑功能、典型应
30.怎样用中规模同步集成计数器设计任意模值计数器?
31.怎样用移位寄存器构成环形计数器?
32.什么是rom?什么是ram?
33.pld、pla、gal、pal,fpga、cpld的含义是什么?
34.画出adc工作原理框图,写出三种adc电路的名称。
35.计算r-2r网络dac的输出电压。
36.欲将正弦信号转换成与之频率相同的脉冲信号,应用
12、利用二极管的单向导电性,可将交流电变成脉动的直流电。
13、硅稳压管正常工作在反向击穿区。在此区内,当流过硅稳压管的电流在较大范围变化时,硅稳压管两端的电压基本不变。
14、电容滤波只适用于电压较大,电流较小的情况,对半波整流电路来说,电容滤波后,负载两端的直流电压为变压级次级电压的1倍,对全波整流电路而言为1.2倍。
b.xx之间的运算。
5.时序逻辑状态化简
掌握确定状态逻辑系统的状态化简;
了解不完全确定状态逻辑系统的状态化简。
第四章:
集成逻辑门
1.了解ttl“与非”门电路的简单工作原理;
2.熟悉ttl“与非”门电路的外特性:
电压传输特性及几个主要参数,输出高电平,输出低电平、噪声容限、输入短路电流、扇出系数和平均传输延迟时间。
3.熟悉集电集开路“与非”门(oc门)和三态门逻辑概念,理解“线与”的概念;
4.掌握cmos“与非”门、“或非”门、“非”门电路的形式及其工作原理。
5.熟练掌握与、或、非、异或、同或的逻辑关系。
7.掌握r-s、j-k、d、t触发器的逻辑功能、特征方程、状态转换图、状态转换真值表。不要求深入研究触发器的内部结构,只要求掌握它们的功能,能够正确地使用它们;
数字电路中的摆幅:
输入摆幅和输出摆幅。输入摆幅指的是最低输入高电平和最高输入低电平的差值,输出摆幅指的是最低输出高电平和最高输出低电平之间的差值,ttl的摆幅偏小。
篇三:
数字电路总结
数字电路总结
第一章数制和编码
1.能写出任意进制数的按权xx;
2.掌握二进制数与十进制数之间的相互转换;
3.掌握二进制数与八进制、十六进制数之间的相互转换;
8.了解触发器直接置“0”端rd和直接置“1”端sd的作用。
9.了解边沿触发器的特点;
10.熟悉触发器的功能转换。
11.了解施密特电路、单稳态电路的功能用途;
212.了解rom、prom、eprom,eprom有何不同;
13.能用pld(与或阵列)实现函数
第五章:
组合逻辑电路
1、熟悉组合逻辑电路的定义;
1.仿真时控制信号qd、tj、dp、zanting应展开;
2.注意几个状态之间的转换,仿真图要看到明显的效果。例如连续运行状态应有两个以上的ti-t4出现,
3.暂停应该可以在t
1、t
2、t
3、t4的每个节拍上实现。
4.
篇二:
数字电路特点归纳
数字电路又可称为逻辑电路,通过与(),或(=1),非(o),异或(=1),同或(=)等门电路来实现逻辑。
(1),使clrn端无效。使其结果不稳定。
3.最佳修改方案tj(全停):
tj取反直接连到clrn,使其74的1q(start)为0。
zt(暂停):
zt与h与非接74的clk。
4.时序电路的运用
可运用到存储器实验中,不改变原电路而实现连读的功能。通过时序电路输出的节拍脉冲去控制74161(地址计数器)、72273(地址寄存器)、lmp-ram-io中的数据分时在总线上显示。
15、处于放大状态的npn管,三个电极上的电位的分布须符合ucubue,而pnp管处于放大状态时,三个电极上的电位分布须符合ueubuc。总之,使三极管起放大作用的条件是:
集电结反偏,发射结正偏。
16、在p型半导体中,多数载流子是空穴,而n型半导体中,多数载流子是自由电子。
17、二极管在反向截止区的反向电流基本保持不变。
teseo上gpio数据寄存器读写的注意点:
配置成普通gpio时,如果配置成输出口,那么写数据寄存器会直接输出该电平,读数据寄存器实际就是读锁存器中最后一次被写入的值。如果被配置成输入口,并且上下拉使能的话,那么写数据寄存器就是配置上下拉电阻,而读数据寄存器就是读输入引脚的缓冲器,返回的是该引脚的当前电平状况。有些平台会有专门的状态寄存器,无论当前引脚被配置成输入还是输出,读该专门的状态寄存器都返回该引脚的当前电平状况。
6.什么是“与”逻辑关系、“或”逻辑关系、“非”逻辑关系?
7.什么是“同或”逻辑关系、“异或”逻辑关系?
8.简化逻辑函数的意义是什么?
9.几种数制如何进行相互转换?
10.怎样取得二进制数的原码、反码和补码?
11.将十进制数125编写成8421bcd码和余3bcd码;
12.什么是最小项及最小项表达式?
5.熟悉自然二进制码、8421bcd码和余3 bcd码
6.了解循环码的特点。
第二章逻辑代数基础
1.掌握逻辑代数的基本运算公式;
2.掌握代入规则,反演规则,对偶规则;
熟悉逻辑表达式类型之间的转换---“与或”表达式转化为“与非”表达式;
3.熟悉逻辑函数的标准形式---积之和(最小项)表达式及和之积(最大项)式表达式。(最小项与最大项之间的关系,最小项表达式与最大项表达式之间的关系)。
23
j-k触发器的特征方程和状态转换图是什么?
24
触发器实现t触发器?
25
序电路和异步时序电路?其特点是什么?
26
的分析步骤是什么?
27
的设计步骤是什么?
28
电路的方程有几个?是哪几个?
29
义是什么?怎样进行状态化简?唯一不确定.什么是组合电.组合电路的表.组合电路的分.组合电路的设.半加器与全加.译码器、编码.如何用数据选.竞争与冒险的.d触发器与.如何用j-k.什么是同步时.同步时序电路.同步时序电路.全面描述时序.状态化简的意
3、理想差动放大器其共模电压放大倍数为0,其共模抑制比为∞。
4、一般情况下,在模拟电路中,晶体三极管工作在放大状态,在数字电路中晶体三极管工作在饱和、截止状态。
5、限幅电路是一种波形整形电路,因它削去波形的部位不同分为上限幅、下限幅和双向限幅电路。
6、主从jk触发器的功能有保持、计数、置
0、置1。
7、多级放大器的级间耦合有阻容耦合、直接耦合、变压器耦合。
(a)t’触发器;(b)施密特触发器;(c)a/d转换器(d)移位寄存器
37.
篇四:
电子电路知识点总结
1、纯净的单晶半导体又称本征半导体,其内部载流子自由电子空穴的数量相等的。
2、射极输出器属共集电极放大电路,由于其电压放大倍数约等于1,且输出电压与输入Leabharlann Baidu压同相位,故又称为电压跟随器(射极跟随器)。
篇一:
时序电路实验总结
时序电路实验总结
1.掌握用仿真工具分析电路的方法:
在电路中增加测试点,通过波形仿真观察终结节点的输出信号,帮助分析电路特性。
2.修改电路中出现的问题:
tj:
tj与start反馈信号相与非后
(0)直接接入clrn端,使得74的1q端start信号马上变为0,即输出时钟脉冲t1。。。t4为0。可是start反馈信号又马上与tj相与非
8、带有放大环节串联稳压电路由调整电路、基准电路、取样电路和比较放大电路组成。
9、时序逻辑电路的特点是输出状态不仅取决于当时输入状态,还与输出端的原状态有关。
10、当pn结外加反向电压时,空间电荷区将变宽。反向电流是由少数载流子形成的。
11、半导体具有热敏性、光敏性、力敏性和掺杂性等独特的导电特性。
当要配置成高阻时,使得p2和n2管都不导通,从而实现高阻状态。
静态电流:
输入无状态反转(高低电平变换)情况下的电流。
动态电流:
电路在逻辑状态切换过程中产生的功耗,包括瞬间导通功耗和负载电容充放电功耗两部分。门电路的上升边沿和下降边沿是不可避免的,因此在输入电压由高到低或由低变高的过程中到达vt附近时,两管同时导通产生尖峰电流。该损耗取决于输入波形的好坏(cmos工艺),电源电压的大小和输入信号的重复频率。电路的负载电容的充放电也是很大的一部分。
ttl和cmos电路:
ttl是晶体管输入晶体管输出逻辑的缩写,它用的电源为5v。cmos电路是由pmos管和nmos管(源极一般接地)组合而成,电源电压范围较广,从1.2v-18v都可以。
cmos的推挽输出:
输出高电平时n管截止,p管导通;输出低电平时n管导通,p管截止。输出电阻小,因此驱动能力强。
4.了解正逻辑和负逻辑的概念。
第三章:
数字逻辑系统建模
1.熟悉代数法化简函数
(a?ab?a,a?ab?a?b, ab?ac?bc?ab?ac, a+a=a aa=a)
2.掌握图解法化简函数
3.了解列表法化简函数(q-m法的步骤)
4.能够解决逻辑函数简化中的几个实际问题。
a.无关项,任意项,约束项的处理;
用及功能扩展
6.掌握连成任意模m同步计数器的三种方法:
预置xx,清0xx,多次预置xx;
7.掌握序列码发生器的设计过程
第八章了解a/d,d/a转换的基本原理。
思考题
1.bcd码的含义是什么?
2.数字电路的特点是什么?
3.三态门的特点是什么,说明其主要用途?
4.oc门的特点是什么,说明其主要用途?
5.ttl集成逻辑门的基本参数有哪几种?
23、画交流放大器的直流通路时,电容器做开路处理;画交流通路时,电源和电容器应作短路处理。
24、pn结正向偏置时导通,反向偏置时截止,这种特性称为pn结的单向导电性。
25、工作在放大状态中三极管可视为放大器件,工作在截止饱和状态的三极管可视为开关器件。
26、差动放大器只对差模信号有电压放大作用,而对共模信号无电压放大作用。射极输出器的特点是电压放大倍数略小于1,且接近于1。所以对信号源影响小,带负载能力强。
2、掌握组合电路的分析方法:
根据电路写出输出函数的逻辑表达式,列出真值表,根
据逻辑表达式和真值表分析出电路的路基功能。
3、掌握逻辑电路的设计方法:
根据设计要求,确定输入和输出变量,列出真值表,利
用卡诺图法化简逻辑函数写出表达式,画出电路图。
4、掌握常用组合逻辑部件74ls283)、74ls85)、74ls138)、四选一数据选择器和八选
27、晶体三极管属于电流控制器件,场效应管属于电压控制器件。
一数据选择器74151的应用(利用138译码器、八选一数据选择器实现组合逻辑函数等)。
5、了解组合电路的竞争与冒险。
第六章:
同步时序电路
1.了解时序电路的特点(定义);
2.记住时序电路的分析步骤,掌握时序电路的分析方法,能够较熟练地分析同步时序
电路的逻辑功能。
3.记住时序电路的设计步骤,掌握时序电路的设计方法,会同步时序电路的设计(含状
18、当环境温度升高时,二极管的反向电流将增大。
19、晶体管放大器设置合适的静态工作点,以保证放大信号时,三极管应始终工作在放大区。
20、一般来说,硅晶体二极管的死区电压大于锗管的死区电压。
21、当硅晶体二极管加上0.3v正向电压时,该晶体二极管相当于阻值很大的电阻。
22、电子秤中使用的半导体器件是利用了半导体的力敏性。
esd保护:
electro-staticdischarge,静电放电。
输入输出缓冲器:
是缓冲器,不是缓存器,就是一个cmos门电路。输入缓冲器的作用主要是1,ttl/cmos电平转换接口;2,过滤外部输入信号噪声。输出缓冲器的作用是增加驱动能力。
配成输入模式不一定比输出模式更省电:
输入模式时输入缓冲器会打开,而输出模式时输出缓冲器会打开。
cmos门的漏极开路式:
去掉p管,输出端可以直接接在一起实现线与功能。如果用cmos管直接接在一起,那么当一个输出高电平,一个输出低电平时,p管和n管同时导通,电流很大,可能烧毁管子。单一的管子导通,只是沟道的导通,电流小,如果两个管子都导通,则形成电流回路,电流大。
输入输出高阻:
在p1和n1管的漏极再加一个p2管和n2管,,
13.怎样用代数法化简逻辑函数?
14.怎样用xx图法化简逻辑函数?
简化后的逻辑表达式是。
a.
b.不唯一
c.
d.任意。
15
路?什么是时序电路?各自的特点是什么?
16
示形式有几种,是哪几种?
17
析步骤是什么?
18
计步骤是什么?
19
器的功能有何区别?
20
器、比较器如何进行级联?
21
择器实现逻辑函数?
22
起因是什么?
态化简)。
第七章:
常用时序逻辑部件
4.了解常用的时序逻辑部件,如各种计数器(74ls
161、74ls
163、74ls193)、移位寄
存器(74ls194)及寄存器;不要求详尽的去研究其内部电路,但能够应用时序逻辑部件构成给定的逻辑功能。
5.会看时序逻辑部件及组合逻辑部件的功能表,根据功能表掌握其逻辑功能、典型应
30.怎样用中规模同步集成计数器设计任意模值计数器?
31.怎样用移位寄存器构成环形计数器?
32.什么是rom?什么是ram?
33.pld、pla、gal、pal,fpga、cpld的含义是什么?
34.画出adc工作原理框图,写出三种adc电路的名称。
35.计算r-2r网络dac的输出电压。
36.欲将正弦信号转换成与之频率相同的脉冲信号,应用
12、利用二极管的单向导电性,可将交流电变成脉动的直流电。
13、硅稳压管正常工作在反向击穿区。在此区内,当流过硅稳压管的电流在较大范围变化时,硅稳压管两端的电压基本不变。
14、电容滤波只适用于电压较大,电流较小的情况,对半波整流电路来说,电容滤波后,负载两端的直流电压为变压级次级电压的1倍,对全波整流电路而言为1.2倍。
b.xx之间的运算。
5.时序逻辑状态化简
掌握确定状态逻辑系统的状态化简;
了解不完全确定状态逻辑系统的状态化简。
第四章:
集成逻辑门
1.了解ttl“与非”门电路的简单工作原理;
2.熟悉ttl“与非”门电路的外特性:
电压传输特性及几个主要参数,输出高电平,输出低电平、噪声容限、输入短路电流、扇出系数和平均传输延迟时间。
3.熟悉集电集开路“与非”门(oc门)和三态门逻辑概念,理解“线与”的概念;
4.掌握cmos“与非”门、“或非”门、“非”门电路的形式及其工作原理。
5.熟练掌握与、或、非、异或、同或的逻辑关系。
7.掌握r-s、j-k、d、t触发器的逻辑功能、特征方程、状态转换图、状态转换真值表。不要求深入研究触发器的内部结构,只要求掌握它们的功能,能够正确地使用它们;
数字电路中的摆幅:
输入摆幅和输出摆幅。输入摆幅指的是最低输入高电平和最高输入低电平的差值,输出摆幅指的是最低输出高电平和最高输出低电平之间的差值,ttl的摆幅偏小。
篇三:
数字电路总结
数字电路总结
第一章数制和编码
1.能写出任意进制数的按权xx;
2.掌握二进制数与十进制数之间的相互转换;
3.掌握二进制数与八进制、十六进制数之间的相互转换;
8.了解触发器直接置“0”端rd和直接置“1”端sd的作用。
9.了解边沿触发器的特点;
10.熟悉触发器的功能转换。
11.了解施密特电路、单稳态电路的功能用途;
212.了解rom、prom、eprom,eprom有何不同;
13.能用pld(与或阵列)实现函数
第五章:
组合逻辑电路
1、熟悉组合逻辑电路的定义;
1.仿真时控制信号qd、tj、dp、zanting应展开;
2.注意几个状态之间的转换,仿真图要看到明显的效果。例如连续运行状态应有两个以上的ti-t4出现,
3.暂停应该可以在t
1、t
2、t
3、t4的每个节拍上实现。
4.
篇二:
数字电路特点归纳
数字电路又可称为逻辑电路,通过与(),或(=1),非(o),异或(=1),同或(=)等门电路来实现逻辑。
(1),使clrn端无效。使其结果不稳定。
3.最佳修改方案tj(全停):
tj取反直接连到clrn,使其74的1q(start)为0。
zt(暂停):
zt与h与非接74的clk。
4.时序电路的运用
可运用到存储器实验中,不改变原电路而实现连读的功能。通过时序电路输出的节拍脉冲去控制74161(地址计数器)、72273(地址寄存器)、lmp-ram-io中的数据分时在总线上显示。
15、处于放大状态的npn管,三个电极上的电位的分布须符合ucubue,而pnp管处于放大状态时,三个电极上的电位分布须符合ueubuc。总之,使三极管起放大作用的条件是:
集电结反偏,发射结正偏。
16、在p型半导体中,多数载流子是空穴,而n型半导体中,多数载流子是自由电子。
17、二极管在反向截止区的反向电流基本保持不变。
teseo上gpio数据寄存器读写的注意点:
配置成普通gpio时,如果配置成输出口,那么写数据寄存器会直接输出该电平,读数据寄存器实际就是读锁存器中最后一次被写入的值。如果被配置成输入口,并且上下拉使能的话,那么写数据寄存器就是配置上下拉电阻,而读数据寄存器就是读输入引脚的缓冲器,返回的是该引脚的当前电平状况。有些平台会有专门的状态寄存器,无论当前引脚被配置成输入还是输出,读该专门的状态寄存器都返回该引脚的当前电平状况。
6.什么是“与”逻辑关系、“或”逻辑关系、“非”逻辑关系?
7.什么是“同或”逻辑关系、“异或”逻辑关系?
8.简化逻辑函数的意义是什么?
9.几种数制如何进行相互转换?
10.怎样取得二进制数的原码、反码和补码?
11.将十进制数125编写成8421bcd码和余3bcd码;
12.什么是最小项及最小项表达式?