《数字电路逻辑设计》复习大纲
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
连接方法,输入输出端及高低位排列。
CP信号。
码十进制、5421码十进制的
第七章大规模集成电路
一动态MOS移位寄存器及随机读写存储器
1)动态MOS移位寄存器基本工作原理。
刀随机读写存储器RAM的基本工作原理。
二.只读存储器ROM
1. ROM的组成原理;
二极管、三极管的开关特性,以及最简单的与、或、非门的组成和工作原理。
TTL与非门的工作原理,静态输入、输出特性,输入端负载特性,动态特性。
其它TTL门(与非门、或非门、异或门、三态门,OC门)的工作原理、应用特点及TTL与
非门的改进系列。
CMOS反相器的工作原理,静态输人、输出特性。CMOS传输门的工作原理。
2、逻辑代数基础
逻辑代数的三种基本运算(与、或、非),基本定律,常用公式和三项基本定理。
逻辑函数的四种表示方法(真值表法、公式法、卡诺图法及逻辑电路)及其相互之间的转换。
逻辑函数的公式化简方法和图形化简方法及最小项与最大项的概念。任意项在逻辑函数化
简中的应用方法。
3、门电路
门电路的定义及分类方法。
3.数据选择器:
(1)基本功能:在控制信号作用下,选择一路输入送输出端输出。
(2)掌握逻辑符号、功能表及输出端表达式;
(3)数据选择器扩展连接(往意输出端处理方法,注意高低位排列);
(4)用数据选择器实现组合逻辑函数:
①设变量;②列真值表或画卡诺图,并与数据选择器真值表或卡诺图相比较;
常用骗码(8421BCD. 2421BCD. 5421BCD、余3码等)。
二.基本运算及公式法化简
1.与、或、非、与非、或非、异或、同或运算及逻辑符号;
2.基本公式及常用公式;
3.反演及对偶规则(注意:①反演时只对变量取反;②运算顺序不变;③反演式或
对偶式不需要化简);
换表、状态转换图、激励表、披形图等。往意各种触发器接收信号的有效时刻及约束条
件。
二.触发器应用
画触发器输出披形:(往意)
①先写出输入端、控制端表达式,再画披形;
②直接置。、置1端优先级最高;
③汪意触发器的有效触发电平, 输出低有效表达式:每个输出端对应一个输入变量的最小项的非。
输出高有效表达式:每个输出端对应一个输入变量的最小项。
(3)用译码器实现组合逻辑函数:
输出低有效译码器实现函数:用译码器十与非门
输出高有效译码器实现函数:用译码器十或门
(4)译码器扩展连接(往意使能端的使用方法)
第四章组合逻辑电路
一组合逻辑电路分析
1、小规模组合电路分析:
步骤:逻辑图一一写表达式一一列真值表一一分析逻辑功能
注意:分析步骤完整,每一步都要仔细。
2、中规模组合电路分析步骤:
①写出中规模器件输出表达式;
②代入输入变量,求出函数的输出表达式;
2)时序电路的方程组(时钟方程、输出方程、驱动方程、状态方程),状态转换表、
状态转换图、时序图的建立方法及在时序电路分析中的作用。
3)计数器的特点及分类方法,同步计数器的分析方法,同步计数器的设计方法,反馈
法构造N进制计数器的方法。
4)、寄存器及移位寄存器的寄存、移位的概念及寄存器的工作原理,由它们组成的环形、
②异步二进制计数器的电路特点:
1)各触发器均为计数状态;
2)根据计数规律及触发器有效沿来确定触发器的
③披形图
2.异步二一五一十进制计数器(74LS290):
熟悉功能表及计数规律:二进制、五进制、8421
应用所学的知识去分析和求解从工程中抽象出的逻辑间题以及与专业有关的某些数字电路
的实际间题,并具有工程计算和分析能力。
二、课程的教学要求:
1、概述
数字量与模拟量的特点、差别。
熟悉常用数制。掌握各种数制(二进制、八进制、十进制、十六进制)及之间的转换方法。
二进制数的算术运算与逻辑运算的本质差别。
⑤作图一定细心。
第六章时序逻辑电路
一小规模时序电路分析与设计
1、小规模时序电路分析。
分析步骤:
逻辑图—驱动方程—状态转移方程、输出方程一一‘伏态转换表、输出真值表—
状态转换图、披形图—分析逻辑功能
<强调按步骤细心做>
2、小规模时序电路设计:
③降维处理;④确定输入变量与数选器控制端、数据输入端的对应关系;
⑤画逻辑图(注意高低位及使能端)。
4.其它中规模器件:编码器、比较器等。
①基本功能;
②逻辑符号及功能表,
③扩展连接方法;
④其它应用。
第五章触发器
一、各种触发器的功能及特点:
基本RSFF、钟控RSFF、主从JKFF、维阻DFF及其它边沿型FF的特征方程、状态转
2. ROM的基本功能:
1雍储信息(3+行输出);
2)k现组合逻辑函数(串行输出)o
3.用ROM实现组合逻辑函数的方法:
1)设变量:
2)真值表;
3)写出函数的最小项表达式;,
分画出ROM阵列逻辑图。
往意:(1) ROM管脚的高低位排列:
6)一位、四位数值比较器的组成原理,多位集成比较器的级联方法。
7)组合电路的两类设计方法:SSI和MSI设计。
5、触发器
触发器的定义。
各种触发器:基本RS触发器、同步RS触发器、王从触发器、边沿触发器的功能;描述
方法及动作特点。
6、时序逻辑电路
1)时序逻辑电路的定义、分类方法、描述方法。
2)确定有效状态:由并入状态开始,连续递增N个状态,确定为有效状态;
3)确定同步置数命令:连续递增的最后一个有效状态为产生同步置数命令的
状态;
4)画逻辑图。
俘)异步计数器:
1.异步二进制计数器:
①异步二进制计数器的计数规律及触发特点
二.TTL门电路
L TTL与非门基本工作原理;
2. TTL与非门外特性(传输特性、输入特性、扇出系数)。
三.MOS门电路
1.增强型NMOS反相器、CMOS反相器的电路结构、工作原理及特点;
2_其它NMOS. CMOS门电路的功能分析。
3. CMOS传输门的工作原理。
4.公式法化简一一最简与或式(注意:解题步骤完整);
5.定向化简一一与非与非式、或非或非式及与或非式。
三.卡诺图化简
1.最小项、最小项表达式、最小项卡诺图;
2.用最小项卡诺图化简逻辑函数(注意:①认真填图、圈图,正确写出函数;②充分
利用任意项)
第三章门电路
一二极管与门、或门、三极管反相器
设计步骤:
①根据设计要求确定设计时序,
②根据设计时序列状态转换真值表及输出真值表;
③根据状态转换表求触发器激励表;
囚化简求激励函数(注意利用多余状态化简)
⑤画完整的状态转换图,检查电路自启动特性;
⑥画逻辑图。
<强调按步骤细心做>
二.中规模时序逻辑部件
(一)移位寄存器:
1.掌握逻辑符号、功能表;
2.弄清时序关系,分清左移、右移;
3.移存器电路分析:
①写出各输入端、控制端、输出端表达式;
ON状态转换表。
③画状态转换图;
④分析逻辑功能。
③歹U真值表;
④分析逻辑功能。
二.小规模组合电路设计步骤:
逻辑功能一一设变量一一列真值表一一化简及定向变换一一画逻辑图。
三.中规模组合逻辑器件及其应用
1.全加器:熟悉逻辑符号及真值表
2.译码器:
(1)基本功能:将输入变量的每种组合对应一个输出端有效。
(2)掌握译码器的逻辑符号、功能表及输出端表达式:
1邓定有效状态:由全。状态连续递增到N-1状态,作为有效状态(共N个):
2)确定反馈状态:状态N为反馈状态;
3)用反馈状态产生清。信号:将反馈状态N中为1的各位相与非后作为清。信号;
4)画逻辑图。
2、同步置数法:利用同步置数端LD设计,方法如下:
1)确定并人数据(D3-D0):
4、组合逻辑电路
1)组合逻辑电路的定义及描述方法。
2)晋通编码器、优先编码器的概念、工作原理及多位集成编码器的级联方法。
3)译码器的概念,二四译码器、三八译码器、二一十进制译码器及级联方法。
4)数据选择器的概念,四选一、八选一数据选择器的工作原理及级联方法。
5)全加器、加法器的工作原理。
4.移存型计数器设计。
住)同步计数器
74LS161(160)一一同步四位二进制((t进制)it数器
①熟悉功能表及各使能端作用,掌握计数规律;
②扩展连接方法;
③接成N进制计数器:
1、异步清0法:
利用异步清0端CR设计,161. 160清0低有效。步骤:
《数字电路逻辑设计》复习大纲
一、课程的性质、目的与任务:
本课程是计算机、电子工程、通信工程、光电子工程、自动化、测控技术及仪器、电器
工程等专业的必修专业基础课。
课程教学所要达到的目的是:11能正确理解本课程的基本概念、基本理论;2、掌握数
字电路的工作原理、性能和特点;3.掌握数字电路的基本分析方法和设计方法;4.能独立
(2) ROM管脚名与函数的输入变量的对应关系。
扭环移位寄存器型计数器的构成及特点。
5)、同步时序电路的分析方法和设计方法。
<<数字电路与逻辑设计>>总复习
第一、二章逻辑代数基础
一、基本概念
1.正负逻辑
高电平用1表示,低电平用0表示一一一正逻辑:
高电平用。表示,低电平用1表示一一一负逻辑。
2.数制与码制
常用数制及其转换(二、八、十、十六进制);
CP信号。
码十进制、5421码十进制的
第七章大规模集成电路
一动态MOS移位寄存器及随机读写存储器
1)动态MOS移位寄存器基本工作原理。
刀随机读写存储器RAM的基本工作原理。
二.只读存储器ROM
1. ROM的组成原理;
二极管、三极管的开关特性,以及最简单的与、或、非门的组成和工作原理。
TTL与非门的工作原理,静态输入、输出特性,输入端负载特性,动态特性。
其它TTL门(与非门、或非门、异或门、三态门,OC门)的工作原理、应用特点及TTL与
非门的改进系列。
CMOS反相器的工作原理,静态输人、输出特性。CMOS传输门的工作原理。
2、逻辑代数基础
逻辑代数的三种基本运算(与、或、非),基本定律,常用公式和三项基本定理。
逻辑函数的四种表示方法(真值表法、公式法、卡诺图法及逻辑电路)及其相互之间的转换。
逻辑函数的公式化简方法和图形化简方法及最小项与最大项的概念。任意项在逻辑函数化
简中的应用方法。
3、门电路
门电路的定义及分类方法。
3.数据选择器:
(1)基本功能:在控制信号作用下,选择一路输入送输出端输出。
(2)掌握逻辑符号、功能表及输出端表达式;
(3)数据选择器扩展连接(往意输出端处理方法,注意高低位排列);
(4)用数据选择器实现组合逻辑函数:
①设变量;②列真值表或画卡诺图,并与数据选择器真值表或卡诺图相比较;
常用骗码(8421BCD. 2421BCD. 5421BCD、余3码等)。
二.基本运算及公式法化简
1.与、或、非、与非、或非、异或、同或运算及逻辑符号;
2.基本公式及常用公式;
3.反演及对偶规则(注意:①反演时只对变量取反;②运算顺序不变;③反演式或
对偶式不需要化简);
换表、状态转换图、激励表、披形图等。往意各种触发器接收信号的有效时刻及约束条
件。
二.触发器应用
画触发器输出披形:(往意)
①先写出输入端、控制端表达式,再画披形;
②直接置。、置1端优先级最高;
③汪意触发器的有效触发电平, 输出低有效表达式:每个输出端对应一个输入变量的最小项的非。
输出高有效表达式:每个输出端对应一个输入变量的最小项。
(3)用译码器实现组合逻辑函数:
输出低有效译码器实现函数:用译码器十与非门
输出高有效译码器实现函数:用译码器十或门
(4)译码器扩展连接(往意使能端的使用方法)
第四章组合逻辑电路
一组合逻辑电路分析
1、小规模组合电路分析:
步骤:逻辑图一一写表达式一一列真值表一一分析逻辑功能
注意:分析步骤完整,每一步都要仔细。
2、中规模组合电路分析步骤:
①写出中规模器件输出表达式;
②代入输入变量,求出函数的输出表达式;
2)时序电路的方程组(时钟方程、输出方程、驱动方程、状态方程),状态转换表、
状态转换图、时序图的建立方法及在时序电路分析中的作用。
3)计数器的特点及分类方法,同步计数器的分析方法,同步计数器的设计方法,反馈
法构造N进制计数器的方法。
4)、寄存器及移位寄存器的寄存、移位的概念及寄存器的工作原理,由它们组成的环形、
②异步二进制计数器的电路特点:
1)各触发器均为计数状态;
2)根据计数规律及触发器有效沿来确定触发器的
③披形图
2.异步二一五一十进制计数器(74LS290):
熟悉功能表及计数规律:二进制、五进制、8421
应用所学的知识去分析和求解从工程中抽象出的逻辑间题以及与专业有关的某些数字电路
的实际间题,并具有工程计算和分析能力。
二、课程的教学要求:
1、概述
数字量与模拟量的特点、差别。
熟悉常用数制。掌握各种数制(二进制、八进制、十进制、十六进制)及之间的转换方法。
二进制数的算术运算与逻辑运算的本质差别。
⑤作图一定细心。
第六章时序逻辑电路
一小规模时序电路分析与设计
1、小规模时序电路分析。
分析步骤:
逻辑图—驱动方程—状态转移方程、输出方程一一‘伏态转换表、输出真值表—
状态转换图、披形图—分析逻辑功能
<强调按步骤细心做>
2、小规模时序电路设计:
③降维处理;④确定输入变量与数选器控制端、数据输入端的对应关系;
⑤画逻辑图(注意高低位及使能端)。
4.其它中规模器件:编码器、比较器等。
①基本功能;
②逻辑符号及功能表,
③扩展连接方法;
④其它应用。
第五章触发器
一、各种触发器的功能及特点:
基本RSFF、钟控RSFF、主从JKFF、维阻DFF及其它边沿型FF的特征方程、状态转
2. ROM的基本功能:
1雍储信息(3+行输出);
2)k现组合逻辑函数(串行输出)o
3.用ROM实现组合逻辑函数的方法:
1)设变量:
2)真值表;
3)写出函数的最小项表达式;,
分画出ROM阵列逻辑图。
往意:(1) ROM管脚的高低位排列:
6)一位、四位数值比较器的组成原理,多位集成比较器的级联方法。
7)组合电路的两类设计方法:SSI和MSI设计。
5、触发器
触发器的定义。
各种触发器:基本RS触发器、同步RS触发器、王从触发器、边沿触发器的功能;描述
方法及动作特点。
6、时序逻辑电路
1)时序逻辑电路的定义、分类方法、描述方法。
2)确定有效状态:由并入状态开始,连续递增N个状态,确定为有效状态;
3)确定同步置数命令:连续递增的最后一个有效状态为产生同步置数命令的
状态;
4)画逻辑图。
俘)异步计数器:
1.异步二进制计数器:
①异步二进制计数器的计数规律及触发特点
二.TTL门电路
L TTL与非门基本工作原理;
2. TTL与非门外特性(传输特性、输入特性、扇出系数)。
三.MOS门电路
1.增强型NMOS反相器、CMOS反相器的电路结构、工作原理及特点;
2_其它NMOS. CMOS门电路的功能分析。
3. CMOS传输门的工作原理。
4.公式法化简一一最简与或式(注意:解题步骤完整);
5.定向化简一一与非与非式、或非或非式及与或非式。
三.卡诺图化简
1.最小项、最小项表达式、最小项卡诺图;
2.用最小项卡诺图化简逻辑函数(注意:①认真填图、圈图,正确写出函数;②充分
利用任意项)
第三章门电路
一二极管与门、或门、三极管反相器
设计步骤:
①根据设计要求确定设计时序,
②根据设计时序列状态转换真值表及输出真值表;
③根据状态转换表求触发器激励表;
囚化简求激励函数(注意利用多余状态化简)
⑤画完整的状态转换图,检查电路自启动特性;
⑥画逻辑图。
<强调按步骤细心做>
二.中规模时序逻辑部件
(一)移位寄存器:
1.掌握逻辑符号、功能表;
2.弄清时序关系,分清左移、右移;
3.移存器电路分析:
①写出各输入端、控制端、输出端表达式;
ON状态转换表。
③画状态转换图;
④分析逻辑功能。
③歹U真值表;
④分析逻辑功能。
二.小规模组合电路设计步骤:
逻辑功能一一设变量一一列真值表一一化简及定向变换一一画逻辑图。
三.中规模组合逻辑器件及其应用
1.全加器:熟悉逻辑符号及真值表
2.译码器:
(1)基本功能:将输入变量的每种组合对应一个输出端有效。
(2)掌握译码器的逻辑符号、功能表及输出端表达式:
1邓定有效状态:由全。状态连续递增到N-1状态,作为有效状态(共N个):
2)确定反馈状态:状态N为反馈状态;
3)用反馈状态产生清。信号:将反馈状态N中为1的各位相与非后作为清。信号;
4)画逻辑图。
2、同步置数法:利用同步置数端LD设计,方法如下:
1)确定并人数据(D3-D0):
4、组合逻辑电路
1)组合逻辑电路的定义及描述方法。
2)晋通编码器、优先编码器的概念、工作原理及多位集成编码器的级联方法。
3)译码器的概念,二四译码器、三八译码器、二一十进制译码器及级联方法。
4)数据选择器的概念,四选一、八选一数据选择器的工作原理及级联方法。
5)全加器、加法器的工作原理。
4.移存型计数器设计。
住)同步计数器
74LS161(160)一一同步四位二进制((t进制)it数器
①熟悉功能表及各使能端作用,掌握计数规律;
②扩展连接方法;
③接成N进制计数器:
1、异步清0法:
利用异步清0端CR设计,161. 160清0低有效。步骤:
《数字电路逻辑设计》复习大纲
一、课程的性质、目的与任务:
本课程是计算机、电子工程、通信工程、光电子工程、自动化、测控技术及仪器、电器
工程等专业的必修专业基础课。
课程教学所要达到的目的是:11能正确理解本课程的基本概念、基本理论;2、掌握数
字电路的工作原理、性能和特点;3.掌握数字电路的基本分析方法和设计方法;4.能独立
(2) ROM管脚名与函数的输入变量的对应关系。
扭环移位寄存器型计数器的构成及特点。
5)、同步时序电路的分析方法和设计方法。
<<数字电路与逻辑设计>>总复习
第一、二章逻辑代数基础
一、基本概念
1.正负逻辑
高电平用1表示,低电平用0表示一一一正逻辑:
高电平用。表示,低电平用1表示一一一负逻辑。
2.数制与码制
常用数制及其转换(二、八、十、十六进制);